



# CDCE(L)925: 支持 SSC 以降低 EMI 的 灵活低功耗 LVCMOS 时钟发生器

## 1 特性

• 可编程时钟发生器系列器件

- CDCEx913:1PLL,3 个输出

- CDCEx925:2PLL,5 个输出

- CDCEx925:3PLL,7 个输出

- CDCEx949:4PLL,9 个输出

系统内可编程和 EEPROM

- 串行可编程易失性寄存器

- 用于存储客户设置的非易失性 EEPROM

• 灵活的输入计时理念

- 外部晶体: 8MHz 至 32MHz

- 片上 VCXO: 拉动范围 ±150ppm

- 高达 160MHz 的单端 LVCMOS

• 高达 230MHz 的自由可选输出频率

低噪声 PLL 内核

- 已集成的 PLL 环路滤波器组件

- 低电平周期抖动 ( 典型值 60ps )

• 独立的输出电源引脚

- CDCE925: 3.3V 和 2.5V

- CDCEL925 : 1.8V

• 灵活的时钟驱动器

- 三个用户可定义的控制输入 [S0/S1/S2],例如 SSC 选择、频率切换、输出使能或断电

- 为视频、音频、USB、IEEE1394、RFID、 Bluetooth<sup>®</sup>、WLAN、Ethernet<sup>™</sup> 和 GPS 生成高 精度时钟

- 生成适用于 TI- DaVinci™、OMAP™ 和 DSP 的 常见时钟频率
- 可编程 SSC 调制
- 启用 OPPM 时钟生成功能
- 1.8V 器件电源
- 宽温度范围: -40°C 至 85°C
- 采用 TSSOP 封装
- 适用于简易 PLL 设计和编程的开发和编程套件 TI (Pro-Clock<sup>™</sup>)

### 2 应用

- D-TV
- STB
- IP-STB
- DVD 播放器
- DVD 录像机
- 打印机

## 3 说明

CDCE925 和 CDCEL925 是基于 PLL 的低成本、高性 能、模块化可编程时钟合成器、倍频器和分频器。 CDCE925 和 CDCEL925 最多可从单个输入频率中生 成五个输出时钟。借助最多两个独立的可配置 PLL, 可在系统内针对任何时钟频率 (最高可达 230MHz)对 每个输出进行编程。

CDCEx925 具有单独的输出电源引脚 (VDDOUT),对于 CDCEL925,此引脚上的电压为 1.8V,而对于 CDCE925,此引脚上的电压为 2.5V 至 3.3V。

该输入接受一个外部晶体或 LVCMOS 时钟信号。如果 使用了晶体输入,对于大多数应用来说,一个片上负载 电容器就足够了。负载电容器的值可在 OpF 至 20pF 的范围内进行编程。此外,还可以选择片上 VCXO, 从而使输出频率与外部控制信号(即 PWM 信号)同

深 M/N 分频比允许从例如 27MHz 基准输入频率生成 Oppm 音频/视频、网络(WLAN、BlueTooth、以太 网、GPS)或接口(USB、IEEE1394、Memory Stick)时钟。

所有 PLL 均支持 SSC (展频时钟)。SSC 可以是中心 扩频或向下扩频时钟,这是降低电磁干扰 (EMI) 的常用 技术。

根据 PLL 频率和分频器设置,将自动调整内部环路滤 波器元件以实现高稳定性,并优化每个 PLL 的抖动传 输特性。



为了轻松实现器件自定义来满足应用需要,该器件支持使用非易失性 EEPROM 进行编程。该器件预设为采用默认出厂配置,在安装于印刷电路板 (PCB) 前,该器件可重新编程为不同的应用配置,或者通过系统内编程进行重新编程。所有器件设置均可通过 SDA/SCL 总线 (一种二线制串行接口)进行编程。

三个可自由编程的控制输入 S0、S1 和 S2 可用于选择不同的频率或更改 SSC 设置以降低 EMI,或用于其他控制功能,例如输出禁用为低电平、输出处于高阻抗状态、断电、PLL 旁路等。

CDCx925 在 1.8V 环境下工作,工作温度范围为 - 40°C 至 85°C。

### 封装信息

| 器件型号     | 封装 <sup>(1)</sup> | 封装尺寸 <sup>(2)</sup> |
|----------|-------------------|---------------------|
| CDCEx925 | PW ( TSSOP , 16 ) | 5.00mm × 4.40mm     |

- (1) 有关所有可用封装,请参阅节12。
- (2) 封装尺寸(长×宽)为标称值,并包括引脚(如适用)。



典型应用原理图



# 内容

| 1 特性 1             | 7.4 器件功能模式                              | 15              |
|--------------------|-----------------------------------------|-----------------|
| 2 应用 1             | 7.5 编程                                  |                 |
| 3 说明 1             | 8 寄存器映射                                 |                 |
| 4 引脚配置和功能4         | 8.1 SDA/SCL 配置寄存器                       |                 |
| 5 规格5              | 9 应用和实施                                 | <mark>23</mark> |
| 5.1 绝对最大额定值5       | 9.1 应用信息                                |                 |
| 5.2 ESD 等级5        | 9.2 典型应用                                |                 |
| 5.3 建议运行条件5        | 9.3 电源相关建议                              |                 |
| 5.4 热性能信息6         | 9.4 布局                                  |                 |
| 5.5 电气特性6          | 10 器件和文档支持                              |                 |
| 5.6 EEPROM 规格8     | 10.1 器件支持                               |                 |
| 5.7 时序要求: CLK IN8  | 10.2 文档支持                               |                 |
| 5.8 时序要求: SDA/SCL8 | 10.3 接收文档更新通知                           |                 |
| 5.9 典型特性10         | 10.4 支持资源                               |                 |
| 6 参数测量信息11         | 10.5 商标                                 |                 |
| 7 详细说明             | 10.6 静电放电警告                             |                 |
| 7.1 概述             | 10.7 术语表                                |                 |
| 7.2 功能方框图12        | 11 修订历史记录                               |                 |
| 7.3 特性说明           | 12 机械、封装和可订购信息                          |                 |
| - 14 1- 4-74       | * - * * * * * * * * * * * * * * * * * * |                 |



## 4 引脚配置和功能



图 4-1. PW 封装 16 引脚 TSSOP 顶视图

表 4-1. 引脚功能

| 弓                  | 脚    | 类型 <sup>(1)</sup> | 说明                                                                |
|--------------------|------|-------------------|-------------------------------------------------------------------|
| 名称                 | 编号   | 大组、/              | מני שע                                                            |
| GND                | 5、12 | G                 | 接地                                                                |
| SCL/S2             | 14   | ı                 | SCL: 串行时钟输入(默认配置)、LVCMOS;内部上拉电阻<br>S2: 用户可编程的控制输入;LVCMOS输入;内部上拉电阻 |
| SDA/S1             | 15   | I/O               | SDA:双向串行数据输入/输出(默认配置)、LVCMOS;内部上拉电阻S1:用户可编程的控制输入;LVCMOS输入;内部上拉电阻  |
| S0                 | 2    | I                 | 用户可编程的控制输入 S0; LVCMOS 输入;内部上拉电阻                                   |
| V <sub>Ctrl</sub>  | 4    | I                 | VCXO 控制电压(不使用时保持开路或上拉)                                            |
| $V_{DD}$           | 3    | Р                 | 器件的 1.8-V 电源                                                      |
| V                  | 6, 9 | Р                 | CDCEL925: 所有输出使用 1.8V 电源                                          |
| V <sub>DDOUT</sub> | 6, 9 | 9   P             | CDCE925: 所有输出使用 3.3V 或 2.5V 电源                                    |
| Xin/CLK            | 1    | I                 | 晶体振荡器输入或 LVCMOS 时钟输入(可通过 SDA/SCL 总线选择)                            |
| Xout               | 16   | 0                 | 晶体振荡器输出(不使用时保持开路或上拉)                                              |
| Y1                 | 13   |                   |                                                                   |
| Y2                 | 11   |                   |                                                                   |
| Y3                 | 10   | 0                 | 数模转换器 (LVCMOS) 输出                                                 |
| Y4                 | 7    |                   |                                                                   |
| Y5                 | 8    |                   |                                                                   |

(1) G=地,I=输入,O=输出,P=电源

## 5 规格

## 5.1 绝对最大额定值

在自然通风条件下的工作温度范围内测得(除非另有说明)(1)

|                                                                              | 最小值  | 最大值                   | 单位 |
|------------------------------------------------------------------------------|------|-----------------------|----|
| 电源电压,V <sub>DD</sub>                                                         | -0.5 | 2.5                   | V  |
| 输入电压, V <sub>I</sub> <sup>(2) (3)</sup>                                      | -0.5 | V <sub>DD</sub> + 0.5 | V  |
| 输出电压,V <sub>O</sub> <sup>(2)</sup>                                           | -0.5 | V <sub>DD</sub> + 0.5 | V  |
| 输入电流,I <sub>I</sub> (V <sub>I</sub> < 0 或 V <sub>I</sub> > V <sub>DD</sub> ) |      | 20                    | mA |
| 持续输出电流,I <sub>O</sub>                                                        |      | 50                    | mA |
| 最大结温,TJ                                                                      |      | 125                   | °C |
| 贮存温度,T <sub>stg</sub>                                                        | -65  | 150                   | °C |

- (1) 在*绝对最大额定值* 范围外运行可能会对器件造成永久损坏。*绝对最大额定值* 并不表示器件在这些条件下或在*建议的工作条件* 以外的任何其他条件下能够正常运行。如果超出*建议运行条件* 但在*绝对最大额定值* 范围内使用,器件可能不会完全正常运行,这可能影响器件的可靠性、功能和性能并缩短器件寿命。
- (2) 如果遵守输入和输出钳位电流额定值,则可能会超过输入和输出负电压额定值。
- (3) 如建议运行条件表中所述, SDA和 SCL最高可达 3.6V。

## 5.2 ESD 等级

|                    |           |                                                          | 值     | 单位 |
|--------------------|-----------|----------------------------------------------------------|-------|----|
| V                  | ** + ** + | 人体放电模型 (HBM),符合 ANSI/ESDA/JEDEC JS-001 标准 <sup>(1)</sup> | ±2000 | V  |
| V <sub>(ESD)</sub> | 静电放电      | 充电器件模型 (CDM),符合 JEDEC 规范 JESD22-C101 <sup>(2)</sup>      | ±1500 | V  |

(1) JEDEC 文档 JEP155 指出:500V HBM 时能够在标准 ESD 控制流程下安全生产。

(2) JEDEC 文档 JEP157 指出: 250V CDM 时能够在标准 ESD 控制流程下安全生产。

## 5.3 建议运行条件

|                                  |                                                   |                                            | 最小值                   | 标称值                   | 最大值                 | 单位  |
|----------------------------------|---------------------------------------------------|--------------------------------------------|-----------------------|-----------------------|---------------------|-----|
| V <sub>DD</sub>                  | 器件电源电压                                            |                                            | 1.7                   | 1.8                   | 1.9                 | V   |
| V <sub>DDOUT</sub>               | 输出 Yx 电源电压                                        | CDCE925                                    | 2.3                   |                       | 3.6                 | V   |
| V DDOUT                          | та <b>ТХ</b> 电源电压                                 | CDCEL925                                   | 1.7                   |                       | 1.9                 | V   |
| V <sub>IL</sub>                  | 低电平输入电压 LVCMOS                                    |                                            |                       |                       | $0.3 \times V_{DD}$ | V   |
| V <sub>IH</sub>                  | 高电平输入电压 LVCMOS                                    |                                            | 0.7 × V <sub>DD</sub> |                       |                     | V   |
| V <sub>I(thresh)</sub>           | 输入电压阈值 LVCMOS                                     |                                            |                       | 0.5 × V <sub>DD</sub> |                     | V   |
| V                                | 松)中国                                              | S0                                         | 0                     |                       | 1.9                 | V   |
| $V_{I(S)}$                       | 输入电压                                              | S1、S2、SDA、SCL; $V_{(Ithresh)} = 0.5V_{DD}$ | 0                     |                       | 3.6                 | V   |
| V <sub>I(CLK)</sub>              | 输入电压,CLK                                          |                                            | 0                     |                       | 1.9                 | V   |
|                                  |                                                   | V <sub>DDOUT</sub> = 3.3V                  |                       |                       | ±12                 |     |
| I <sub>OH</sub> /I <sub>OL</sub> | 输出电流                                              | $V_{DDOUT} = 2.5V$                         |                       |                       | ±10                 | mA  |
|                                  |                                                   | V <sub>DDOUT</sub> = 1.8V                  |                       |                       | ±8                  |     |
| C <sub>L</sub>                   | 输出负载 LVCMOS                                       |                                            |                       |                       | 15                  | pF  |
| T <sub>A</sub>                   | 自然通风条件下的工作温度范围                                    |                                            | -40                   |                       | 85                  | °C  |
| 晶体和 VC)                          | XO <sup>(1)</sup>                                 |                                            |                       |                       |                     |     |
| f <sub>Xtal</sub>                | 晶体输入频率 (基本模式)                                     |                                            | 8                     | 27                    | 32                  | MHz |
| ESR                              | 有效串联电阻                                            |                                            |                       |                       | 100                 | Ω   |
| f <sub>PR</sub>                  | 牵引 (0V < V <sub>Ctrl</sub> < 1.8V) <sup>(2)</sup> |                                            | ±120                  | ±150                  |                     | ppm |
| V <sub>Ctrl</sub>                | 频率控制电压                                            |                                            | 0                     |                       | $V_{DD}$            | V   |
| C <sub>0</sub> /C <sub>1</sub>   | 牵引比                                               |                                            |                       |                       | 220                 |     |

English Data Sheet: SCAS847



|                |                     | 最小值 | 标称值 | 最大值 | 单位 |
|----------------|---------------------|-----|-----|-----|----|
| C <sub>L</sub> | XIN 和 XOUT 处的片上负载电容 | 0   |     | 20  | pF |

- (1) 有关 VCXO 配置和晶体的更多建议信息,请参阅应用说明 面向 CDCE(L)9xx 系列的 VCXO 应用指南。
- (2) 牵引范围取决于晶体类型、片上晶体负载电容和 PCB 杂散电容;最小 ±120ppm 的牵引范围适用于应用说明 *面向 CDCE(L)9xx 系列的 VCXO* 应用指南 中列出的晶体。

## 5.4 热性能信息

|                        |                          |                | CDCEx925   |      |
|------------------------|--------------------------|----------------|------------|------|
|                        | <u>热指标<sup>(1)</sup></u> |                | PW (TSSOP) | 单位   |
|                        |                          |                | 20 引脚      |      |
|                        |                          | 空气流量 0 (LFM)   | 101        |      |
|                        |                          | 空气流量 150 (LFM) | 85         |      |
| R <sub>0</sub> JA      | 结至环境热阻                   | 空气流量 200 (LFM) | 84         | °C/W |
|                        |                          | 空气流量 250 (LFM) | 82         |      |
|                        |                          | 空气流量 500 (LFM) | 74         |      |
| R <sub>θ JC(top)</sub> | 结至外壳(顶部)热阻               |                | 42         | °C/W |
| R <sub>0 JB</sub>      | 结至电路板热阻                  |                | 63.63      | °C/W |
| ΨJT                    | 结至顶部特征参数                 |                | 1.01       | °C/W |
| ψ ЈВ                   | 结至电路板特征参数                |                | 58.12      | °C/W |
| R <sub>0</sub> JC(bot) | 结至外壳(底部)热阻               |                | 58         | °C/W |

(1) 有关新旧热指标的更多信息,请参阅半导体和IC 封装热指标应用报告。

## 5.5 电气特性

在自然通风条件下的建议运行温度范围内测得(除非另有说明)

|                    | 参数                                      | 测试条件                                                           |                                         | 最小值  | 典型值 | 最大值  | 单位   |
|--------------------|-----------------------------------------|----------------------------------------------------------------|-----------------------------------------|------|-----|------|------|
| 1                  | 电源电流(请参阅图 5-1)                          | 所有输出均关闭,f <sub>CLK</sub> = 27MHz、                              | 所有 PLLS 均打开                             |      | 20  |      | mA   |
| I <sub>DD</sub>    | 电源电弧 (                                  | $f_{VCO} = 135MHz$ , $f_{OUT} = 27MHz$                         | 按照 PLL                                  |      | 9   |      | IIIA |
| l                  | 电源电流(请参阅图 5-2和图 5-3)                    | 无负载、所有输出打开,                                                    | CDCE925 ,<br>V <sub>DDOUT</sub> = 3.3V  |      | 2   |      | mA   |
| I <sub>DDOUT</sub> | 巴娜巴孤(頃多岚 图 3-2 和 图 3-3)                 | f <sub>OUT</sub> = 27MHz                                       | CDCEL925 ,<br>V <sub>DDOUT</sub> = 1.8V |      | 1   |      | IIIA |
| I <sub>DDPD</sub>  | 关断电流。除 SDA/SCL 以外的每个电路<br>均断电           | f <sub>IN</sub> = 0MHz , V <sub>DD</sub> = 1.9V                |                                         |      | 30  |      | μΑ   |
| $V_{PUC}$          | 给控制电路加电的电源电压 V <sub>DD</sub> 阈值         |                                                                |                                         | 0.85 |     | 1.45 | V    |
| f <sub>VCO</sub>   | PLL 的 VCO 频率范围                          |                                                                |                                         | 80   |     | 230  | MHz  |
| f <sub>OUT</sub>   | LVCMOS 输出频率                             | CDCEx925 V <sub>DDOUT</sub> = 1.8V                             |                                         | 230  |     |      | MHz  |
| LVCMO              | s                                       |                                                                |                                         |      |     |      |      |
| V <sub>IK</sub>    | LVCMOS 输入电压                             | V <sub>DD</sub> = 1.7V , I <sub>S</sub> = -18mA                |                                         |      |     | -1.2 | V    |
| II                 | LVCMOS 输入电流                             | V <sub>I</sub> = 0V 或 V <sub>DD</sub> , V <sub>DD</sub> = 1.9V |                                         |      |     | ±5   | μA   |
| I <sub>IH</sub>    | S0/S1/S2 的 LVCMOS 输入电流                  | $V_I = V_{DD}$ , $V_{DD} = 1.9V$                               |                                         |      |     | 5    | μA   |
| I <sub>IL</sub>    | S0/S1/S2 的 LVCMOS 输入电流                  | V <sub>I</sub> = 0V , V <sub>DD</sub> = 1.9V                   |                                         |      |     | -4   | μA   |
|                    | Xin/Clk 处的输入电容                          | V <sub>ICIk</sub> = 0V 或 V <sub>DD</sub>                       |                                         |      | 6   |      |      |
| $C_{I}$            | Xout 处的输入电容                             | V <sub>IXout</sub> = 0V 或 or V <sub>DD</sub>                   |                                         |      | 2   |      | pF   |
|                    | S0/S1/S2 处的输入电容                         | V <sub>IS</sub> = 0V 或 V <sub>DD</sub>                         |                                         |      | 3   |      |      |
| CDCE92             | 25 - LVCMOS (V <sub>DDOUT</sub> = 3.3V) |                                                                |                                         |      |     |      |      |
|                    |                                         | V <sub>DDOUT</sub> = 3V , I <sub>OH</sub> = -0.1mA             |                                         | 2.9  |     |      |      |
| $V_{OH}$           | LVCMOS 高电平输出电压                          | V <sub>DDOUT</sub> = 3V , I <sub>OH</sub> = -8mA               |                                         | 2.4  |     |      | V    |
|                    |                                         | V <sub>DDOUT</sub> = 3V , I <sub>OH</sub> = - 12mA             |                                         | 2.2  |     |      |      |

*提交文档反馈* Copyright © 2025 Texas Instruments Incorporated

Product Folder Links: CDCE925 CDCEL925

6



# 5.5 电气特性 (续)

在自然通风条件下的建议运行温度范围内测得(除非另有说明)

|                                        | 参数                                       | 測试条件                                                | 最小值 典型值 | 最大值 | 单位 |
|----------------------------------------|------------------------------------------|-----------------------------------------------------|---------|-----|----|
|                                        |                                          | V <sub>DDOUT</sub> = 3V , I <sub>OL</sub> = 0.1mA   |         | 0.1 |    |
| $V_{OL}$                               | LVCMOS 低电平输出电压                           | V <sub>DDOUT</sub> = 3V , I <sub>OL</sub> = 8mA     |         | 0.5 | V  |
|                                        |                                          | $V_{DDOUT} = 3V$ , $I_{OL} = 12mA$                  |         | 0.8 |    |
| t <sub>PLH</sub> 、<br>t <sub>PHL</sub> | 传播延迟                                     | 所有 PLL 旁路                                           | 3.2     |     | ns |
| t <sub>r</sub> /t <sub>f</sub>         | 上升和下降时间                                  | V <sub>DDOUT</sub> = 3.3V (20% - 80%)               | 0.6     |     | ns |
|                                        | E2 H1 2 2 14 -1 (2) (3)                  | 1 个 PLL 开关,Y2 至 Y3                                  | 50      | 70  |    |
| t <sub>jit(cc)</sub>                   | 周期间抖动 <sup>(2) (3)</sup>                 | 2 个 PLL 开关,Y2 至 Y5                                  | 90      | 130 | ps |
|                                        | 10 /t /c is this -1/3)                   | 1 个 PLL 开关,Y2 至 Y3                                  | 60      | 100 |    |
| t <sub>jit(per)</sub>                  | 峰值间周期抖动(3)                               | 2 个 PLL 开关,Y2 至 Y5                                  | 100     | 160 | ps |
|                                        | 45 II / P N (4)                          | f <sub>OUT</sub> = 50MHz ; Y1 至 Y3                  |         | 70  |    |
| t <sub>sk(o)</sub>                     | 输出偏斜(4)                                  | f <sub>OUT</sub> = 50MHz ; Y2 至 Y5                  |         | 150 | ps |
| odc                                    | 输出占空比 (5)                                | f <sub>VCO</sub> = 100MHz , Pdiv = 1                | 45%     | 55% |    |
| CDCE9                                  | 25 - LVCMOS (V <sub>DDOUT</sub> = 2.5V)  |                                                     |         |     |    |
|                                        |                                          | $V_{DDOUT} = 2.3V$ , $I_{OH} = -0.1$ mA             | 2.2     |     |    |
| V <sub>OH</sub>                        | LVCMOS 高电平输出电压                           | V <sub>DDOUT</sub> = 2.3V , I <sub>OH</sub> = -6mA  | 1.7     |     | V  |
|                                        |                                          | V <sub>DDOUT</sub> = 2.3V , I <sub>OH</sub> = -10mA | 1.6     |     |    |
|                                        |                                          | V <sub>DDOUT</sub> = 2.3V , I <sub>OL</sub> = 0.1mA |         | 0.1 |    |
| V <sub>OL</sub>                        | LVCMOS 低电平输出电压                           | $V_{DDOUT} = 2.3V$ , $I_{OL} = 6mA$                 |         | 0.5 | V  |
|                                        |                                          | $V_{DDOUT} = 2.3V$ , $I_{OL} = 10mA$                |         | 0.7 |    |
| t <sub>PHL</sub>                       | 传播延迟                                     | 所有 PLL 旁路                                           | 3.6     |     | ns |
| t <sub>r</sub> /t <sub>f</sub>         | 上升和下降时间                                  | V <sub>DDOUT</sub> = 2.5V (20% - 80%)               | 0.8     |     | ns |
|                                        | FT HE 20 Lt = 1 (2) (2)                  | 1 个 PLL 开关,Y2 至 Y3                                  | 50      | 70  |    |
| t <sub>jit(cc)</sub>                   | 周期间抖动(2) (3)                             | 2 个 PLL 开关,Y2 至 Y5                                  | 90      | 130 | ps |
|                                        |                                          | 1 个 PLL 开关, Y2 至 Y3                                 | 60      | 100 |    |
| t <sub>jit(per)</sub>                  | 峰值间周期抖动(3)                               | 2 个 PLL 开关,Y2 至 Y5                                  | 100     | 160 | ps |
|                                        |                                          | f <sub>OUT</sub> = 50MHz ; Y1 至 Y3                  |         | 70  |    |
| t <sub>sk(o)</sub>                     | 输出偏斜 <sup>(4)</sup>                      | f <sub>OUT</sub> = 50MHz ; Y2 至 Y5                  |         | 150 | ps |
| odc                                    | 输出占空比(5)                                 | f <sub>VCO</sub> = 100MHz , Pdiv = 1                | 45%     | 55% |    |
| CDCEL                                  | 925 - LVCMOS (V <sub>DDOUT</sub> = 1.8V) |                                                     |         |     |    |
|                                        |                                          | $V_{DDOUT} = 1.7V$ , $I_{OH} = -0.1mA$              | 1.6     |     |    |
| V <sub>OH</sub>                        | LVCMOS 高电平输出电压                           | $V_{DDOUT} = 1.7V$ , $I_{OH} = -4mA$                | 1.4     |     | V  |
|                                        |                                          | V <sub>DDOUT</sub> = 1.7V , I <sub>OH</sub> = -8mA  | 1.1     |     |    |
|                                        |                                          | V <sub>DDOUT</sub> = 1.7V , I <sub>OL</sub> = 0.1mA |         | 0.1 |    |
| V <sub>OL</sub>                        | LVCMOS 低电平输出电压                           | $V_{DDOUT} = 1.7V$ , $I_{OL} = 4mA$                 |         | 0.3 | V  |
|                                        |                                          | $V_{DDOUT} = 1.7V$ , $I_{OL} = 8mA$                 |         | 0.6 |    |
| t <sub>PLH</sub> ,<br>t <sub>PHL</sub> | 传播延迟                                     | 所有 PLL 旁路                                           | 2.6     |     | ns |
| t <sub>r</sub> /t <sub>f</sub>         | 上升和下降时间                                  | V <sub>DDOUT</sub> = 1.8V (20% - 80%)               | 0.7     |     | ns |
|                                        | FI HE >= 1.1 = 1 (0) (0)                 | 1 个 PLL 开关,Y2 至 Y3                                  | 80      | 110 |    |
| t <sub>jit(cc)</sub>                   | 周期间抖动 (2) (3)                            | 2 个 PLL 开关,Y2 至 Y5                                  | 130     | 200 | ps |
|                                        |                                          | 1 个 PLL 开关,Y2 至 Y3                                  | 100     | 130 |    |
| ijit(per)                              | 峰值间周期抖动 (3)                              | 2 个 PLL 开关,Y2 至 Y5                                  | 150     | 220 | ps |
|                                        |                                          | f <sub>OUT</sub> = 50MHz ; Y1 至 Y3                  |         | 50  |    |
|                                        | 输出偏斜 <sup>(4)</sup>                      | 1001,                                               |         |     | ps |

Product Folder Links: CDCE925 CDCEL925



## 5.5 电气特性 (续)

在自然通风条件下的建议运行温度范围内测得(除非另有说明)

|                 | 参数                          | 测试条件                                             | 最小值                   | <u>典型值</u> | 最大值                   | 单位 |
|-----------------|-----------------------------|--------------------------------------------------|-----------------------|------------|-----------------------|----|
| odc             | 输出占空比 <sup>(5)</sup>        | f <sub>VCO</sub> = 100MHz , Pdiv = 1             | 45%                   |            | 55%                   |    |
| SDA 和           | SCL                         |                                                  |                       |            |                       |    |
| V <sub>IK</sub> | SCL 和 SDA 输入钳位电压            | V <sub>DD</sub> = 1.7V , I <sub>I</sub> = - 18mA |                       |            | -1.2                  | V  |
| I <sub>IH</sub> | SCL 和 SDA 输入电流              | $V_I = V_{DD}$ , $V_{DD} = 1.9V$                 |                       |            | ±10                   | μA |
| V <sub>IH</sub> | SDA/SCL 输入高压 <sup>(6)</sup> |                                                  | 0.7 × V <sub>DD</sub> |            |                       | V  |
| V <sub>IL</sub> | SDA/SCL 输入低压 <sup>(6)</sup> |                                                  |                       |            | 0.3 × V <sub>DD</sub> | V  |
| V <sub>OL</sub> | SDA 低电平输出电压                 | I <sub>OL</sub> = 3mA , V <sub>DD</sub> = 1.7V   |                       |            | 0.2 × V <sub>DD</sub> | V  |
| C <sub>I</sub>  | SCL/SDA 输入电容                | V <sub>I</sub> = 0V 或 V <sub>DD</sub>            |                       | 3          | 10                    | pF |

- (1) 所有典型值均在各自的额定  $V_{DD}$  下取得。
- (2) 10,000 个周期
- (3) 抖动取决于配置。抖动数据的条件为输入频率 = 27MHz、f<sub>VCO</sub> = 135MHz、f<sub>OUT</sub> = 27MHz。f<sub>OUT</sub> = 3.072MHz 或输入频率= 27MHz、f<sub>VCO</sub> = 108MHz、f<sub>OUT</sub> = 27MHz。f<sub>OUT</sub> = 16.384MHz、f<sub>OUT</sub> = 25MHz、f<sub>OUT</sub> = 74.25MHz、f<sub>OUT</sub> = 48MHz
- (4) tsk(o) 规格仅在各输出组负载相同且源自同一个分频器时有效;在上升沿(t<sub>r</sub>)采样数据。
- (5) odc 取决于输出上升和下降时间 (t<sub>r</sub>/t<sub>f</sub>);
- (6) SDA 和 SCL 可耐受 3.3V。

## 5.6 EEPROM 规格

|       |              | 最小值 | 典型值  | 最大值 | 单位 |
|-------|--------------|-----|------|-----|----|
| EEcyc | EEPROM 的编程周期 | 100 | 1000 |     | 周期 |
| EEret | 数据保存时间       | 10  |      |     | 年  |

## 5.7 时序要求: CLK\_IN

在自然通风条件下的工作温度范围内测得(除非另有说明)

|                                |                              |          | 最小值 | 标称值 最大值 | 单位      |
|--------------------------------|------------------------------|----------|-----|---------|---------|
| f <sub>CLK</sub> LVCMOS 时钟输入频率 |                              | PLL 旁路模式 | 0   | 160     | MHz     |
|                                |                              | PLL 模式   | 8   | 160     | IVII IZ |
| t <sub>r</sub> /t <sub>f</sub> | 上升和下降时间 CLK 信号 (20% 至 80%)   |          | 3   | ns      |         |
| duty <sub>CLK</sub>            | V <sub>DD</sub> /2 处的占空比 CLK | 40%      | 60% |         |         |

## 5.8 时序要求: SDA/SCL

在自然通风条件下的工作温度范围内(除非另有说明;请参阅图 7-3)

|                        |                                  |      | 最小值 | 标称值 | 最大值 | 单位  |  |
|------------------------|----------------------------------|------|-----|-----|-----|-----|--|
| f                      | SCL 时钟频率                         | 标准模式 | 0   |     | 100 | kHz |  |
| f <sub>SCL</sub>       | SOL 可钾测平                         | 快速模式 | 0   |     | 400 | KΠZ |  |
| t <sub>su(START)</sub> | 启动建立时间 (在 SDA 变为低电平之前 SCL 保持高电   | 标准模式 | 4.7 |     |     | 116 |  |
|                        | 平)                               | 快速模式 | 0.6 |     |     | μs  |  |
| t                      | 启动保持时间 (在 SDA 变为低电平之后 SCL 保持低电平) | 标准模式 | 4   |     |     | 110 |  |
| t <sub>h(START)</sub>  |                                  | 快速模式 | 0.6 |     |     | μs  |  |
| <b>t</b>               | SCL 低电平脉冲持续时间                    | 标准模式 | 4.7 |     |     | 110 |  |
| t <sub>w(SCLL)</sub>   |                                  | 快速模式 | 1.3 |     |     | μs  |  |
| 4                      | SCL 高电平脉冲持续时间                    | 标准模式 | 4   |     |     | 116 |  |
| t <sub>w(SCLH)</sub>   | OOL 同电 I M(T) 打块时间               | 快速模式 | 0.6 |     |     | μs  |  |

Product Folder Links: CDCE925 CDCEL925

Copyright © 2025 Texas Instruments Incorporated



# 5.8 时序要求: SDA/SCL (续)

在自然通风条件下的工作温度范围内(除非另有说明;请参阅图7-3)

|                       |                                 |      | 最小值 | 标称值 最大值 | 单位  |  |
|-----------------------|---------------------------------|------|-----|---------|-----|--|
| t                     | SDA 保持时间 (在 SCL 变为低电平之后 SDA 保持有 | 标准模式 | 0   | 3.45    | μs  |  |
| t <sub>h(SDA)</sub>   | 效)                              | 快速模式 | 0   | 0.9     | μο  |  |
| t <sub>su(SDA)</sub>  | SDA 设置时间                        | 标准模式 | 250 |         | ne  |  |
|                       | SDA 反直时间                        | 快速模式 | 100 |         | ns  |  |
|                       | SCL/SDA 输入上升时间                  | 标准模式 |     | 1000    | ns  |  |
| ι <sub>r</sub>        | SCL/SDA 拥入工厂时间                  | 快速模式 |     |         | 115 |  |
| t <sub>f</sub>        | SCL/SDA 输入下降时间,标准和快速模式          |      |     | 300     | ns  |  |
| 4                     | CTOD WELL                       | 标准模式 | 4   | -       |     |  |
| t <sub>su(STOP)</sub> | STOP 设置时间                       | 快速模式 | 0.6 |         | μs  |  |
| 4                     | STOP 与 START 条件之间的总线空闲时间        | 标准模式 | 4.7 |         | μs  |  |
| t <sub>BUS</sub>      | STOF 与 START 亲什么问的总线至例时间        | 快速模式 | 1.3 |         |     |  |

提交文档反馈

9



## 5.9 典型特性





## 6参数测量信息



图 6-1. 测试负载



图 6-2.50 Ω 电路板环境的测试负载

English Data Sheet: SCAS847



## 7详细说明

#### 7.1 概述

CDCE925 和 CDCEL925 器件是基于 PLL 的低成本、高性能、模块化可编程时钟合成器、倍频器和分频器。它们最多可从单个输入频率中生成五个输出时钟。借助两个集成的可配置 PLL 之一,可在系统内针对任何时钟频率 (高达 230MHz)对每个输出进行编程。

CDCx925 具有单独的输出电源引脚 (V<sub>DDOUT</sub>),对于 CDCEL925,此引脚上的电压为 1.8V,而对于 CDCE925,此引脚上的电压为 2.5V 至 3.3V。

该输入接受一个外部晶体或 LVCMOS 时钟信号。如果使用了外部晶振,对于大多数应用来说,一个片载负载电容器就足够用了。负载电容器的值可在 0pF 至 20pF 的范围内进行编程。此外,还可以选择片上 VCXO,从而使输出频率与外部控制信号(即 PWM 信号)同步。

深 M/N 分频比允许从基准输入频率(例如 27MHz)生成 0ppm 音频和视频、网络(WLAN、BlueTooth、以太 网、GPS)或接口(USB、IEEE1394、Memory Stick)时钟。

所有 PLL 均支持展频时钟 (SSC)。SSC 可以是中心展频或向下展频时钟。这是一种降低电磁干扰 (EMI) 的常用技术。

根据 PLL 频率和分频器设置,自动调整内部环路滤波器元件以实现高稳定性,并优化每个 PLL 的抖动传输特性。

为了在应用中轻松实现器件自定义,该器件支持使用非易失性 EEPROM 进行编程。它预设为出厂默认配置(请参阅 *默认器件配置*)。该器件可以在 PCB 组装之前重新编程为不同的应用配置,或者通过系统内编程进行重新编程。所有器件设置均可通过 SDA 和 SCL 总线(一种两线制串行接口)进行编程。

三个可自由编程控制输入 S0、S1 和 S2 可用于控制操作的各个方面,包括频率选择、更改 SSC 参数以降低 EMI、PLL 旁路、断电,或其他控制特征,如输出禁用为低、输出处于高阻抗状态等。

CDCx925 在 1.8V 电压下工作,工作温度范围为 - 40°C 至 85°C。

## 7.2 功能方框图



Copyright © 2016, Texas Instruments Incorporated

图 7-1. 功能方框图 (CDCEx925)

### 7.3 特性说明

## 7.3.1 控制终端设置

CDCEx925 具有三个用户可定义的控制终端(S0、S1 和 S2),允许从外部控制器件设置。可将终端进行编程为下列任一设置:

- 展频时钟选择 → 展频类型和展频量选择
- 频率选择 → 在用户定义的两个频率之间切换
- 输出状态选择 → 输出配置和断电控制

用户最多可以预定义八种不同的控制设置。表 7-1 和表 7-2 介绍了这些设置。

## 表 7-1. 控制终端端子定义

| 外部<br>控制<br>位 |          | PLL1 设置 |                 |          | PLL2 设置 |                        | Y1 设置       |
|---------------|----------|---------|-----------------|----------|---------|------------------------|-------------|
| 控制功能          | PLL 频率选择 | SSC 选择  | 输出 Y2/Y3 选<br>择 | PLL 频率选择 | SSC 选择  | 输出 <b>Y4/Y5</b> 选<br>择 | 输出 Y1 和断电选择 |

### 表 7-2. PLL 设置(可以为每个 PLL 单独选择)

|   | SSC 选择(中心/向下) <sup>(1)</sup> |                          |            |           |  |  |  |  |
|---|------------------------------|--------------------------|------------|-----------|--|--|--|--|
|   | SSCx [3 位]                   |                          | 中心         | 向下        |  |  |  |  |
| 0 | 0                            | 0                        | 0% ( 关闭 )  | 0% ( 关闭 ) |  |  |  |  |
| 0 | 0                            | 1                        | ±0.25%     | -0.25%    |  |  |  |  |
| 0 | 1                            | 0                        | ±0.5%      | -0.5%     |  |  |  |  |
| 0 | 1                            | 1                        | ±0.75%     | -0.75%    |  |  |  |  |
| 1 | 0                            | 0                        | ±1%        | -1.0%     |  |  |  |  |
| 1 | 0                            | 1                        | ±1.25%     | -1.25%    |  |  |  |  |
| 1 | 1                            | 0                        | ±1.5%      | -1.5%     |  |  |  |  |
| 1 | 1                            | 1                        | ±2%        | -2%       |  |  |  |  |
|   |                              | 频率选择 <sup>(2)</sup>      |            |           |  |  |  |  |
| F | Sx                           |                          | 功能         |           |  |  |  |  |
|   | 0                            |                          | Frequency0 |           |  |  |  |  |
|   | 1                            |                          | Frequency1 |           |  |  |  |  |
|   |                              | 输出选择 <sup>(3)</sup> (Y2) | (5)        |           |  |  |  |  |
| Y | xYx                          | 功能                       |            |           |  |  |  |  |
|   | 0                            | State0                   |            |           |  |  |  |  |
|   | 1                            |                          | State1     |           |  |  |  |  |

- (1) 中心/向下扩频、Frequency0/1 和 State0/1 可由用户在 PLLx 配置寄存器中定义。
- (2) Frequency0 和 Frequency1 可以是指定 f<sub>VCO</sub> 范围内的任何频率。
- (3) State0/1 选择对相应 PLL 模块的两个输出都有效,可以是断电、高阻抗状态、低电平或有效

表 7-3. Y1 设置

| <b>Y1 选择</b> <sup>(1)</sup> |      |  |  |  |  |
|-----------------------------|------|--|--|--|--|
| Y1                          | 功能   |  |  |  |  |
| 0                           | 状态 0 |  |  |  |  |
| 1                           | 状态 1 |  |  |  |  |

(1) State0 和 State1 可由用户在通用配置寄存器中定义,可以是断电、高阻抗状态、低电平或有效。

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈



CDCEx925 的 SDA/S1 和 SCL/S2 引脚是双功能引脚。在默认配置下,它们预定义为 SDA/SCL 串行编程接口。 通过设置 EEPROM 中的相关位,可以将这些引脚编程为控制引脚 (S1/S2)。对控制寄存器(字节 02h 的 位 [6]) 的更改在写入 EEPROM 后才会生效。

当它们被设置为控制引脚时,串行编程接口就不再可用。但是,如果 V<sub>DDOUT</sub> 被强制 GND,则两个控制引脚 S1 和 S2 将暂时充当串行编程引脚 (SDA/SCL)。

S0 不是多用途引脚,只能用作控制引脚。

#### 7.3.2 默认器件设置

CDCEx925 的内部 EEPROM 已按图 7-2 所示预先配置。默认情况下,输入频率传递至输出端。因此,该器件可 以在默认模式下运行,无需额外的生产步骤对其进行编程。在通电后或断电/上电序列后,将会显示默认设置显 示,直到用户将其重新编程为不同的应用配置。可通过串行 SDA/SCL 接口对新寄存器设置进行编程。



图 7-2. CDCEx925 内部 EEPROM 的预配置

表 7-4 显示了针对控制终端寄存器(外部控制引脚)的出厂默认设置。尽管八种不同寄存器设置均可用,但在默 认配置下,只能使用 S0 选择前两种设置(0 和 1),因为 S1 和 S2 在默认模式下配置为编程引脚。

| (1) Y1      |                        |      | PLL1 设置 |                     |      |       | PLL2 设置             |      |       |
|-------------|------------------------|------|---------|---------------------|------|-------|---------------------|------|-------|
| 外部控制引脚 输出选择 |                        | 输出选择 | 频率选择    | SSC 选择              | 输出选择 | 频率选择  | SSC 选择              | 输出选择 |       |
| S2          | S1                     | S0   | Y1      | FS1                 | SSC1 | Y2Y3  | FS2                 | SSC2 | Y4Y5  |
| SCL (I2C)   | SDA (I <sup>2</sup> C) | 0    | 高阻抗状态   | f <sub>VCO1_0</sub> | 关闭   | 高阻抗状态 | f <sub>VCO2_0</sub> | 关闭   | 高阻抗状态 |
| SCL (I2C)   | SDA (I <sup>2</sup> C) | 1    | 启用      | f <sub>VCO1_0</sub> | 关闭   | 启用    | f <sub>VCO2_0</sub> | 关闭   | 启用    |

表 7-4. 针对控制终端寄存器的出厂默认设置

(1) 在默认模式下或编程时, S1 为 SDA、S2 为 SCL (寄存器 2 的 SPICON 位 6 设置为 0)。它们没有任何控制引脚功能,但在内部解释 为 S1 = 0 和 S2 = 0。但是, S0 是控制引脚,在默认模式下会(根据先前预定义)将所有输出打开或关闭。

#### 7.3.3 SDA/SCL 串行接口

该部分介绍了 CDCEx925 器件的 SDA/SCL 接口。CDCEx925 作为 2 线制串行 SDA/SCL 总线的从器件运行,与 常用 SMBus 或 I<sup>2</sup>C 规范兼容。它以标准模式传输(最高 100kbps)和快速模式传输(最高 400kbps)速率运 行,并支持7位寻址。

CDCEx925 的 SDA/S1 和 SCL/S2 引脚是双功能引脚。在默认配置下,它们用作 SDA/SCL 串行编程接口。通过 更改相应的 EEPROM 设置、字节 02h、位 [6],可以将这些引脚重新编程为通用控制引脚 S1 和 S2。

Copyright © 2025 Texas Instruments Incorporated



图 7-3. 针对 SDA/SCL 串行控制接口的时序图

#### 7.3.4 数据协议

该器件支持字节写入和字节读取以及块写入和块读取操作。

对于 字节写入/读取操作,系统控制器可以单独访问已寻址的字节。

对于 块写入/读取 操作,按从最低字节到最高字节的顺序访问字节(最高有效位在前),并且能够在传输完任何完 整字节后停止。读取的字节数由通用配置寄存器中的字节计数定义。在 *块读取* 指令中,必须读出字节计数中定义 的所有字节以正确完成读取周期。

发送完一个字节后,这个字节会写入内部寄存器并立即生效。无论是在 字节写入 还是 块写入 序列中,此规则都 适用于每个传输的字节。

如果 EEPROM 写入周期启动,内部 SDA 寄存器将写入 EEPROM 中。在此写入周期内,SDA/SCL 总线不接受 数据,直到写入周期完成。但是可以在编程序列期间读取数据(*字节读取* 或 *块读取*)。编程状态可通过 **EEPIP** 字节 01h - 位 6 监控。开始 EEPROM 编程之前,请先将 CLKIN 拉至低电平。CLKIN 必须在 EEPROM 编程期间 保持低电平。在使用 EEWRITE 字节 06h-位 0 启动 EEPROM 编程后,在 EEPIP 读回 0 之前,不要向器件寄存 器写入。

索引字节的偏移在命令代码中编码,如表 7-5 所述。

| ************************************** |    |    |    |    |    |                   |                   |     |
|----------------------------------------|----|----|----|----|----|-------------------|-------------------|-----|
| 器件                                     | A6 | A5 | A4 | А3 | A2 | A1 <sup>(1)</sup> | A0 <sup>(1)</sup> | R/W |
| CDCEx913                               | 1  | 1  | 0  | 0  | 1  | 0                 | 1                 | 1/0 |
| CDCEx925                               | 1  | 1  | 0  | 0  | 1  | 0                 | 0                 | 1/0 |
| CDCEx925                               | 1  | 1  | 0  | 1  | 1  | 0                 | 1                 | 1/0 |
| CDCEx949                               | 1  | 1  | 0  | 1  | 1  | 0                 | 0                 | 1/0 |

表 7-5. 从接收器地址 ( 7 位 )

(1) 地址位 A0 和 A1 可通过 SDA/SCL 总线进行编程(字节 01、位 [1:0])。允许对连接到同一 SDA/SCL 总线的最多四个器件进行寻址。 地址字节的最低有效位指定写入或读取操作。

#### 7.4 器件功能模式

#### 7.4.1 SDA/SCL 硬件接口

图 7-4 展示了 CDCEx925 时钟合成器如何连接到 SDA/SCL 串行接口总线。可以将多个器件连接到总线,但如果 这么做,可能需要降低速度(最大值为 400kHz)。

上拉电阻器值 (R<sub>P</sub>) 取决于电源电压、总线电容和连接器件数量。建议的上拉电阻值为 4.7k Ω。上拉电阻值必须满 足 V<sub>OLmax</sub> = 0.4V 时最小灌电流为 3mA (更多详细信息,请参阅 SMBus 或 I<sup>2</sup>C 总线 规范)。

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈

15





Copyright © 2016, Texas Instruments Incorporated

图 7-4. SDA/SCL 硬件接口

## 7.5 编程

表 7-6. 命令代码定义

|       | 10: 0: 4F 4   4F 4/C)C                                             |
|-------|--------------------------------------------------------------------|
| 位     | 说明                                                                 |
| 7     | 0 = <i>块读取</i> 或 <i>块写入</i> 操作<br>1 = <i>字节读取</i> 或 <i>字节写入</i> 操作 |
| (6:0) | 字节读取、块读取、字节写入 和 块写入 操作的字节偏移量。                                      |



图 7-5. 一般编程序列



图 7-6. 字节写入协议





图 7-7. 字节读取协议



数据字节 0 的 [7:0] 位保留用于修订码和供应商标识。另外,它专供内部测试使用,禁止覆盖。

## 图 7-8. 块写入协议



图 7-9. 块读取协议

Product Folder Links: CDCE925 CDCEL925



## 8 寄存器映射

## 8.1 SDA/SCL 配置寄存器

用户可配置时钟输入、控制引脚、PLL 和输出级。以下各表和说明介绍了 CDCEx925 的可编程功能。所有设置均可使用 SDA/SCL 总线手动写入器件,或者使用 TI Pro-Clock 软件轻松进行编程。用户可通过 TI Pro-Clock 软件快速执行所有设置,并自动计算值以实现最低抖动的优化性能。

表 8-1. SDA/SCL 寄存器

| 地址偏移 | 寄存器说明      | TABLE |
|------|------------|-------|
| 00h  | 通用配置寄存器    | 表 8-3 |
| 10h  | PLL1 配置寄存器 | 表 8-4 |
| 20h  | PLL2 配置寄存器 | 表 8-5 |

以下页面中"配置寄存器"表格中灰色高亮显示的位属于控制终端寄存器。用户最多可以预定义八种不同的控制设置。然后,可以通过外部控制引脚 S0、S1 和 S2 选择这些设置(请参阅控制终端设置)。

表 8-2. 配置寄存器、外部控制终端

|   |        |      |          | Y1       |        | PLL1 设置   |          |        | PLL2 设置   |        |
|---|--------|------|----------|----------|--------|-----------|----------|--------|-----------|--------|
|   | 外部控制引脚 |      | 输出<br>选择 | 频率<br>选择 | SSC 选择 | 输出<br>选择  | 频率<br>选择 | SSC 选择 | 输出<br>选择  |        |
|   | S2     | S1   | S0       | Y1       | FS1    | SSC1      | Y2Y3     | FS2    | SSC2      | Y4Y5   |
| 0 | 0      | 0    | 0        | Y1_0     | FS1_0  | SSC1_0    | Y2Y3_0   | FS2_0  | SSC2_0    | Y4Y5_0 |
| 1 | 0      | 0    | 1        | Y1_1     | FS1_1  | SSC1_1    | Y2Y3_1   | FS2_1  | SSC2_1    | Y4Y5_1 |
| 2 | 0      | 1    | 0        | Y1_2     | FS1_2  | SSC1_2    | Y2Y3_2   | FS2_2  | SSC2_2    | Y4Y5_2 |
| 3 | 0      | 1    | 1        | Y1_3     | FS1_3  | SSC1_3    | Y2Y3_3   | FS2_3  | SSC2_3    | Y4Y5_3 |
| 4 | 1      | 0    | 0        | Y1_4     | FS1_4  | SSC1_4    | Y2Y3_4   | FS2_4  | SSC2_4    | Y4Y5_4 |
| 5 | 1      | 0    | 1        | Y1_5     | FS1_5  | SSC1_5    | Y2Y3_5   | FS2_5  | SSC2_5    | Y4Y5_5 |
| 6 | 1      | 1    | 0        | Y1_6     | FS1_6  | SSC1_6    | Y2Y3_6   | FS2_6  | SSC2_6    | Y4Y5_6 |
| 7 | 1      | 1    | 1        | Y1_7     | FS1_7  | SSC1_7    | Y2Y3_7   | FS2_7  | SSC2_7    | Y4Y5_7 |
|   | j      | 地址偏移 | ;(1)     | 04h      | 13h    | 10h - 12h | 15h      | 23h    | 20h - 22h | 25h    |

(1) 地址偏移是指表 8-3、表 8-4 和表 8-5 中配置寄存器中的字节地址。

表 8-3. 通用配置寄存器

| 偏移 <sup>(1)</sup> | 位 <sup>(2)</sup> | 首字母缩写词    | 默认值 <sup>(3)</sup> | 说明                                                                                                                                    |  |  |  |  |
|-------------------|------------------|-----------|--------------------|---------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
|                   | 7                | E_EL      | Xb                 | 器件标识(只读):1为CDCE925(3.3V输出)、0为CDCEL925(1.8V输出)                                                                                         |  |  |  |  |
| 00h               | 6:4              | RID       | Xb                 | 修订标识号(只读)                                                                                                                             |  |  |  |  |
|                   | 3:0 VID 1h       |           | 1h                 | 供应商标识号(只读)                                                                                                                            |  |  |  |  |
|                   | 7                | -         | 0b                 | 保留-始终写入0                                                                                                                              |  |  |  |  |
|                   | 6 EEPIP 0        |           | 0b                 | EEPROM 編程状态 4: (4) ( 只读 )       0 - EEPROM 編程完成         1 - EEPROM 处于编程模式                                                             |  |  |  |  |
|                   | 5                | EELOCK    | 0b                 | 永久锁定 EEPROM 数据 <sup>(5)</sup> 0 - EEPROM 未锁定         1 - EEPROM 永久锁定                                                                  |  |  |  |  |
| 01h               | 4 PWDN 0b        |           | 0b                 | 器件断电(覆盖 SO/S1/S2 设置;配置寄存器设置保持不变)<br>注意: EEPROM 中的 PWDN 不能设为 1。<br>0 - 器件处于运行状态(启用所有 PLL 和所有输出)<br>1 - 器件断电(所有 PLL 处于断电状态,所有输出处于高阻抗状态) |  |  |  |  |
|                   | 3:2              | INCLK     | 00b                | 输入时钟选择: 00 - Xtal 01 - VCXO 10 - LVCMOS 1 - 保留                                                                                        |  |  |  |  |
|                   | 1:0              | SLAVE_ADR | 00b                | 从接收器地址的地址位 A0 和 A1                                                                                                                    |  |  |  |  |

### 表 8-3. 通用配置寄存器 (续)

| 偏移(1)   | 位 <sup>(2)</sup> | 首字母缩写词      | 默认值 <sup>(3)</sup> | 说明                                                                                                           |  |  |  |  |  |  |  |
|---------|------------------|-------------|--------------------|--------------------------------------------------------------------------------------------------------------|--|--|--|--|--|--|--|
|         | 7                | M1          | 1b                 | 输出 Y1 的时钟源选择: 0 - 输入时钟 1 - PLL1 时钟                                                                           |  |  |  |  |  |  |  |
| 02h     | 6                | SPICON      | 0b                 | 引脚 14/15 的运行模式选择 <sup>6)</sup> 0 - 串行编程接口 SDA ( 引脚 15 ) 和 SCL ( 引脚 14 ) 1 - 控制引脚 S1 ( 引脚 15 ) 和 S2 ( 引脚 14 ) |  |  |  |  |  |  |  |
| OZII    | 5:4              | Y1_ST1      | 11b                | Y1-状态 0/1 定义 00 - 器件断电 (所有 PLL 处于断电状态且所有输出处于三态 )                                                             |  |  |  |  |  |  |  |
|         | 3:2              | Y1_ST0      | 01b                | □ 01 - Y1 禁用且输出处于高阻抗状态 10 - Y1 禁用且输出为低电平<br>  11 - Y1 启用                                                     |  |  |  |  |  |  |  |
|         | 1:0              | Pdiv1 [9:8] | 001h               | 10 位 Y1 输出分频器 Pdiv1: 0 - 分频器复位和待机                                                                            |  |  |  |  |  |  |  |
| 03h     | 7:0              | Pdiv1 [7:0] | 00111              | 1 至 1023 - 分频器值                                                                                              |  |  |  |  |  |  |  |
|         | 7                | Y1_7        | 0b                 | Y1_ST0/Y1_ST1 状态选择 <sup>(7)</sup>                                                                            |  |  |  |  |  |  |  |
|         | 6                | Y1_6        | 0b                 | 0 - State0 (由 Y1_ST0 预定义)                                                                                    |  |  |  |  |  |  |  |
|         | 5                | Y1_6        | 0b                 | 1 - State1 (由 Y1_ST1 预定义)                                                                                    |  |  |  |  |  |  |  |
| 04h     | 4                | Y1_6        | 0b                 |                                                                                                              |  |  |  |  |  |  |  |
| 0411    | 3                | Y1_6        | 0b                 |                                                                                                              |  |  |  |  |  |  |  |
|         | 2                | Y1_6        | 0b                 |                                                                                                              |  |  |  |  |  |  |  |
|         | 1                | Y1_6        | 0b                 |                                                                                                              |  |  |  |  |  |  |  |
|         | 0                | Y1_6        | 0b                 |                                                                                                              |  |  |  |  |  |  |  |
| 05h     | 7:3              | XCSEL       | 0Ah                | 晶体负载电容器选择 <sup>(8)</sup> 00h - 0pF  01h - 1pF  02h - 2pF  : 14h 至 1Fh - 20pF                                 |  |  |  |  |  |  |  |
|         | 2:0              |             | 0b                 | 保留-请勿写入0以外的数字。                                                                                               |  |  |  |  |  |  |  |
|         | 7:1              | BCOUNT      | 30h                | 7 位字节计数(定义下一次 块渎取 传输时从该器件发送的字节数);必须读取所有字节才能正确完成读取周期。                                                         |  |  |  |  |  |  |  |
| 06h     | 0                | EEWRITE     | 0b                 | 启动 EEPROM 写入周期( <sup>6)</sup> 0 - 无 EEPROM 写入周期         1 - 启动 EEPROM 写入周期(内部寄存器保存至 EEPROM)                  |  |  |  |  |  |  |  |
| 07h-0Fh |                  | _           | 0h                 | 保留 - 请勿写入 0 以外的数字                                                                                            |  |  |  |  |  |  |  |

- (1) 写入 30h 以上的数据可能会影响器件功能。
- (2) 所有数据的传输都是 MSB 优先
- (3) 除非是特定于客户的设置
- (4) 在 EEPROM 编程期间,在编程序列完成之前,不允许通过 SDA/SCL 总线向器件发送任何数据。但是,可以在编程序列期间读取数据 (*字节读取* 或 *块读取*)。
- (5) 如果该位在 EEPROM 中设置为高电平,则 EEPROM 中的实际数据将永久锁定。无法进行进一步编程。但是,仍可以通过 SDA/SCL 总 线将数据写入内部寄存器,以动态更改器件功能。但新数据无法再保存到 EEPROM。EELOCK 仅在写入 EEPROM 时有效。
- (6) 只有在写入 EEPROM 时, 控制引脚的选择才有效。一旦写入 EEPROM, 串行编程引脚将不再可用。但是, 如果 V<sub>DDOUT</sub> 被强制设为 GND,则两个控制引脚 S1 和 S2 将暂时用作串行编程引脚 (SDA/SCL),并且两个从接收器地址位复位为 A0 = 0 和 A1 = 0。
- (7) 这些位属于控制终端寄存器。用户最多可以预定义八种不同的控制设置。然后,可通过外部控制引脚 S0、S1 和 S2 选择这些设置。
- (8) 要实现最佳的时钟性能,必须使用内部负载电容器(C1、C2)。外部电容器仅能用于对 C<sub>L</sub> 进行少量 pF 的微调。对于 0pF 至 20pF 的 总晶体负载范围,可使用 1pF 的分辨率对 C<sub>L</sub> 值进行编程。如果 CL > 20pF,请使用额外的外部电容器。此外,必须考虑器件输入电容的值,它将始终为所选的 C<sub>L</sub> 添加 1.5pF (6pF/2pF)。有关 VCXO 配置和晶体的更多建议信息,请参阅应用说明 *面向 CDCE(L)9xx 系列的 VCXO 应用指南* (SCAA085)。
- (9) 注意:EEPROM 写入位必须最后发送。这样可以确认所有内部寄存器的内容都已被存入 EEPROM。EEWRITE 周期通过 EEWRITE 位的上升沿启动。静态高电平不会触发 EEPROM 写入周期。编程完成后,EEWRITE 位必须复位为低电平。可以读取 EEPIP 来监控编程状态。如果 EELOCK 设为高电平,则无法进行 EEPROM 编程。

#### 表 8-4. PLL1 配置寄存器

| 偏移(1) | 位 <sup>(2)</sup> | 首字母缩写词       | 默认值 <sup>(3)</sup> | 说明                                               |
|-------|------------------|--------------|--------------------|--------------------------------------------------|
|       | 7:5              | SSC1_7 [2:0] | 000b               | SSC1:PLL1 SSC 选择(调制量)。 <sup>(4)</sup>            |
| 10h   | 4:2              | SSC1_6 [2:0] | 000b               | 向下 中心                                            |
|       | 1:0              | SSC1_5 [2:1] | 000b               | 000 ( 关 ) 000 ( 关 )<br>  001 - 0.25% 001 ± 0.25% |
|       | 7                | SSC1_5 [0]   | 0005               | 010 - 0.5% 010 ± 0.5%                            |
| 11h   | 6:4              | SSC1_4 [2:0] | 000b               | 011 - 0.75% 011 ± 0.75%<br>100 - 1.0% 100 ± 1.0% |
| 1111  | 3:1              | SSC1_3 [2:0] | 000b               | 101 - 1 25% 101 ± 1.25%                          |
|       | 0                | SSC1_2 [2]   | 000b               | 110 ± 1.5%<br>110 − 1.5%<br>111 ± 2.0%           |
|       | 7:6              | SSC1_2 [1:0] | doop               | 111 - 2.0%                                       |
| 12h   | 5:3              | SSC1_1 [2:0] | 000b               |                                                  |
|       | 2:0              | SSC1_0 [2:0] | 000b               |                                                  |

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈

19



## 表 8-4. PLL1 配置寄存器 (续)

|       | 位 <sup>(2)</sup> | 首字母缩写词        | 默认值 <sup>(3)</sup> | ·····································                             |
|-------|------------------|---------------|--------------------|-------------------------------------------------------------------|
|       | 7                | FS1_7         | 0b                 | FS1 x : PLL1 频率选择 <sup>(4)</sup>                                  |
|       | 6                | FS1 6         | 0b                 |                                                                   |
|       | 5                | FS1_5         | 0b                 | 1 - f <sub>VCO1_1</sub> (由 PLL1_1 倍频器/分频器值预定义)                    |
|       | 4                | FS1_4         | 0b                 | _                                                                 |
| 13h   | 3                | FS1_3         | 0b                 | _                                                                 |
|       | 2                | FS1_2         | 0b                 | _                                                                 |
|       | 1                | FS1_1         | 0b                 | _                                                                 |
|       | 0                | FS1_0         | 0b                 | _                                                                 |
|       | 7                | MUX1          | 1b                 | PLL1 多路复用器: 0 - PLL1<br>1 - PLL1 旁路 ( PLL1 处于断电状态 )               |
|       | 6                | M2            | 1b                 | 输出 Y2 多路复用器: 0 - Pdiv1 1 - Pdiv2                                  |
| 14h   | 5:4              | МЗ            | 10b                | 输出 Y3 多路复用器: 00 - Pdiv1 分频器 01 - Pdiv2 分频器 10 - Pdiv3 分频器 11 - 保留 |
|       | 3:2              | Y2Y3_ST1      | 11b                | Y2、Y3-state0/1 定 00 - Y2/Y3 禁用且输出处于高阻抗状态 ( PLL1 断电 )              |
|       | 1:0              | Y2Y3_ST0      | 01b                |                                                                   |
|       | 7                | Y2Y3_7        | 0b                 | Y2Y3_x 输出状态选择 <sup>(4)</sup>                                      |
|       | 6                | Y2Y3_6        | 0b                 | 0 - state0(由 Y2Y3_ST0 预定义)                                        |
|       | 5                | Y2Y3_5        | 0b                 | 1 - state1(由 Y2Y3_ST1 预定义)                                        |
| 15h   | 4                | Y2Y3_4        | 0b                 |                                                                   |
| 1311  | 3                | Y2Y3_3        | 0b                 |                                                                   |
|       | 2                | Y2Y3_2        | 0b                 |                                                                   |
|       | 1                | Y2Y3_1        | 1b                 |                                                                   |
|       | 0                | Y2Y3_0        | 0b                 |                                                                   |
| 16h   | 7                | SSC1DC        | 0b                 | PLL1 SSC 向下/中心选择 0 - 向下 1 - 中心                                    |
| 1011  | 6:0              | Pdiv2         | 01h                | 7 位 Y2 输出分频器 Pdiv2: 0 - 复位和待机<br>1 至 127 - 分频器值                   |
|       | 7                | _             | 0b                 | 保留-请勿写入0以外的数字                                                     |
| 17h   | 6:0              | Pdiv3         | 01h                | 7 位 Y3 输出分频器 Pdiv3: 0 - 复位和待机 1 至 127 - 分频器值                      |
| 18h   | 7:0              | PLL1_0N [11:4 | 004h               | PLL1_0 <sup>(5)</sup> : 频率 f <sub>VCO1_0</sub> 的 30 位倍频器/分频器值     |
| 19h   | 7:4              | PLL1_0N [3:0] | 00411              | (更多信息请参阅 PLL 频率规划)。                                               |
| 1011  | 3:0              | PLL1_0R [8:5] | 000h               |                                                                   |
| 1Ah   | 7:3              | PLL1_0R[4:0]  | 33011              |                                                                   |
| ., uı | 2:0              | PLL1_0Q [5:3] | 10h                |                                                                   |
|       | 7:5              | PLL1_0Q [2:0] |                    |                                                                   |
|       | 4:2              | PLL1_0P [2:0] | 010b               |                                                                   |
| 1Bh   | 1:0              | VCO1_0_RANGE  | 00b                | $f_{VCO1\_0}$ 范围选择:                                               |

## 表 8-4. PLL1 配置寄存器 (续)

| 偏移(1) | 位 <sup>(2)</sup> | 首字母缩写词         | 默认值 <sup>(3)</sup> | 说明                                                            |
|-------|------------------|----------------|--------------------|---------------------------------------------------------------|
| 1Ch   | 7:0              | PLL1_1N [11:4] | 004h               | PLL1_1 <sup>(5)</sup> : 频率 f <sub>vCO1_1</sub> 的 30 位倍频器/分频器值 |
| 1Dh   | 7:4              | PLL1_1N [3:0]  | 00411              | (更多信息请参阅 PLL 频率规划)                                            |
| ווטוו | 3:0              | PLL1_1R [8:5]  | 000h               |                                                               |
| 1Eh   | 7:3              | PLL1_1R[4:0]   | 00011              |                                                               |
| I LII | 2:0              | PLL1_1Q [5:3]  | 10h                |                                                               |
|       | 7:5              | PLL1_1Q [2:0]  | 1011               |                                                               |
|       | 4:2              | PLL1_1P [2:0]  | 010b               |                                                               |
| 1Fh   | 1:0              | VCO1_1_RANGE   | 00b                | f <sub>VCO1_1</sub> 范围选择:                                     |

- (1) 写入 30h 以上的数据会对器件功能产生不利影响。
- (2) 所有数据传输均遵循 MSB 优先原则。
- (3) 除非使用自定义设置
- (4) 用户最多可以预定义八种不同的控制设置。在器件正常运期间,这些设置可通过外部控制引脚 S0、S1 和 S2 进行选择。
- (5) PLL 设置限制:16  $\leq q \leq 63$ 、0  $\leq p \leq 7$ 、0  $\leq r \leq 511$ 、0 < N < 4096

## 表 8-5. PLL2 配置寄存器

| 偏移(1) | 位(2) | 首字母缩写词       | 默认值 <sup>(3)</sup> | 说明                                                                                           |
|-------|------|--------------|--------------------|----------------------------------------------------------------------------------------------|
|       | 7:5  | SSC2_7 [2:0] | 000b               | SSC2: PLL2 SSC 选择(调制量) <sup>(4)</sup>                                                        |
| 20h   | 4:2  | SSC2_6 [2:0] | 000b               | 向下 中心                                                                                        |
|       | 1:0  | SSC2_5 [2:1] | 000b               | - 000 ( 美 ) 000 ( 美 )<br>001 - 0.25% 001 ± 0.25%                                             |
|       | 7    | SSC2_5 [0]   | doob               | 010 - 0.5% 010 ± 0.5%                                                                        |
| 21h   | 6:4  | SSC2_4 [2:0] | 000b               | 011 - 0.75% 011 ± 0.75%<br>100 - 1.0% 100 ± 1.0%                                             |
| 2111  | 3:1  | SSC2_3 [2:0] | 000b               | 100 - 1.0%<br>101 - 1.25%                                                                    |
|       | 0    | SSC2_2 [2]   | 000b               | 110 - 1.5%                                                                                   |
|       | 7:6  | SSC2_2 [1:0] | doob               | 111 - 2.0%                                                                                   |
| 22h   | 5:3  | SSC2_1 [2:0] | 000b               |                                                                                              |
|       | 2:0  | SSC2_0 [2:0] | 000b               |                                                                                              |
|       | 7    | FS2_7        | 0b                 | FS2_x: PLL2 频率选择 <sup>(4)</sup>                                                              |
|       | 6    | FS2_6        | 0b                 | 0 - f <sub>VCO2_0</sub> (由 PLL2_0 - 倍频器/分频器值预定义)                                             |
|       | 5    | FS2_5        | 0b                 | 1 - f <sub>VCO2_1</sub> (由 PLL2_1 倍频器/分频器值预定义)                                               |
| 23h   | 4    | FS2_4        | 0b                 |                                                                                              |
| 2311  | 3    | FS2_3        | 0b                 |                                                                                              |
|       | 2    | FS2_2        | 0b                 |                                                                                              |
|       | 1    | FS2_1        | 0b                 |                                                                                              |
|       | 0    | FS2_0        | 0b                 |                                                                                              |
|       | 7    | MUX2         | 1b                 | PLL2 多路复用器: 0 - PLL2<br>1 - PLL2 旁路 ( PLL2 处于断电状态 )                                          |
|       | 6    | M4           | 1b                 | 输出 Y4 多路复用器: 0 - Pdiv2<br>1 - Pdiv4                                                          |
| 24h   | 5:4  | M5           | 10b                | 输出 Y5 多路复用器: 00 - Pdiv2 分频器<br>01 - Pdiv4 分频器<br>10 - Pdiv5 分频器<br>11 - 保留                   |
|       | 3:2  | Y4Y5_ST1     | 11b                | Y4、Y5-State0/1 定 00 - Y4/Y5 禁用且输出处于高阻抗状态 ( PLL2 断电 )                                         |
|       | 1:0  | Y4Y5_ST0     | 01b                | 义: 01 - Y4/Y5 禁用且输出处于高阻抗状态(PLL2 打开) 10 - Y4/Y5 禁用并输出低电平(PLL2 打开) 11 - Y4/Y5 启用(正常运行、PLL2 打开) |



## 表 8-5. PLL2 配置寄存器 (续)

| 偏移 <sup>(1)</sup> | 位 <sup>(2)</sup> | 首字母缩写词         | 默认值 <sup>(3)</sup> |                                                          | 说明                                                                                                                                                                                                                |  |  |  |  |
|-------------------|------------------|----------------|--------------------|----------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
|                   | 7                | Y4Y5_7         | 0b                 | Y4Y5_x 输出状态选择 <sup>(4)</sup>                             |                                                                                                                                                                                                                   |  |  |  |  |
|                   | 6                | Y4Y5_6         | 0b                 | 0 - state0(由 Y4Y5_ST0 预定义)<br>1 - state1(由 Y4Y5_ST1 预定义) |                                                                                                                                                                                                                   |  |  |  |  |
|                   | 5                | Y4Y5_5         | 0b                 |                                                          |                                                                                                                                                                                                                   |  |  |  |  |
| 054               | 4                | Y4Y5_4         | 0b                 |                                                          |                                                                                                                                                                                                                   |  |  |  |  |
| 25h               | 3                | Y4Y5_3         | 0b                 |                                                          |                                                                                                                                                                                                                   |  |  |  |  |
|                   | 2                | Y4Y5_2         | 0b                 |                                                          |                                                                                                                                                                                                                   |  |  |  |  |
|                   | 1                | Y4Y5_1         | 1b                 |                                                          |                                                                                                                                                                                                                   |  |  |  |  |
|                   | 0                | Y4Y5_0         | 0b                 |                                                          |                                                                                                                                                                                                                   |  |  |  |  |
| 26h               | 7                | SSC2DC         | 0b                 | PLL2 SSC 向下/中心选择                                         | 0 - 向下<br>1 - 中心                                                                                                                                                                                                  |  |  |  |  |
| 2011              | 6:0              | Pdiv4          | 01h                | 7 位 Y4 输出分频器 Pdiv4:                                      | 0 - 复位和待机<br>1 至 127 - 分频器值                                                                                                                                                                                       |  |  |  |  |
|                   | 7                | _              | 0b                 | 保留-请勿写入0以外的数字                                            |                                                                                                                                                                                                                   |  |  |  |  |
| 27h               | 6:0              | Pdiv5          | 01h                | 7 位 Y5 输出分频器 Pdiv5:                                      | 0 - 复位和待机<br>1 至 127 - 分频器值                                                                                                                                                                                       |  |  |  |  |
| 28h               | 7:0              | PLL2_0N [11:4  | 0041-              | PLL2_0 <sup>(5)</sup> : 频率 f <sub>VCO2_0</sub> 的 30 位倍频  | 器/分频器值                                                                                                                                                                                                            |  |  |  |  |
| 29h               | 7:4              | PLL2_0N [3:0]  | 004h               | (更多信息请参阅 PLL 频率规划)。                                      |                                                                                                                                                                                                                   |  |  |  |  |
| 2911              | 3:0              | PLL2_0R [8:5]  | 000h               |                                                          |                                                                                                                                                                                                                   |  |  |  |  |
| 2Ah               | 7:3              | PLL2_0R[4:0]   | 00011              |                                                          |                                                                                                                                                                                                                   |  |  |  |  |
| ZAII              | 2:0              | PLL2_0Q [5:3]  | 10h                | 1                                                        |                                                                                                                                                                                                                   |  |  |  |  |
|                   | 7:5              | PLL2_0Q [2:0]  | 1011               |                                                          |                                                                                                                                                                                                                   |  |  |  |  |
|                   | 4:2              | PLL2_0P [2:0]  | 010b               |                                                          |                                                                                                                                                                                                                   |  |  |  |  |
| 2Bh               | 1:0              | VCO2_0_RANGE   | 00b                | f <sub>VCO2_0</sub> 范围选择:                                | $\begin{array}{ll} 00 - f_{VCO2\_0} < 125 MHz \\ 01 - 125 MHz \leqslant f_{VCO2\_0} < 150 MHz \\ 10 - 150 MHz \leqslant f_{VCO2\_0} < 175 MHz \\ 11 - f_{VCO2\_0} \geqslant 175 MHz \end{array}$                  |  |  |  |  |
| 2Ch               | 7:0              | PLL2_1N [11:4] | 004h               | PLL2_1 <sup>(5)</sup> : 频率 f <sub>VCO2_1</sub> 的 30 位倍频  | 器/分频器值                                                                                                                                                                                                            |  |  |  |  |
| 2Dh               | 7:4              | PLL2_1N [3:0]  | 00411              | (更多信息请参阅 <i>PLL 频率规划</i> )。                              |                                                                                                                                                                                                                   |  |  |  |  |
| 2011              | 3:0              | PLL2_1R [8:5]  | 000h               |                                                          |                                                                                                                                                                                                                   |  |  |  |  |
| 2Eh               | 7:3              | PLL2_1R[4:0]   | 00011              |                                                          |                                                                                                                                                                                                                   |  |  |  |  |
| ZLII              | 2:0              | PLL2_1Q [5:3]  | 10h                |                                                          |                                                                                                                                                                                                                   |  |  |  |  |
|                   | 7:5              | PLL2_1Q [2:0]  | 1011               |                                                          |                                                                                                                                                                                                                   |  |  |  |  |
|                   | 4:2              | PLL2_1P [2:0]  | 010b               |                                                          |                                                                                                                                                                                                                   |  |  |  |  |
| 2Fh               | 1:0              | VCO2_1_RANGE   | 00b                | f <sub>VCO2_1</sub> 范围选择:                                | $\begin{array}{lll} 00 & - & f_{VCO2\_1} < 125 MHz \\ 01 & - & 125 MHz \leqslant f_{VCO2\_1} < 150 MHz \\ 10 & - & 150 MHz \leqslant f_{VCO2\_1} < 175 MHz \\ 11 & - & f_{VCO2\_1} \geqslant 175 MHz \end{array}$ |  |  |  |  |

- (1) 写入 30h 以上的数据会对器件功能产生不利影响。
- (2) 所有数据传输均遵循 MSB 优先原则。
- 除非使用自定义设置 (3)
- 用户最多可以预定义八种不同的控制设置。在器件正常运期间,这些设置可通过外部控制引脚 S0、S1 和 S2 进行选择。 (4)
- (5) PLL 设置限制: 16 ≤ q ≤ 63、0 ≤ p ≤ 7、0 ≤ r ≤ 511、0 < N < 4096

English Data Sheet: SCAS847

## 9应用和实施

#### 备注

以下应用部分中的信息不属于 TI 器件规格的范围, TI 不担保其准确性和完整性。TI 的客户应负责确定器件是否适用于其应用。客户应验证并测试其设计,以确保系统功能。

## 9.1 应用信息

CDCEx925 器件是一款易于使用的高性能可编程 CMOS 时钟合成器,可用作具有单独输出电源引脚的晶体缓冲器或时钟合成器。CDCEx925 具有片上环路滤波器和扩频调制功能。可通过 SPI、引脚模式或者使用片上 EEPROM 来完成编程。本节展示了在各种应用中使用 CDCEx925 的一些示例。

## 9.2 典型应用

图 9-1 展示了在千兆以太网交换机应用中使用 CDCEx925 器件替代晶体和晶体振荡器。



图 9-1. 晶体和振荡器替代示例

#### 9.2.1 设计要求

CDCEx925 支持具有多个控制参数的扩频时钟 (SSC):

- 调制量 (%)
- 调制频率 (>20kHz)
- 调制形状 (三角形)
- 中心扩频/向下扩频(±或-)



图 9-2. 调制频率 (fm) 和调制量

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈



## 9.2.2 详细设计过程

### 9.2.2.1 展频时钟 (SSC)

扩频调制是一种在更大的带宽上传播所发射能量的方法。在时钟方面,扩频可通过降低时钟分配网络的发射水平来降低电磁干扰 (EMI)。



带有 25MHz 晶体的 CDCS502 , FS = 1 ,  $f_{OUT}$  = 100MHz , 以及 0%、±0.5、±1% 和 ±2% SSC

图 9-3. 典型时钟功率频谱与扩频时钟的比较

### 9.2.2.2 PLL 频率规划

在给定的输入频率  $(f_{IN})$  下,CDCEx925 的输出频率  $(f_{OUT})$  通过 方程式 1 计算。

$$f_{\text{OUT}} = \frac{f_{\text{IN}}}{P_{\text{div}}} \times \frac{N}{M} \tag{1}$$

其中

- M(1至511)和N(1至4095)是PLL的倍频器/分频器值
- Pdiv (1至127)是输出分频器

每个 PLL 的目标 VCO 频率 ( $f_{VCO}$ ) 通过 方程式 2 计算。

$$f_{VCO} = f_{IN} \times \frac{N}{M}$$
 (2)



PLL 在内部作为分数分频器运行,需要以下倍频器/分频器设置:

$$NP = 4 - \inf(\log_2 \frac{N}{M}) \quad [\text{if } P < 0 \text{ then } P = 0] Q = \inf(\frac{N'}{M}) R = N' - M \times Q$$
(3)

其中

- N' = N × 2<sup>P</sup>
- N ≥ M
- 80MHz  $\leq f_{VCO} \leq$  230MHz
- 16 ≤ q ≤ 63
- 0 ≤ p ≤ 4
- 0 ≤ r ≤ 511

#### 示例:

对于  $f_{IN}$  = 27MHz; M = 1; N = 4; Pdiv = 2; 对于  $f_{\mathsf{IN}}$  = 27MHz ; M = 2 ; N = 11 ; Pdiv = 2 ;  $\rightarrow$  f<sub>OUT</sub> = 54MHz  $\rightarrow$  f<sub>OUT</sub> = 74.25MHz  $\rightarrow$  f<sub>VCO</sub> = 108MHz  $\rightarrow$  f<sub>VCO</sub> = 148.50MHz  $\rightarrow$  P = 4 - int(log<sub>2</sub>4) = 4 - 2 = 2  $\rightarrow$  P = 4 - int(log<sub>2</sub>5.5) = 4 - 2 = 2  $\rightarrow N'$  ' = 4 × 2<sup>2</sup> = 16  $\rightarrow$  N'' = 11 × 2<sup>2</sup> = 44  $\rightarrow$  Q = int(16) = 16  $\rightarrow$  Q = int(22) = 22  $\rightarrow$  R = 44 - 44 = 0  $\rightarrow$  R = 16 - 16 = 0

使用 TI Pro-Clock 软件时会自动计算 P、Q、R 和 N' 的值。

#### 9.2.2.3 晶体振荡器启动

当 CDCEx925 用作晶体缓冲器时,与内部 PLL 锁定时间相比,晶体振荡器启动时间在启动时间中占主导。图 9-4 展示了带 8pF 负载的 27MHz 晶体输入的振荡器启动序列。晶体的启动时间约为 250µs,而锁定时间约为 10µs。 通常,锁定时间比晶体启动时间小一个数量级。



图 9-4. 晶体振荡器启动时间与 PLL 锁定时间之间的关系

## 9.2.2.4 通过晶体振荡器上拉下拉进行频率调节

借助 VCXO 控制输入 V<sub>Ctrl</sub>, 针对媒体和其他应用对 CDCEx925 的频率进行了调节。如果将 PWM 调制信号用作 VCXO 的控制信号,则需要使用外部滤波器。

Product Folder Links: CDCE925 CDCEL925

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈

25





图 9-5. 使用 PWM 输入对 VCXO 控制进行频率调节

#### 9.2.2.5 未使用的输入和输出

如果不需要 VCXO 牵引功能, V<sub>Ctrl</sub> 应当保持悬空。所有其他未使用的输入应当设置为 GND。未使用的输出应当保持悬空。

如果不使用某个输出块,TI 建议将其禁用。但是,TI 始终建议为第二个输出块提供电源,即使该输出块已被禁用。

#### 9.2.2.6 在 XO 和 VCXO 模式之间切换

当 CDCEx925 采用晶体振荡器或 VCXO 配置时,内部电容器需要不同的内部电容。当片上电容器的配置仍设置为 XO 模式时,建议按照以下步骤切换到 VCXO 模式。将输出频率设置为以 0ppm 为中心:

- 1. 在 XO 模式下,设定 Vctrl = Vdd/2
- 2. 从 X0 模式切换到 VCXO 模式
- 3. 对内部电容器进行编程,以在输出端获得 0pmm。

图 9-6、图 9-7、图 9-8 和图 9-9 显示了启用 SSC 功能时的 CDCEx925 测量结果。该器件配置有 27MHz 输入和 27MHz 输出。







## 9.3 电源相关建议

使用外部基准时钟时,必须在 V<sub>DD</sub> 斜升之前驱动 XIN/CLK,以避免输出不稳定的风险。如果在 V<sub>DD</sub> 之前施加 V<sub>DDOUT</sub>, TI 建议保持将 V<sub>DD</sub> 拉至 GND, 直到 V<sub>DDOUT</sub> 斜升。如果在 V<sub>DD</sub> 悬空时为 V<sub>DDOUT</sub> 供电,可能存在大电 流流过 VDDOUT 引脚的风险。

该器件具有连接至 1.8V 电源的加电控制电路。此电路将器件禁用,直至 1.8V 电源达到足够的电压电平。然后, 该器件会开启所有内部元件,包括输出。如果在 1.8V 就绪之前提供 3.3V VDDOUT,输出将保持禁用状态,直至 1.8V 电源达到特定电平。

### 9.4 布局

#### 9.4.1 布局指南

当 CDCEx937 用作晶体缓冲器时,晶体上的任何寄生效应都会影响 VCXO 的牵引范围。因此,在电路板上放置 晶体单元时要小心。晶体必须尽可能靠近器件放置,确保从晶体终端到 XIN 和 XOUT 的走线具有相同的长度。

如果可能,请去除晶体及器件走线放置区域下方的接地平面和电源平面。始终避免在该区域内布置任何其他信号 线.因为它可能成为噪声耦合源。

为了满足某些晶体的负载电容规格,可能需要额外的分立式电容器。例如,10.7pF 负载电容器无法完全通过芯片 编程实现,因为内部电容器的范围可能是 OpF 至 20pF、步长为 1pF。此时可在内部 10pF 电容器的基础上外接 0.7pF 分立式电容器。

为最小化走线的电感影响, TI 建议将这个小电容器紧靠器件放置,并相对于 XIN/XOUT 对称布局。

图 9-10 展示了一种基于 CDCEx937 的概念布局,其中详细说明了电源旁路电容器的建议放置方式。如果安装在 元件侧,请使用 0402 本体尺寸的电容器以方便信号布线。使旁路电容器与器件电源之间的连接尽可能短。使用与 接地平面的低阻抗连接使电容器的另一侧接地。

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈

27



### 9.4.2 布局示例



- Place crystal with associated load caps as close to the chip
- Place series termination resistors at Clock outputs to improve signal integrity
- Place bypass caps close to the device pins, ensure wide freq. range
- Use ferrite beads to isolate the device supply pins from board noise sources

图 9-10. 带标注的布局

- 1. 将带有相关负载电容的晶体放置于尽可能靠近芯片的位置
- 2. 在时钟输出端放置串联端接电阻器以提高信号完整性
- 3. 将旁路电容靠近器件引脚放置,确保具有较宽的频率范围
- 4. 使用铁氧体磁珠将器件电源引脚与电路板噪声源隔离

## 10 器件和文档支持

## 10.1 器件支持

#### 10.1.1 第三方产品免责声明

TI 发布的与第三方产品或服务有关的信息,不能构成与此类产品或服务或保修的适用性有关的认可,不能构成此 类产品或服务单独或与任何 TI 产品或服务一起的表示或认可。

### 10.1.2 开发支持

相关开发支持请参阅以下资源:

- SMBus
- I<sup>2</sup>C 总线

## 10.2 文档支持

#### 10.2.1 相关文档

请参阅以下相关文档:

德州仪器 (TI), 面向 CDCE (L) 9xx 系列的 VCXO 应用指南 应用手册

## 10.3 接收文档更新通知

要接收文档更新通知,请导航至 ti.com 上的器件产品文件夹。点击通知进行注册,即可每周接收产品信息更改摘 要。有关更改的详细信息,请查看任何已修订文档中包含的修订历史记录。

## 10.4 支持资源

TI E2E™中文支持论坛是工程师的重要参考资料,可直接从专家处获得快速、经过验证的解答和设计帮助。搜索 现有解答或提出自己的问题,获得所需的快速设计帮助。

链接的内容由各个贡献者"按原样"提供。这些内容并不构成 TI 技术规范,并且不一定反映 TI 的观点;请参阅 TI的使用条款。

#### 10.5 商标

Ethernet<sup>™</sup> is a trademark of Xerox Corporation.

DaVinci<sup>™</sup>, OMAP<sup>™</sup>, Pro-Clock<sup>™</sup>, and TI E2E<sup>™</sup> are trademarks of Texas Instruments.

Bluetooth® is a registered trademark of Bluetooth SIG, Inc.

所有商标均为其各自所有者的财产。

### 10.6 静电放电警告



静电放电 (ESD) 会损坏这个集成电路。德州仪器 (TI) 建议通过适当的预防措施处理所有集成电路。如果不遵守正确的处理 和安装程序,可能会损坏集成电路。

ESD 的损坏小至导致微小的性能降级,大至整个器件故障。精密的集成电路可能更容易受到损坏,这是因为非常细微的参 数更改都可能会导致器件与其发布的规格不相符。

Product Folder Links: CDCE925 CDCEL925

#### 10.7 术语表

TI 术语表 本术语表列出并解释了术语、首字母缩略词和定义。

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈

29



## 11 修订历史记录

注:以前版本的页码可能与当前版本的页码不同

| Cl | nanges from Revision I (October 2016) to Revision J (June 2025)                                                 | Page |
|----|-----------------------------------------------------------------------------------------------------------------|------|
| •  | 更新了整个文档中的表格、图和交叉参考的编号格式                                                                                         | 1    |
| •  | 将所有 PLL 乘法器/除法器定义 实例更改为 PLL 频率规划                                                                                | 1    |
| •  | 更改了 数据协议 部分                                                                                                     | 15   |
| •  | 更改了 <i>电源相关建议</i> 部分                                                                                            | 27   |
| CI | nanges from Revision H (August 2016) to Revision I (October 2016)                                               | Page |
| •  | 将数据表标题从 CDCEx925 具有 1.8V、2.5V、3.3V LVCMOS 输出的可编程 2-PLL VCXO<br>为:CDCE(L)925: 支持 SSC 以降低 EMI 的灵活低功耗 LVCMOS 时钟发生器 | ,    |

## 12 机械、封装和可订购信息

以下页面包含机械、封装和可订购信息。这些信息是指定器件可用的最新数据。数据如有变更,恕不另行通知,且不会对此文档进行修订。有关此数据表的浏览器版本,请查阅左侧的导航栏。

www.ti.com 17-Jun-2025

#### PACKAGING INFORMATION

| Orderable part number | Status | Material type | Package   Pins  | Package qty   Carrier | RoHS | Lead finish/  | MSL rating/        | Op temp (°C) | Part marking |
|-----------------------|--------|---------------|-----------------|-----------------------|------|---------------|--------------------|--------------|--------------|
|                       | (1)    | (2)           |                 |                       | (3)  | Ball material | Peak reflow        |              | (6)          |
|                       |        |               |                 |                       |      | (4)           | (5)                |              |              |
| CDCE925PW             | Active | Production    | TSSOP (PW)   16 | 90   TUBE             | Yes  | NIPDAU        | Level-1-260C-UNLIM | -40 to 85    | CDCE925      |
| CDCE925PW.B           | Active | Production    | TSSOP (PW)   16 | 90   TUBE             | Yes  | NIPDAU        | Level-1-260C-UNLIM | -40 to 85    | CDCE925      |
| CDCE925PWG4           | Active | Production    | TSSOP (PW)   16 | 90   TUBE             | Yes  | NIPDAU        | Level-1-260C-UNLIM | -40 to 85    | CDCE925      |
| CDCE925PWR            | Active | Production    | TSSOP (PW)   16 | 2000   LARGE T&R      | Yes  | NIPDAU        | Level-1-260C-UNLIM | -40 to 85    | CDCE925      |
| CDCE925PWR.B          | Active | Production    | TSSOP (PW)   16 | 2000   LARGE T&R      | Yes  | NIPDAU        | Level-1-260C-UNLIM | -40 to 85    | CDCE925      |
| CDCE925PWRG4          | Active | Production    | TSSOP (PW)   16 | 2000   LARGE T&R      | Yes  | NIPDAU        | Level-1-260C-UNLIM | -40 to 85    | CDCE925      |
| CDCE925PWRG4.B        | Active | Production    | TSSOP (PW)   16 | 2000   LARGE T&R      | Yes  | NIPDAU        | Level-1-260C-UNLIM | -40 to 85    | CDCE925      |
| CDCEL925PW            | Active | Production    | TSSOP (PW)   16 | 90   TUBE             | Yes  | NIPDAU        | Level-1-260C-UNLIM | -40 to 85    | CKEL925      |
| CDCEL925PW.B          | Active | Production    | TSSOP (PW)   16 | 90   TUBE             | Yes  | NIPDAU        | Level-1-260C-UNLIM | -40 to 85    | CKEL925      |
| CDCEL925PWR           | Active | Production    | TSSOP (PW)   16 | 2000   LARGE T&R      | Yes  | NIPDAU        | Level-1-260C-UNLIM | -40 to 85    | CKEL925      |
| CDCEL925PWR.B         | Active | Production    | TSSOP (PW)   16 | 2000   LARGE T&R      | Yes  | NIPDAU        | Level-1-260C-UNLIM | -40 to 85    | CKEL925      |
| CDCEL925PWRG4         | Active | Production    | TSSOP (PW)   16 | 2000   LARGE T&R      | Yes  | NIPDAU        | Level-1-260C-UNLIM | -40 to 85    | CKEL925      |
| CDCEL925PWRG4.B       | Active | Production    | TSSOP (PW)   16 | 2000   LARGE T&R      | Yes  | NIPDAU        | Level-1-260C-UNLIM | -40 to 85    | CKEL925      |

<sup>(1)</sup> Status: For more details on status, see our product life cycle.

<sup>(2)</sup> Material type: When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> RoHS values: Yes, No, RoHS Exempt. See the TI RoHS Statement for additional information and value definition.

<sup>(4)</sup> Lead finish/Ball material: Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> MSL rating/Peak reflow: The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> Part marking: There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.



## **PACKAGE OPTION ADDENDUM**

www.ti.com 17-Jun-2025

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

Important Information and Disclaimer: The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

## **PACKAGE MATERIALS INFORMATION**

www.ti.com 24-Jul-2025

## TAPE AND REEL INFORMATION





| A0 | Dimension designed to accommodate the component width     |
|----|-----------------------------------------------------------|
| В0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

## QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE



#### \*All dimensions are nominal

| Device        | Package<br>Type | Package<br>Drawing |    | SPQ  | Reel<br>Diameter<br>(mm) | Reel<br>Width<br>W1 (mm) | A0<br>(mm) | B0<br>(mm) | K0<br>(mm) | P1<br>(mm) | W<br>(mm) | Pin1<br>Quadrant |
|---------------|-----------------|--------------------|----|------|--------------------------|--------------------------|------------|------------|------------|------------|-----------|------------------|
| CDCE925PWR    | TSSOP           | PW                 | 16 | 2000 | 330.0                    | 12.4                     | 6.9        | 5.6        | 1.6        | 8.0        | 12.0      | Q1               |
| CDCE925PWRG4  | TSSOP           | PW                 | 16 | 2000 | 330.0                    | 12.4                     | 6.9        | 5.6        | 1.6        | 8.0        | 12.0      | Q1               |
| CDCEL925PWR   | TSSOP           | PW                 | 16 | 2000 | 330.0                    | 12.4                     | 6.9        | 5.6        | 1.6        | 8.0        | 12.0      | Q1               |
| CDCEL925PWRG4 | TSSOP           | PW                 | 16 | 2000 | 330.0                    | 12.4                     | 6.9        | 5.6        | 1.6        | 8.0        | 12.0      | Q1               |



www.ti.com 24-Jul-2025



## \*All dimensions are nominal

| 7 til dilliololololo di o liolililai |              |                 |      |      |             |            |             |
|--------------------------------------|--------------|-----------------|------|------|-------------|------------|-------------|
| Device                               | Package Type | Package Drawing | Pins | SPQ  | Length (mm) | Width (mm) | Height (mm) |
| CDCE925PWR                           | TSSOP        | PW              | 16   | 2000 | 353.0       | 353.0      | 32.0        |
| CDCE925PWRG4                         | TSSOP        | PW              | 16   | 2000 | 353.0       | 353.0      | 32.0        |
| CDCEL925PWR                          | TSSOP        | PW              | 16   | 2000 | 353.0       | 353.0      | 32.0        |
| CDCEL925PWRG4                        | TSSOP        | PW              | 16   | 2000 | 353.0       | 353.0      | 32.0        |

# **PACKAGE MATERIALS INFORMATION**

www.ti.com 24-Jul-2025

## **TUBE**



### \*All dimensions are nominal

| Device       | Package Name | Package Type | Pins | SPQ | L (mm) | W (mm) | T (µm) | B (mm) |
|--------------|--------------|--------------|------|-----|--------|--------|--------|--------|
| CDCE925PW    | PW           | TSSOP        | 16   | 90  | 530    | 10.2   | 3600   | 3.5    |
| CDCE925PW.B  | PW           | TSSOP        | 16   | 90  | 530    | 10.2   | 3600   | 3.5    |
| CDCE925PWG4  | PW           | TSSOP        | 16   | 90  | 530    | 10.2   | 3600   | 3.5    |
| CDCEL925PW   | PW           | TSSOP        | 16   | 90  | 530    | 10.2   | 3600   | 3.5    |
| CDCEL925PW.B | PW           | TSSOP        | 16   | 90  | 530    | 10.2   | 3600   | 3.5    |



SMALL OUTLINE PACKAGE



#### NOTES:

- 1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.

  2. This drawing is subject to change without notice.

  3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not
- exceed 0.15 mm per side.
- 4. This dimension does not include interlead flash. Interlead flash shall not exceed 0.25 mm per side.
- 5. Reference JEDEC registration MO-153.



SMALL OUTLINE PACKAGE



NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.

7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.



SMALL OUTLINE PACKAGE



NOTES: (continued)

- 8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
- 9. Board assembly site may have different recommendations for stencil design.



## 重要通知和免责声明

TI"按原样"提供技术和可靠性数据(包括数据表)、设计资源(包括参考设计)、应用或其他设计建议、网络工具、安全信息和其他资源,不保证没有瑕疵且不做出任何明示或暗示的担保,包括但不限于对适销性、某特定用途方面的适用性或不侵犯任何第三方知识产权的暗示担保。

这些资源可供使用 TI 产品进行设计的熟练开发人员使用。您将自行承担以下全部责任:(1) 针对您的应用选择合适的 TI 产品,(2) 设计、验证并测试您的应用,(3) 确保您的应用满足相应标准以及任何其他功能安全、信息安全、监管或其他要求。

这些资源如有变更,恕不另行通知。TI 授权您仅可将这些资源用于研发本资源所述的 TI 产品的相关应用。 严禁以其他方式对这些资源进行复制或展示。您无权使用任何其他 TI 知识产权或任何第三方知识产权。您应全额赔偿因在这些资源的使用中对 TI 及其代表造成的任何索赔、损害、成本、损失和债务,TI 对此概不负责。

TI 提供的产品受 TI 的销售条款或 ti.com 上其他适用条款/TI 产品随附的其他适用条款的约束。TI 提供这些资源并不会扩展或以其他方式更改 TI 针对 TI 产品发布的适用的担保或担保免责声明。

TI 反对并拒绝您可能提出的任何其他或不同的条款。

邮寄地址:Texas Instruments, Post Office Box 655303, Dallas, Texas 75265 版权所有 © 2025,德州仪器 (TI) 公司