

## AM62Px Sitara™ 处理器

### 1 特性

#### 处理器内核：

- 多达四核 64 位 Arm® Cortex®-A53 微处理器子系统 (频率高达 1.4GHz)
  - 四核 Cortex-A53 集群 (具有 512KB L2 共享缓存, 包括 SECDED ECC)
  - 每个 A53 内核包含具有 SECDED ECC 功能的 32KB L1 DCache 和具有奇偶校验保护的 32KB L1 ICache
- 单核 Arm® Cortex®-R5F (频率高达 800MHz), 作为具有 FFI 的 MCU 通道的一部分进行集成
  - 32KB ICache、32KB L1 DCache 和 64KB TCM, 所有存储器上都有 SECDED ECC
  - 具有 SECDED ECC 的 512KB SRAM
- 单核 Arm® Cortex®-R5F (频率高达 800MHz), 可进行集成以支持器件管理
  - 32KB ICache、32KB L1 DCache 和 64KB TCM, 所有存储器上都有 SECDED ECC

#### 多媒体：

- 显示子系统
  - 通过 OLDI (LVDS) ( 1x OLDI-DL、1x 或 2x OLDI-SL )、DSI 或 DPI 实现三路显示支持
    - OLDI-SL (单链路) : 60fps 时高达 1920 x 1080 ( 165MHz 像素时钟 )
    - OLDI-DL (双链路) : 60fps 时高达 3840 x 1080 ( 150MHz 像素时钟 )
    - MIPI® DSI : 具有 4 通道 MIPI® D-PHY, 在 60fps 下支持高达 3840 x 1080 ( 300MHz 像素时钟 )
    - DPI ( 24 位 RGB 并行接口 ) : 60fps 时高达 1920 x 1080 ( 165MHz 像素时钟 )
  - 具有硬件叠加支持的四条显示流水线。每个显示屏最多可使用两条显示流水线。
  - 支持定帧检测和数据正确性检查等安全功能
- 3D 图形处理单元
  - 带有 256KB 高速缓存的 IMG BXS-4-64
  - 最高 50GFLOPS
  - 单着色器内核
  - OpenGL ES3.2 和 Vulkan 1.2 API 支持

- 一个具有 4 通道 D-PHY 的摄像头串行接口 (CSI-2) 接收器
  - 符合 MIPI® CSI-2 v1.3 标准 + MIPI D-PHY 1.2
  - 支持 1、2、3 或 4 数据通道模式, 每通道速率高达 2.5Gbps
  - ECC 验证/校正和 RAM 上的 CRC 校验+ ECC
  - 虚拟通道支持 (多达 16 个)
  - 能够通过 DMA 将流数据直接写入 DDR
- 视频编码器/解码器
  - 支持 5.1 级高阶的 HEVC (H.265) Main 配置文件
  - 支持 5.2 级的 H.264 BaseLine/Main/High 配置文件
  - 支持高达 4K 超高清分辨率 (3840 x 2160)
    - 工作速度高达 300 百万像素/秒, 可用于性能需求较低的低功耗应用的时钟选项较少

#### 存储器子系统：

- 高达 1.09MB 片上 RAM
  - 具有 SECDED ECC 的 64KB 片上 RAM (OCRAM), 可以分为更小的存储器组, 以 32KB 为增量递增, 最多可支持 2 个独立的存储器组
  - SMS 子系统中具有 SECDED ECC 的 256KB 片上 RAM
  - SMS 子系统中具有 SECDED ECC 的 176KB 片上 RAM, 用于 TI 安全固件
  - Cortex-R5F MCU 子系统中具有 SECDED ECC 的 512KB 片上 RAM
  - 器件管理器子系统中具有 SECDED ECC 的 64KB 片上 RAM
- DDR 子系统 (DDRSS)
  - 支持 LPDDR4 存储器类型
  - 具有内联 ECC 的 32 位数据总线
  - 支持高达 3733MT/s 的速度
  - 最大 8GB



本资源的原文使用英文撰写。为方便起见, TI 提供了译文; 由于翻译过程中可能使用了自动化工具, TI 不保证译文的准确性。为确认准确性, 请务必访问 [ti.com](http://ti.com) 参考最新的英文版本 (控制文档)。

## 功能安全：

- 以符合功能安全标准为目标 [工业]
  - 专为功能安全应用开发
  - 将提供相关文档来协助进行符合 IEC 61508 标准的功能安全系统设计
  - 系统可满足 **SIL 3** 等级要求
  - 硬件完整性高达 **SIL 2** 级
  - 安全相关认证
    - 计划通过 TÜV SÜD 的 IEC 61508 认证
- 以符合功能安全标准为目标 [汽车]
  - 专为功能安全应用开发
  - 将提供相关文档来协助进行符合 ISO 26262 标准的功能安全系统设计
  - 系统可满足 **ASIL D** 等级要求
  - 以硬件完整性高达 **ASIL B** 级为目标
  - 安全相关认证
    - 计划通过 TÜV SÜD 的 ISO 26262 认证
- 符合 AEC-Q100 标准 [汽车类]

## 安全性：

- 支持安全启动
  - 硬件强制可信根 (RoT)
  - 支持通过备用密钥转换 RoT
  - 支持接管保护、IP 保护和防回滚保护
- 支持可信执行环境 (TEE)
  - 基于 Arm TrustZone® 的 TEE
  - 可实现隔离的广泛防火墙支持
  - 安全看门狗/计时器/IPC
  - 安全存储支持
  - 支持回放保护内存块 (RPMB)
- 具有用户可编程 HSM 内核的专用安全控制器以及用于隔离式处理的专用安全 DMA 和 IPC 子系统
- 支持加密加速
  - 会话感知型加密引擎可基于输入数据流自动切换密钥材料
    - 支持加密内核
    - AES - 128/192/256 位密钥大小
    - SHA2 - 224/256/384/512 位密钥大小
    - 具有真随机数生成器的 DRBG
    - 可在 RSA/ECC 处理中提供帮助的 PKA ( 公钥加速器 ) , 支持安全启动
- 调试安全性
  - 受安全软件控制的调试访问
  - 安全感知调试

## 高速接口：

- 支持集成以太网交换机 ( 总共 2 个外部端口 )
  - RMII (10/100) 或 RGMII (10/100/1000)
  - IEEE1588 ( 附件 D, E 和 F , 及 802.1AS PTP )
  - 第 45 条 MDIO PHY 管理规范
  - 基于 ALE 引擎的数据包分类器 , 具有 512 个分类器
  - 基于优先级的流量控制
  - 时间敏感型网络 (TSN) 支持
  - 四个 CPU 硬件中断节奏
  - 硬件中的 IP/UDP/TCP 校验和卸载
- 两个 USB2.0 端口
  - 可配置为 USB 主机、USB 外设或 USB 双角色器件 ( DRD 模式 ) 的端口
  - 集成了 USB VBUS 检测

## 通用连接：

- 9 个通用异步接收器/发送器 (UART)
- 5 个串行外设接口 (SPI) 控制器
- 6 个内部集成电路 (I<sup>2</sup>C) 端口
- 3 个多通道音频串行端口 (McASP)
  - 高达 50MHz 的发送和接收时钟
  - 3 个 McASP 上具有多达 4/6/16 个串行数据引脚并具有独立的 TX 和 RX 时钟
  - 支持时分多路复用 (TDM) 、内部 IC 声音 (I2S) 和类似格式
  - 支持数字音频接口传输 (SPDIF、IEC60958-1 和 AES-3 格式 )
  - 用于发送和接收的 FIFO 缓冲器 (256 字节)
  - 支持音频基准输出时钟
- 3 个增强型 PWM 模块 (ePWM)
- 3 个增强型正交编码器脉冲模块 (eQEP)
- 3 个增强型捕捉模块 (eCAP)
- 通用 I/O (GPIO) , 所有 LVCMS I/O 均可配置为 GPIO
- 4 个支持 CAN-FD 的控制器局域网 (CAN) 模块
  - 符合 CAN 协议 2.0A、B 和 ISO 11898-1 标准
  - 完全支持 CAN-FD ( 多达 64 个数据字节 )
  - 消息 RAM 的奇偶校验/ECC 检查
  - 速度高达 8Mbps

#### 媒体和数据存储：

- 3 个多媒体卡/安全数字® (MMC/SD®/SDIO) 接口
  - 1 个 8 位 eMMC 接口，最高支持：
    - 非 Q1 器件：HS200
    - Q1 器件：HS400
  - 2 个高达 UHS-I 的 4 位 SD/SDIO 接口
    - 符合 eMMC 5.1、SD 3.0 和 SDIO 3.0
- 1 个高达 133MHz 的通用存储器控制器 (GPMC)
  - 灵活的 8 位和 16 位异步存储器接口，具有多达四个芯片 (22 位地址) 选择 (NAND、NOR、Muxed-NOR 和 SRAM)
  - 使用 BCH 码来支持 4 位、8 位或 16 位 ECC
  - 使用海明码来支持 1 位 ECC
  - 错误定位器模块 (ELM)
    - 与 GPMC 一起使用，可通过 BCH 算法确定所生成的伴随多项式中数据错误的地址
    - 根据 BCH 算法，每 512 字节的块错误单元支持 4 位、8 位和 16 位
- 具有 DDR/SDR 支持的 OSPI/QSPI
  - 支持串行 NAND 和串行 NOR 闪存器件
  - 支持 4GB 存储器地址
  - 具有可选实时加密的 XIP 模式

#### 电源管理：

- 器件管理器支持多种低功耗模式：
  - 部分 IO 支持 CAN/GPIO/UART 唤醒
  - 仅 I/O + DDR 处于自刷新状态以挂起至 RAM
  - DeepSleep
  - 仅 MCU
  - 待机
  - 动态频率缩放

#### 优化的电源管理解决方案：

- 推荐的 TI 电源管理 IC (PMIC)
  - 为符合 AEC - Q100 标准的 AM62P-Q1 器件供电时，支持高达汽车 ASIL-B 功能安全
  - 为 AM62P 器件供电时，支持高达 SIL-2 的功能安全工业应用
  - 专为满足电源要求而设计的配套 PMIC
  - 灵活的映射和出厂编程配置，支持多种不同的用例

#### 引导选项：

- UART
- I<sup>2</sup>C EEPROM
- OSPI/QSPI 闪存
- GPMC NOR/NAND 闪存
- SD 卡
- eMMC
- USB ( 主机 ) 大容量存储
- 从外部主机进行 USB ( 设备 ) 引导 ( DFU 模式 )
- 以太网

#### 技术/封装：

- 16nm FinFET 技术
- 17mm x 17mm, 0.65/0.8mm 间距 ( 采用了 VCA ) , 466 引脚 FCBGA

## 2 应用

- 工业人机界面 (HMI)
- 电器用户界面和连接
- 医疗设备
- 汽车仪表组
- 汽车显示屏
- 增强现实 HUD

## 3 说明

AM62Px ( P 表示加强版 ) 是现有 Sitara™ AM62x 低成本系列应用处理器的扩展，专为高性能嵌入式 3D 显示应用而构建。可扩展的 Arm® Cortex®-A53 性能和嵌入式功能 ( 例如多屏幕高清显示支持、3D 图形加速、4K 视频加速和广泛的外设 ) 使 AM62Px 非常适合广泛的汽车和工业应用，包括汽车数字仪表、汽车显示器、工业 HMI 等。

### 主要特性和优势：

- 借助 Linux® 和 Android™ 以及实时功能安全和信息安全 SDK 专注于创新和快速开发。
- 利用新一代 3D GPU 和 4K 视频加速满足下一波 HMI 设计的需求。
- 通过广泛的汽车和高速 IO 增强您的设计连接性，其中包括：4x CAN-FD、3 端口千兆位以太网交换机 ( 两个外部端口 )，支持 TSN，和两个 USB2.0 端口。
- 通过内置硬件安全模块 (HSM) 支持最新的网络安全要求。
- 使用 Arm® Cortex®-A53 CPU 及开源 AI 软件和工具提供智能功能，例如面部识别和非接触式 HMI

AM62Px 处理器符合 AEC-Q100 汽车标准并支持工业级。可以使用集成的 Arm Cortex-R5F 内核和专用外设来满足 ASIL-B 和 SIL-2 功能安全要求，这些内核和外设均可与处理器的其余部分隔离。

### AM62Px 处理器系列中的产品：

**AM62P-Q1** - 汽车数字仪表 SoC，具有可扩展的 Arm Cortex-A53 性能、多高清显示支持、3D GPU 和 4K 视频加速。

### 特色设计资源：

- 硬件评估模块 (EVM) - SK-AM62P-LP
- 软件开发套件 (SDK) - PROCESSOR-SDK-AM62P
- Linux Academy

### 封装信息

| 器件型号                  | 封装 <sup>(1)</sup>                           | 封装尺寸 <sup>(2)</sup> |
|-----------------------|---------------------------------------------|---------------------|
| AM62P54<br>AM62P54-Q1 | AMH ( FCBGA , 466 )<br>0.65/0.8mm , 采用了 VCA | 17mm × 17mm         |
| AM62P52<br>AM62P52-Q1 | AMH ( FCBGA , 466 )<br>0.65/0.8mm , 采用了 VCA | 17mm × 17mm         |
| AM62P34<br>AM62P34-Q1 | AMH ( FCBGA , 466 )<br>0.65/0.8mm , 采用了 VCA | 17mm × 17mm         |
| AM62P32<br>AM62P32-Q1 | AMH ( FCBGA , 466 )<br>0.65/0.8mm , 采用了 VCA | 17mm × 17mm         |

(1) 如需了解更多信息，请参阅[机械、封装和可订购信息](#)。

(2) 封装尺寸 ( 长 × 宽 ) 为标称值，并包括引脚 ( 如适用 )。

### 3.1 功能方框图

图 3-1 是器件的功能方框图。

#### 备注

要了解 TI 软件开发套件 (SDK) 目前支持的器件功能 , 请访问 [Processor-SDK-AM62P](#) , 搜索位于 “Downloads” 选项卡选项中的 *AM62P Software Build Sheet*。



图 3-1. 功能方框图

## 内容

|                                  |           |                       |            |
|----------------------------------|-----------|-----------------------|------------|
| <b>1 特性</b>                      | <b>1</b>  | 6.12 时序和开关特性          | <b>94</b>  |
| <b>2 应用</b>                      | <b>4</b>  | <b>7 详细说明</b>         | <b>207</b> |
| <b>3 说明</b>                      | <b>4</b>  | 7.1 概述                | <b>207</b> |
| 3.1 功能方框图                        | 5         | 7.2 处理器子系统            | <b>208</b> |
| <b>4 器件比较</b>                    | <b>7</b>  | 7.3 加速器和协处理器          | <b>209</b> |
| 4.1 相关产品                         | 8         | 7.4 其他子系统             | <b>210</b> |
| <b>5 终端配置和功能</b>                 | <b>9</b>  | 7.5 外设                | <b>212</b> |
| 5.1 引脚图                          | 9         | <b>8 应用、实现和布局</b>     | <b>216</b> |
| 5.2 引脚属性                         | 10        | 8.1 器件连接和布局基本准则       | <b>216</b> |
| 5.3 信号说明                         | 46        | 8.2 外设和接口的相关设计信息      | <b>217</b> |
| 5.4 引脚连接要求                       | 75        | 8.3 时钟布线指南            | <b>223</b> |
| <b>6 规格</b>                      | <b>79</b> | <b>9 器件和文档支持</b>      | <b>224</b> |
| 6.1 绝对最大额定值                      | 79        | 9.1 器件命名规则            | <b>224</b> |
| 6.2 未通过 AEC - Q100 认证的器件的 ESD 等级 | 81        | 9.2 工具与软件             | <b>227</b> |
| 6.3 符合 AEC - Q100 标准的器件的 ESD 等级  | 81        | 9.3 文档支持              | <b>227</b> |
| 6.4 上电小时数 (POH)                  | 81        | 9.4 支持资源              | <b>227</b> |
| 6.5 建议运行条件                       | 82        | 9.5 商标                | <b>227</b> |
| 6.6 运行性能点                        | 84        | 9.6 静电放电警告            | <b>228</b> |
| 6.7 功耗摘要                         | 84        | 9.7 术语表               | <b>228</b> |
| 6.8 电气特性                         | 85        | <b>10 修订历史记录</b>      | <b>229</b> |
| 6.9 一次性可编程 (OTP) 电子保险丝的 VPP 规格   | 91        | <b>11 机械、封装和可订购信息</b> | <b>231</b> |
| 6.10 热阻特性                        | 92        | 11.1 封装信息             | <b>231</b> |
| 6.11 温度传感器特性                     | 93        |                       |            |

## 4 器件比较

表 4-1 对各器件进行了比较，突出显示了其中的差异。

### 备注

此表中所列特性的可用性是共享 IO 引脚的函数，在函数中，与许多特性相关的 IO 信号会多路复用到有限数量的引脚。应使用 **SysConfig** 工具为引脚分配信号功能。这将帮助您更好地理解与引脚多路复用相关的限制。

### 备注

要了解 TI 软件开发套件 (SDK) 目前支持的器件功能，请访问 [Processor-SDK-AM62P](#)，搜索位于“Downloads”选项卡选项中的 *AM62P Software Build Sheet*。

**表 4-1. 器件比较**

| 特性                                                                                                             | 参考<br>名称    | AM62P、AM62P-Q1                                               |         |         |         |  |
|----------------------------------------------------------------------------------------------------------------|-------------|--------------------------------------------------------------|---------|---------|---------|--|
|                                                                                                                |             | AM62P54                                                      | AM62P52 | AM62P34 | AM62P32 |  |
| <b>WKUP_CTRL_MMR_CFG0_JTAG_USER_ID[31:13] (1)</b><br>按器件“特性”代码的寄存位值 (有关器件特性的更多信息，请参阅 <a href="#">命名规则说明表</a> ) |             |                                                              |         |         |         |  |
|                                                                                                                |             |                                                              |         |         |         |  |
| G :                                                                                                            | -           | 0x352A7                                                      | -       | 0x351A7 |         |  |
| M :                                                                                                            | 0x352ED     | 0x352AD                                                      | 0x351ED | 0x351AD |         |  |
| <b>处理器和加速器</b>                                                                                                 |             |                                                              |         |         |         |  |
| 速度等级                                                                                                           |             | 请参阅 <a href="#">器件速度等级表</a>                                  |         |         |         |  |
| Arm Cortex-A53<br>微处理器子系统                                                                                      | Arm A53     | 四核                                                           | 双核      | 四核      | 双核      |  |
| MCU 域中的 Arm Cortex-R5F                                                                                         | MCU_R5F     | 单核<br>功能安全 (可选) (3)                                          |         |         |         |  |
| 图形处理单元                                                                                                         | GPU         | 是                                                            | 是       | 否       | 否       |  |
| 视频编码器/解码器                                                                                                      | VENC/VDEC   | 是                                                            |         |         |         |  |
| 器件管理子系统                                                                                                        | WKUP_R5F    | 单核                                                           |         |         |         |  |
| 硬件安全模块                                                                                                         | HSM         | 是                                                            |         |         |         |  |
| 加密加速器                                                                                                          | 安全性         | 是                                                            |         |         |         |  |
| <b>程序和数据存储</b>                                                                                                 |             |                                                              |         |         |         |  |
| MAIN 域中的片上共享存储器 (RAM)                                                                                          | OCSRAM      | 64KB                                                         |         |         |         |  |
| MCU 域中的片上共享存储器 (RAM)                                                                                           | MCU_MSRAM   | 512KB                                                        |         |         |         |  |
| LPDDR4 DDR 子系统                                                                                                 | DDRSS       | 具有内联 ECC 的 32 位数据，高达 8GB                                     |         |         |         |  |
| 通用存储器控制器                                                                                                       | GPMC        | 高达 128MB，具有 ECC                                              |         |         |         |  |
| <b>外设</b>                                                                                                      |             |                                                              |         |         |         |  |
| 显示子系统                                                                                                          | DSS         | 1x DPI                                                       |         |         |         |  |
|                                                                                                                |             | 1x OLDI (LVDS)                                               |         |         |         |  |
|                                                                                                                |             | 1x DSI                                                       |         |         |         |  |
| 模块化控制器局域网接口                                                                                                    | MCAN        | 4                                                            |         |         |         |  |
| 完整 CAN-FD 支持                                                                                                   | CAN-FD      | 是                                                            |         |         |         |  |
| 通用 I/O                                                                                                         | GPIO        | 高达 158                                                       |         |         |         |  |
| 内部集成电路接口                                                                                                       | I2C         | 6                                                            |         |         |         |  |
| 多通道音频串行端口                                                                                                      | MCASP       | 3                                                            |         |         |         |  |
| 多通道串行外设接口                                                                                                      | MCSPI       | 5                                                            |         |         |         |  |
| 多媒体卡/安全数字接口                                                                                                    | MMC/SD      | 1x eMMC (8 位)，最高支持：<br>HS200 (对于非 Q1 器件)<br>HS400 (对于 Q1 器件) |         |         |         |  |
|                                                                                                                |             | 2x SD/SDIO (4 位)                                             |         |         |         |  |
| 闪存子系统 (FSS) (2)                                                                                                | OSPI0/QSPI0 | 是 (2)                                                        |         |         |         |  |
| 千兆位以太网接口                                                                                                       | CPSW3G      | 是                                                            |         |         |         |  |

表 4-1. 器件比较 (续)

| 特性                    | 参考<br>名称 | AM62P、AM62P-Q1               |         |         |         |
|-----------------------|----------|------------------------------|---------|---------|---------|
|                       |          | AM62P54                      | AM62P52 | AM62P34 | AM62P32 |
| 通用计时器                 | 计时器      | 14 个 (MCU 中 4 个, WKUP 中 2 个) |         |         |         |
| 全局计时器计数器              | GTC      | 1                            |         |         |         |
| 增强型脉宽调制器模块            | EPWM     | 3                            |         |         |         |
| 增强型捕获模块               | ECAP     | 3                            |         |         |         |
| 增强型正交编码器脉冲模块          | EQEP     | 3                            |         |         |         |
| 通用异步接收器/发送器           | UART     | 9                            |         |         |         |
| 具有 DPHY 的 CSI2-RX 控制器 | CSI-RX   | 1                            |         |         |         |
| 具有 PHY 的 USB2.0 控制器   | USB 2.0  | 2                            |         |         |         |

(1) 有关 WKUP\_CTRL\_MMR\_CFG0\_JTAG\_USER\_ID 寄存器和 DEVICE\_ID 位字段的更多详细信息，请参阅器件 TRM。

(2) 1 个闪存接口，配置为 OSPI0 或 QSPI0。

(3) 当选择包含特性代码 S 至 Z 的可订购器件型号时，功能安全可用。有关特性代码的定义，请参阅 [器件命名约定](#)。

## 4.1 相关产品

**Sitara™ 处理器** 是一系列基于 Arm® Cortex®-A 内核的可扩展处理器，具有灵活的加速器、外设、连接和统一的软件支持，尤其适合从传感器到服务器的各种应用。Sitara 处理器具有工业和汽车应用所需的可靠性和功能安全支持。

**Sitara™ 微控制器** 是出色的基于 Arm® 的 32 位微控制器 (MCU)，可提供可扩展的高性能和高功效器件产品系列，以帮助满足您的系统需求。为您的设计提供功能安全、电源效率、实时控制、高级组网、分析和安全等功能。

**AM64x Sitara™** 处理器面向工业应用，如工厂自动化与控制 (FAC) 和电机控制，这些应用利用 Linux 应用处理内核 (Cortex®-A53)、实时处理内核 (Cortex®-R5F) 和工业通信子系统 (PRU\_ICSSGs) 来支持 EtherCAT、Profinet 或 EtherNet/IP 等协议。AM64x 采用一个 CPSW3G 和两个 PRU\_ICSSG，最多可支持五个千兆位以太网端口。该器件还支持多种外设，包括 PCIe 第 2 代或 USB 超高速第 1 代单通道、功能安全选项、安全启动和运行时安全。

**AM623 Sitara™** 处理器是具有基于 Arm® Cortex®-A53 的对象和手势识别功能的物联网 (IoT) 和网关 SoC。低成本 AM623 Sitara™ MPU 系列应用处理器专为 Linux® 应用开发而构建。AM623 器件具有可扩展的 Arm® Cortex®-A53 性能、双显示支持等嵌入式特性以及一组广泛的外设，非常适合各种工业和汽车应用。

**AM625 Sitara™** 处理器是一款具有 Arm® Cortex®-A53 和全高清双显示的人机交互 SoC。低成本 AM625 Sitara™ MPU 系列应用处理器专为 Linux® 应用开发而构建。AM625 器件具有可扩展的 Arm® Cortex®-A53 性能、双显示支持等嵌入式特性、3D 图形加速以及一组广泛的外设，非常适合各种工业和汽车应用。

**AM62A3 Sitara™** 和 **AM62A7 Sitara™** 处理器是一款嵌入式视觉 SoC，利用 1-4 个 Cortex A-53 ARM 内核以及 1TOPS 或 2TOPS 分析硬件加速器。这个可扩展的高性能 AM62Ax Sitara MPU 系列应用处理器专为 Linux 应用开发而构建。AM62Ax 非常适合具有嵌入式功能（例如 h.264/h.265 编码/解码、安全启动、图像信号处理和深度学习加速器）的各种工业和汽车应用。

帮助您完成设计的产品：

- [以太网 PHY](#)
- [电源解决方案](#)
- [电源管理](#)
- [时钟和计时](#)
- [电源开关](#)
- [CAN 收发器](#)
- [ESD 保护](#)

有关如何在系统设计中实现这些器件以及特定器件型号建议的物料清单的详细信息，请参阅 AM62Px EVM 原理图。

## 5 终端配置和功能

### 5.1 引脚图

#### 备注

在整个文档中，术语“焊球”、“引脚”和“端子”可互换使用。仅在提及物理封装时才尝试使用“焊球”。

图 5-1 展示了 466 焊球倒装芯片球栅阵列 (FCBGA) 封装的焊球位置，HTML 版本会在光标悬停在某个焊球上时提供额外信息。该图应与节 5.2.1 至表 5-74 ( 引脚属性表和所有信号说明表，包括连接要求表 ) 配合使用。



图 5-1. AMH FCBGA 引脚图 (顶视图)

## 5.2 引脚属性

下表介绍了表 5-1 引脚属性 (AMH 封装) 中每一列的内容：

- 焊球编号**：分配给 Ball Grid Array 封装每个端子的焊球编号。
- 焊球名称**：分配给 Ball Grid Array 封装每个端子的焊球名称 (该名称通常取自主 MUXMODE 0 信号功能)。
- 信号名称**：与焊球相关的所有专用和引脚多路复用信号功能的信号名称。

---

### 备注

许多器件引脚支持多种信号功能。一些信号功能是通过与引脚关联的单层多路复用器来选择的。其他信号功能通过两层或多层多路复用器进行选择，其中一层与引脚相关联，其他层与外围逻辑功能相关联。

表 5-1 引脚属性 (AMH 封装) 仅定义了引脚上的信号多路复用。有关引脚信号多路复用的更多信息，请参阅器件 TRM 的器件配置一章中的焊盘配置寄存器一节。有关与外设信号多路复用相关的信息，请参阅器件 TRM 中相应的外设章节。

- 多路复用模式**：与每个引脚多路复用信号功能相关的 MUXMODE 值：

- MUXMODE 0 是主要引脚多路复用信号功能。然而，主要引脚多路复用信号功能不一定是默认引脚多路复用信号功能。

---

### 备注

“复位之后的多路复用模式”列中的值定义了 MCU\_PORz 被置为无效时选择的默认引脚多路复用信号功能。

- MUXMODE 值 1 至 15 可用于引脚多路复用信号功能。然而，并非所有 MUXMODE 值都已实现。仅有的有效 MUXMODE 值是引脚属性表中定义为引脚多路复用信号功能的值。只应使用 MUXMODE 的有效值。
- 自举定义了 SOC 配置引脚，其中应用于每个引脚的逻辑状态在 PORz\_OUT 的上升沿被锁存。这些输入信号功能固定到各自的引脚，不能通过 MUXMODE 进行编程。
- 空框表示不适用。

---

### 备注

为了使器件正常运行，必须避免以下 MUXMODE 配置。

- 不支持将多个引脚配置为同一引脚多路复用信号功能的输入，因为这可能会产生意外结果。
- 将引脚配置为未定义的引脚多路复用模式将导致引脚行为未定义。

5. **类型**：信号类型和方向：

- I = 输入
- O = 输出
- OD = 输出，具有开漏输出功能
- IO = 输入、输出或同时输入和输出
- IOD = 输入、输出或同时输入和输出，具有开漏输出功能
- IOZ = 输入、输出或同时输入和输出，具有三态输出功能
- OZ = 具有三态输出功能的输出
- A = 模拟
- PWR = 电源
- GND = 接地
- CAP = LDO 电容器。

6. **DSIS**：未选择的输入状态 (DSIS) 指示当 MUXMODE 未选择引脚多路复用信号功能时驱动到子系统输入的状态 (逻辑“0”、逻辑“1”或“焊盘”电平)。

- 0：逻辑 0 被驱动至子系统输入。
- 1：逻辑 1 被驱动至子系统输入。
- 焊盘：焊盘的逻辑状态被驱动至子系统输入。
- 空框表示不适用。

7. **复位期间的焊球状态 (RX/TX/拉动)**：MCU\_PORz 被置为有效时的端子状态，其中 RX 定义输入缓冲器的状态，TX 定义输出缓冲器的状态，“拉动”定义内部拉动电阻器的状态：

- RX (输入缓冲器)
  - 关闭：输入缓冲器被禁用。
  - 亮：输入缓冲器被启用。
- TX (输出缓冲器)
  - 关闭：输出缓冲器被禁用。
  - 低电平：输出缓冲器被启用并驱动  $V_{OL}$ 。
  - 高电平：输出缓冲器被启用并驱动  $V_{OH}$ 。
- 拉动 (内部拉电阻器)
  - 关闭：内部拉动电阻器被关闭。
  - 上拉：内部上拉电阻器被开启。
  - 下拉：内部下拉电阻器被开启。
  - 不适用：不适用。
- 空框表示不适用。

8. **复位之后的焊球状态 (RX/TX/拉动)**：MCU\_PORz 被置为无效后的端子状态，其中 RX 定义输入缓冲器的状态，TX 定义输出缓冲器的状态，“拉动”定义内部拉动电阻器的状态：

- RX (输入缓冲器)
  - 关闭：输入缓冲器被禁用。
  - 亮：输入缓冲器被启用。
- TX (输出缓冲器)
  - 关闭：输出缓冲器被禁用。
  - SS：使用 MUXMODE 选择的子系统决定输出缓冲器状态。
- 拉动 (内部拉电阻器)
  - 关闭：内部拉动电阻器被关闭。
  - 上拉：内部上拉电阻器被开启。
  - 下拉：内部下拉电阻器被开启。
  - 不适用：不适用。
- 空框表示不适用。

9. **复位之后的多路复用模式**：该列中的值定义了 MCU\_PORz 被置为无效后的默认引脚多路复用信号功能。

空框表示不适用。

10. **I/O 工作电压**：该列介绍了相应电源的 I/O 工作电压选项（如果适用）。

空框表示不适用。

有关更多信息，请参阅 [节 6.5 建议运行条件](#) 中为每个电源定义的有效工作电压范围。

11. **电源**：相关 I/O 的电源（如果适用）。

空框表示不适用。

12. **HYS**：指示与该 I/O 关联的输入缓冲器是否具有迟滞：

- 是：具有迟滞
- 否：不具有迟滞
- 空框表示不适用。

有关更多信息，请参阅 [节 6.8 电气特性](#) 中的迟滞值。

13. **缓冲器类型**：该列定义与端子关联的缓冲器类型。该信息可用于确定适用的电气特性表。

空框表示不适用。

有关电气特性，请参阅 [节 6.8 电气特性](#) 中相应的缓冲器类型表。

14. **上拉/下拉类型**：指示存在内部上拉或下拉电阻器。可通过软件来启用或禁用上拉和下拉电阻器。

- PU：内部上拉
- PD：内部下拉
- PU/PD：内部上拉和下拉
- 空框表示无内部拉动。

15. **PADCONFIG 寄存器**：与焊球关联的 IO 焊盘配置寄存器的名称。

16. **PADCONFIG 地址**：与焊球关联的 IO 焊盘配置寄存器的物理地址。

**表 5-1. 引脚属性 (AMH 封装)**

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16] | 信号名称 [3]         | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>( RX/TX/拉动 ) [7] | 复位<br>之后的<br>焊球<br>状态<br>( RX/TX/拉动 ) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11]                 | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|-----------------------------------------------------|------------------|----------------|--------|-------------|-------------------------------------------|-------------------------------------------|-----------------------------|----------------------|-------------------------|-------------|----------------|----------------------|
| 1A8          | CAP_VDDS0                                           | CAP_VDDS0        |                | CAP    |             |                                           |                                           |                             |                      |                         |             |                |                      |
| 1C10         | CAP_VDDS1                                           | CAP_VDDS1        |                | CAP    |             |                                           |                                           |                             |                      |                         |             |                |                      |
| 1B6          | CAP_VDDS2                                           | CAP_VDDS2        |                | CAP    |             |                                           |                                           |                             |                      |                         |             |                |                      |
| 1F10         | CAP_VDDS3                                           | CAP_VDDS3        |                | CAP    |             |                                           |                                           |                             |                      |                         |             |                |                      |
| 1B9          | CAP_VDDS5                                           | CAP_VDDS5        |                | CAP    |             |                                           |                                           |                             |                      |                         |             |                |                      |
| 1C9          | CAP_VDDS6                                           | CAP_VDDS6        |                | CAP    |             |                                           |                                           |                             |                      |                         |             |                |                      |
| 1B2          | CAP_VDDS_CANUART                                    | CAP_VDDS_CANUART |                | CAP    |             |                                           |                                           |                             |                      |                         |             |                |                      |
| 1B4          | CAP_VDDS MCU                                        | CAP_VDDS MCU     |                | CAP    |             |                                           |                                           |                             |                      |                         |             |                |                      |
| AE12         | CSI0_RXCLKN                                         | CSI0_RXCLKN      |                | I      |             |                                           |                                           |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| AE11         | CSI0_RXCLKP                                         | CSI0_RXCLKP      |                | I      |             |                                           |                                           |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| AA15         | CSI0_RXRCALIB                                       | CSI0_RXRCALIB    |                | A      |             |                                           |                                           |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| AB11         | CSI0_RXN0                                           | CSI0_RXN0        |                | I      |             |                                           |                                           |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| AC10         | CSI0_RXN1                                           | CSI0_RXN1        |                | I      |             |                                           |                                           |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| AA10         | CSI0_RXN2                                           | CSI0_RXN2        |                | I      |             |                                           |                                           |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| AD9          | CSI0_RXN3                                           | CSI0_RXN3        |                | I      |             |                                           |                                           |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| AB10         | CSI0_RXP0                                           | CSI0_RXP0        |                | I      |             |                                           |                                           |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| AC9          | CSI0_RXP1                                           | CSI0_RXP1        |                | I      |             |                                           |                                           |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| AA9          | CSI0_RXP2                                           | CSI0_RXP2        |                | I      |             |                                           |                                           |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| AD8          | CSI0_RXP3                                           | CSI0_RXP3        |                | I      |             |                                           |                                           |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| T6           | DDR0_ACT_n                                          | DDR0_ACT_n       |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| K3           | DDR0_ALERT_n                                        | DDR0_ALERT_n     |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| T5           | DDR0_CAS_n                                          | DDR0_CAS_n       |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| T1           | DDR0_PAR                                            | DDR0_PAR         |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| P6           | DDR0_RAS_n                                          | DDR0_RAS_n       |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| T4           | DDR0_WE_n                                           | DDR0_WE_n        |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| K5           | DDR0_A0                                             | DDR0_A0          |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| L2           | DDR0_A1                                             | DDR0_A1          |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| L3           | DDR0_A2                                             | DDR0_A2          |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| M2           | DDR0_A3                                             | DDR0_A3          |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |

表 5-1. 引脚属性 (AMH 封装) (续)

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16] | 信号名称 [3]   | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>( RX/TX/拉动 ) [7] | 复位<br>之后的<br>焊球<br>状态<br>( RX/TX/拉动 ) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11]                 | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|-----------------------------------------------------|------------|----------------|--------|-------------|-------------------------------------------|-------------------------------------------|-----------------------------|----------------------|-------------------------|-------------|----------------|----------------------|
| N2           | DDR0_A4                                             | DDR0_A4    |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| K2           | DDR0_A5                                             | DDR0_A5    |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| N3           | DDR0_A6                                             | DDR0_A6    |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| L1           | DDR0_A7                                             | DDR0_A7    |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| M1           | DDR0_A8                                             | DDR0_A8    |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| T2           | DDR0_A9                                             | DDR0_A9    |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| R2           | DDR0_A10                                            | DDR0_A10   |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| N5           | DDR0_A11                                            | DDR0_A11   |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| P3           | DDR0_A12                                            | DDR0_A12   |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| P2           | DDR0_A13                                            | DDR0_A13   |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| N6           | DDR0_BA0                                            | DDR0_BA0   |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| K4           | DDR0_BA1                                            | DDR0_BA1   |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| Y6           | DDR0_BG0                                            | DDR0_BG0   |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| U6           | DDR0_BG1                                            | DDR0_BG1   |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| Y5           | DDR0_CAL0                                           | DDR0_CAL0  |                | A      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| R1           | DDR0_CK0                                            | DDR0_CK0   |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| P1           | DDR0_CK0_n                                          | DDR0_CK0_n |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| N4           | DDR0_CKE0                                           | DDR0_CKE0  |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| P5           | DDR0_CKE1                                           | DDR0_CKE1  |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| L6           | DDR0_CS0_n                                          | DDR0_CS0_n |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| T3           | DDR0_CS1_n                                          | DDR0_CS1_n |                | O      |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |

表 5-1. 引脚属性 (AMH 封装) (续)

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16] | 信号名称 [3]  | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>( RX/TX/拉空 ) [7] | 复位<br>之后的<br>焊球<br>状态<br>( RX/TX/拉空 ) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11]                 | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|-----------------------------------------------------|-----------|----------------|--------|-------------|-------------------------------------------|-------------------------------------------|-----------------------------|----------------------|-------------------------|-------------|----------------|----------------------|
| C3           | DDR0_DM0                                            | DDR0_DM0  |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| H3           | DDR0_DM1                                            | DDR0_DM1  |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| V4           | DDR0_DM2                                            | DDR0_DM2  |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| AD1          | DDR0_DM3                                            | DDR0_DM3  |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| B2           | DDR0_DQ0                                            | DDR0_DQ0  |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| A3           | DDR0_DQ1                                            | DDR0_DQ1  |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| A4           | DDR0_DQ2                                            | DDR0_DQ2  |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| A5           | DDR0_DQ3                                            | DDR0_DQ3  |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| A2           | DDR0_DQ4                                            | DDR0_DQ4  |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| B4           | DDR0_DQ5                                            | DDR0_DQ5  |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| D2           | DDR0_DQ6                                            | DDR0_DQ6  |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| C4           | DDR0_DQ7                                            | DDR0_DQ7  |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| E2           | DDR0_DQ8                                            | DDR0_DQ8  |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| F1           | DDR0_DQ9                                            | DDR0_DQ9  |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| G5           | DDR0_DQ10                                           | DDR0_DQ10 |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| F2           | DDR0_DQ11                                           | DDR0_DQ11 |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| G3           | DDR0_DQ12                                           | DDR0_DQ12 |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| H4           | DDR0_DQ13                                           | DDR0_DQ13 |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| J2           | DDR0_DQ14                                           | DDR0_DQ14 |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| G2           | DDR0_DQ15                                           | DDR0_DQ15 |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| U2           | DDR0_DQ16                                           | DDR0_DQ16 |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |

表 5-1. 引脚属性 (AMH 封装) (续)

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16] | 信号名称 [3]    | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>( RX/TX/拉空 ) [7] | 复位<br>之后的<br>焊球<br>状态<br>( RX/TX/拉空 ) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11]                 | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|-----------------------------------------------------|-------------|----------------|--------|-------------|-------------------------------------------|-------------------------------------------|-----------------------------|----------------------|-------------------------|-------------|----------------|----------------------|
| U3           | DDR0_DQ17                                           | DDR0_DQ17   |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| U5           | DDR0_DQ18                                           | DDR0_DQ18   |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| V5           | DDR0_DQ19                                           | DDR0_DQ19   |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| V2           | DDR0_DQ20                                           | DDR0_DQ20   |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| Y2           | DDR0_DQ21                                           | DDR0_DQ21   |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| Y3           | DDR0_DQ22                                           | DDR0_DQ22   |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| AA4          | DDR0_DQ23                                           | DDR0_DQ23   |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| AC2          | DDR0_DQ24                                           | DDR0_DQ24   |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| AA2          | DDR0_DQ25                                           | DDR0_DQ25   |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| AC4          | DDR0_DQ26                                           | DDR0_DQ26   |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| AD2          | DDR0_DQ27                                           | DDR0_DQ27   |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| AD3          | DDR0_DQ28                                           | DDR0_DQ28   |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| AC3          | DDR0_DQ29                                           | DDR0_DQ29   |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| AE4          | DDR0_DQ30                                           | DDR0_DQ30   |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| AE3          | DDR0_DQ31                                           | DDR0_DQ31   |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| D1           | DDR0_DQS0                                           | DDR0_DQS0   |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| C1           | DDR0_DQS0_n                                         | DDR0_DQS0_n |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| J1           | DDR0_DQS1                                           | DDR0_DQS1   |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| H1           | DDR0_DQS1_n                                         | DDR0_DQS1_n |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| W1           | DDR0_DQS2                                           | DDR0_DQS2   |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| V1           | DDR0_DQS2_n                                         | DDR0_DQS2_n |                | IO     |             |                                           |                                           |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |

表 5-1. 引脚属性 (AMH 封装) (续)

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]  | 信号名称 [3]      | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉动) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉动) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11]                 | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|------------------------------------------------------|---------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|-------------------------|-------------|----------------|----------------------|
| AA1          | DDR0_DQS3                                            | DDR0_DQS3     |                | IO     |             |                                         |                                         |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| AB1          | DDR0_DQS3_n                                          | DDR0_DQS3_n   |                | IO     |             |                                         |                                         |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| L5           | DDR0_ODT0                                            | DDR0_ODT0     |                | O      |             |                                         |                                         |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| V6           | DDR0_ODT1                                            | DDR0_ODT1     |                | O      |             |                                         |                                         |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| AA5          | DDR0_RESET0_n                                        | DDR0_RESET0_n |                | O      |             |                                         |                                         |                             | 1.1V                 | VDDS_DDR,<br>VDDS_DDR_C |             | DDR            |                      |
| AA12         | DSI0_TXCLKN                                          | DSI0_TXCLKN   |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| AA13         | DSI0_TXCLKP                                          | DSI0_TXCLKP   |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| Y16          | DSI0_TXRCALIB                                        | DSI0_TXRCALIB |                | A      |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| AD11         | DSI0_TXN0                                            | DSI0_TXN0     |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| AB13         | DSI0_TXN1                                            | DSI0_TXN1     |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| AC12         | DSI0_TXN2                                            | DSI0_TXN2     |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| AE14         | DSI0_TXN3                                            | DSI0_TXN3     |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| AD12         | DSI0_TXP0                                            | DSI0_TXP0     |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| AB14         | DSI0_TXP1                                            | DSI0_TXP1     |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| AC13         | DSI0_TXP2                                            | DSI0_TXP2     |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| AE15         | DSI0_TXP3                                            | DSI0_TXP3     |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_CSI_DSI        |             | D-PHY          |                      |
| B12          | EMU0<br>PADCONFIG :<br>MCU_PADCONFIG30<br>0x04084078 | EMU0          | 0              | IO     | 0           | 开启/关闭/上拉                                | 开启/关闭/上拉                                | 0                           | 1.8V/3.3V            | VDDSHV_MCU              | 是           | LVC MOS        | PU/PD                |
| D13          | EMU1<br>PADCONFIG :<br>MCU_PADCONFIG31<br>0x0408407C | EMU1          | 0              | IO     | 0           | 开启/关闭/上拉                                | 开启/关闭/上拉                                | 0                           | 1.8V/3.3V            | VDDSHV_MCU              | 是           | LVC MOS        | PU/PD                |
| C23          | EXTINTn<br>PADCONFIG :<br>PADCONFIG125<br>0x000F41F4 | EXTINTn       | 0              | I      | 1           | 关闭/关闭/不适用                               | 关闭/关闭/不适用                               | 7                           | 1.8V/3.3V            | VDDSHV0                 | 是           | I2C OD FS      |                      |
|              | GPIO1_31                                             | 7             | IOD            | 焊盘     |             |                                         |                                         |                             |                      |                         |             |                |                      |

表 5-1. 引脚属性 (AMH 封装) (续)

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]        | 信号名称 [3]               | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>( RX/TX/拉动 ) [7] | 复位<br>之后的<br>焊球<br>状态<br>( RX/TX/拉动 ) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11] | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|------------------------------------------------------------|------------------------|----------------|--------|-------------|-------------------------------------------|-------------------------------------------|-----------------------------|----------------------|---------|-------------|----------------|----------------------|
| C25          | EXT_REFCLK1<br>PADCONFIG :<br>PADCONFIG124<br>0x000F41F0   | EXT_REFCLK1            | 0              | I      | 0           | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV0 | 是           | LVC MOS        | PU/PD                |
|              |                                                            | SYNC1_OUT              | 1              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                            | SPI2_CS3               | 2              | IO     | 1           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                            | SYSCLKOUT0             | 3              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                            | TIMER_IO4              | 4              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                            | CLKOUT0                | 5              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                            | CP_GEMAC_CPTSO_RFT_CLK | 6              | I      | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                            | GPIO1_30               | 7              | IO     | 焊盘          |                                           |                                           |                             |                      |         |             |                |                      |
| R25          | GPMC0_ADVn_ALE<br>PADCONFIG :<br>PADCONFIG33<br>0x000F4084 | ECAP0_IN_APWM_OUT      | 8              | IO     | 0           | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                            | GPMC0_ADVn_ALE         | 0              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                            | MCASP1_AXR2            | 2              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                            | TRC_DATA7              | 6              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
| Y25          | GPMC0_CLK<br>PADCONFIG :<br>PADCONFIG31<br>0x000F407C      | GPIO0_32               | 7              | IO     | 焊盘          | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                            | GPMC0_CLK              | 0              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                            | MCASP1_AXR3            | 2              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                            | GPMC0_FCLK_MUX         | 3              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                            | TRC_DATA6              | 6              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
| P25          | GPMC0_DIR<br>PADCONFIG :<br>PADCONFIG41<br>0x000F40A4      | GPIO0_31               | 7              | IO     | 焊盘          | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                            | GPMC0_DIR              | 0              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                            | MCASP2_AXR13           | 3              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                            | MAIN_ERRORn            | 5              | IO     | 1           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                            | TRC_DATA14             | 6              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                            | GPIO0_40               | 7              | IO     | 焊盘          |                                           |                                           |                             |                      |         |             |                |                      |
| R24          | GPMC0_OEn_REN<br>PADCONFIG :<br>PADCONFIG34<br>0x000F4088  | EQEP2_S                | 8              | IO     | 0           | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                            | GPMC0_OEn_REN          | 0              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                            | MCASP1_AXR1            | 2              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                            | TRC_DATA8              | 6              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
| T25          | GPMC0_WEn<br>PADCONFIG :<br>PADCONFIG35<br>0x000F408C      | GPIO0_33               | 7              | IO     | 焊盘          | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                            | GPMC0_WEn              | 0              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                            | MCASP1_AXR0            | 2              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                            | TRC_DATA9              | 6              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                            | GPIO0_34               | 7              | IO     | 焊盘          |                                           |                                           |                             |                      |         |             |                |                      |

**表 5-1. 引脚属性 (AMH 封装) (续)**

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]   | 信号名称 [3]          | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉动) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉动) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11] | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|-------------------------------------------------------|-------------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|---------|-------------|----------------|----------------------|
| P24          | GPMC0_WPn<br>PADCONFIG :<br>PADCONFIG40<br>0x000F40A0 | GPMC0_WPn         | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                       | AUDIO_EXT_REFCLK1 | 1              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | GPMC0_A22         | 2              | OZ     |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | UART6_TXD         | 3              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | TRC_DATA13        | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | GPIO0_39          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| U22          | GPMC0_AD0<br>PADCONFIG :<br>PADCONFIG15<br>0x000F403C | GPMC0_AD0         | 0              | IO     | 0           | 开启/关闭/关闭                                | 开启/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                       | MCASP2_AXR4       | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | TRC_CLK           | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | GPIO0_15          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | BOOTMODE00        | 自举             | I      |             |                                         |                                         |                             |                      |         |             |                |                      |
| U21          | GPMC0_AD1<br>PADCONFIG :<br>PADCONFIG16<br>0x000F4040 | GPMC0_AD1         | 0              | IO     | 0           | 开启/关闭/关闭                                | 开启/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                       | MCASP2_AXR5       | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | TRC_CTL           | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | GPIO0_16          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | BOOTMODE01        | 自举             | I      |             |                                         |                                         |                             |                      |         |             |                |                      |
| U20          | GPMC0_AD2<br>PADCONFIG :<br>PADCONFIG17<br>0x000F4044 | GPMC0_AD2         | 0              | IO     | 0           | 开启/关闭/关闭                                | 开启/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                       | MCASP2_AXR6       | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | TRC_DATA0         | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | GPIO0_17          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | BOOTMODE02        | 自举             | I      |             |                                         |                                         |                             |                      |         |             |                |                      |
| V25          | GPMC0_AD3<br>PADCONFIG :<br>PADCONFIG18<br>0x000F4048 | GPMC0_AD3         | 0              | IO     | 0           | 开启/关闭/关闭                                | 开启/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                       | MCASP2_AXR7       | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | TRC_DATA1         | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | GPIO0_18          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | BOOTMODE03        | 自举             | I      |             |                                         |                                         |                             |                      |         |             |                |                      |
| T20          | GPMC0_AD4<br>PADCONFIG :<br>PADCONFIG19<br>0x000F404C | GPMC0_AD4         | 0              | IO     | 0           | 开启/关闭/关闭                                | 开启/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                       | MCASP2_AXR8       | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | TRC_DATA2         | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | GPIO0_19          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | BOOTMODE04        | 自举             | I      |             |                                         |                                         |                             |                      |         |             |                |                      |
| T21          | GPMC0_AD5<br>PADCONFIG :<br>PADCONFIG20<br>0x000F4050 | GPMC0_AD5         | 0              | IO     | 0           | 开启/关闭/关闭                                | 开启/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                       | MCASP2_AXR9       | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | TRC_DATA3         | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | GPIO0_20          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                       | BOOTMODE05        | 自举             | I      |             |                                         |                                         |                             |                      |         |             |                |                      |

表 5-1. 引脚属性 (AMH 封装) (续)

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]    | 信号名称 [3]     | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉动) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉动) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11] | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|--------------------------------------------------------|--------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|---------|-------------|----------------|----------------------|
| V24          | GPMC0_AD6<br>PADCONFIG :<br>PADCONFIG21<br>0x000F4054  | GPMC0_AD6    | 0              | IO     | 0           | 开启/关闭/关闭                                | 开启/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | MCASP2_AXR10 | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | TRC_DATA4    | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO0_21     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | BOOTMODE06   | 自举             | I      |             |                                         |                                         |                             |                      |         |             |                |                      |
| W25          | GPMC0_AD7<br>PADCONFIG :<br>PADCONFIG22<br>0x000F4058  | GPMC0_AD7    | 0              | IO     | 0           | 开启/关闭/关闭                                | 开启/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | MCASP2_AXR11 | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | TRC_DATA5    | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO0_22     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | BOOTMODE07   | 自举             | I      |             |                                         |                                         |                             |                      |         |             |                |                      |
| AC25         | GPMC0_AD8<br>PADCONFIG :<br>PADCONFIG23<br>0x000F405C  | GPMC0_AD8    | 0              | IO     | 0           | 开启/关闭/关闭                                | 开启/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | VOUT0_DATA16 | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | UART2_RXD    | 2              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MCASP2_AXR0  | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO0_23     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | BOOTMODE08   | 自举             | I      |             |                                         |                                         |                             |                      |         |             |                |                      |
| AB25         | GPMC0_AD9<br>PADCONFIG :<br>PADCONFIG24<br>0x000F4060  | GPMC0_AD9    | 0              | IO     | 0           | 开启/关闭/关闭                                | 开启/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | VOUT0_DATA17 | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | UART2_TXD    | 2              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MCASP2_AXR1  | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO0_24     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | BOOTMODE09   | 自举             | I      |             |                                         |                                         |                             |                      |         |             |                |                      |
| AA25         | GPMC0_AD10<br>PADCONFIG :<br>PADCONFIG25<br>0x000F4064 | GPMC0_AD10   | 0              | IO     | 0           | 开启/关闭/关闭                                | 开启/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | VOUT0_DATA18 | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | UART3_RXD    | 2              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MCASP2_AXR2  | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO0_25     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | OBSCLK0      | 8              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
| W24          | GPMC0_AD11<br>PADCONFIG :<br>PADCONFIG26<br>0x000F4068 | BOOTMODE10   | 自举             | I      |             | 开启/关闭/关闭                                | 开启/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | GPMC0_AD11   | 0              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | VOUT0_DATA19 | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | UART3_TXD    | 2              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MCASP2_AXR3  | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | TRC_DATA23   | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO0_26     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | BOOTMODE11   | 自举             | I      |             |                                         |                                         |                             |                      |         |             |                |                      |

表 5-1. 引脚属性 (AMH 封装) (续)

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]        | 信号名称 [3]       | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉动) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉动) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11] | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|------------------------------------------------------------|----------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|---------|-------------|----------------|----------------------|
| Y24          | GPMC0_AD12<br>PADCONFIG :<br>PADCONFIG27<br>0x000F406C     | GPMC0_AD12     | 0              | IO     | 0           | 开启/关闭/关闭                                | 开启/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                            | VOUT0_DATA20   | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | UART4_RXD      | 2              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | MCASP2_AFSX    | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | TRC_DATA22     | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | GPIO0_27       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | BOOTMODE12     | 自举             | I      |             |                                         |                                         |                             |                      |         |             |                |                      |
| AD25         | GPMC0_AD13<br>PADCONFIG :<br>PADCONFIG28<br>0x000F4070     | GPMC0_AD13     | 0              | IO     | 0           | 开启/关闭/关闭                                | 开启/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                            | VOUT0_DATA21   | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | UART4_TXD      | 2              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | MCASP2_ACLKX   | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | TRC_DATA21     | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | GPIO0_28       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | BOOTMODE13     | 自举             | I      |             |                                         |                                         |                             |                      |         |             |                |                      |
| AB24         | GPMC0_AD14<br>PADCONFIG :<br>PADCONFIG29<br>0x000F4074     | GPMC0_AD14     | 0              | IO     | 0           | 开启/关闭/关闭                                | 开启/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                            | VOUT0_DATA22   | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | UART5_RXD      | 2              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | MCASP2_AFSR    | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | MCASP2_AXR4    | 4              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | TRC_DATA20     | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | GPIO0_29       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | UART2_CTSn     | 8              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | BOOTMODE14     | 自举             | I      |             |                                         |                                         |                             |                      |         |             |                |                      |
| AC24         | GPMC0_AD15<br>PADCONFIG :<br>PADCONFIG30<br>0x000F4078     | GPMC0_AD15     | 0              | IO     | 0           | 开启/关闭/关闭                                | 开启/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                            | VOUT0_DATA23   | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | UART5_TXD      | 2              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | MCASP2_ACLKR   | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | MCASP2_AXR5    | 4              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | TRC_DATA19     | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | GPIO0_30       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | UART2_RTSn     | 8              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
| U24          | GPMC0_BE0n_CLE<br>PADCONFIG :<br>PADCONFIG36<br>0x000F4090 | BOOTMODE15     | 自举             | I      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                            | GPMC0_BE0n_CLE | 0              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | MCASP1_ACLKX   | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | TRC_DATA10     | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                            | GPIO0_35       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |

表 5-1. 引脚属性 (AMH 封装) (续)

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]     | 信号名称 [3]     | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉空) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉空) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11] | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|---------------------------------------------------------|--------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|---------|-------------|----------------|----------------------|
| T24          | GPMC0_BE1n<br>PADCONFIG :<br>PADCONFIG37<br>0x000F4094  | GPMC0_BE1n   | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | MCASP2_AXR12 | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | TRC_DATA11   | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPIO0_36     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| T23          | GPMC0_CSn0<br>PADCONFIG :<br>PADCONFIG42<br>0x000F40A8  | GPMC0_CSn0   | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | MCASP2_AXR14 | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | TRC_DATA15   | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPIO0_41     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| U23          | GPMC0_CSn1<br>PADCONFIG :<br>PADCONFIG43<br>0x000F40AC  | GPMC0_CSn1   | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | MCASP2_AXR15 | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | TRC_DATA16   | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPIO0_42     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| T22          | GPMC0_CSn2<br>PADCONFIG :<br>PADCONFIG44<br>0x000F40B0  | GPMC0_CSn2   | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | I2C2_SCL     | 1              | IOD    | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | MCASP1_AXR4  | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | UART4_RXD    | 3              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | MCAN1_TX     | 5              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | TRC_DATA17   | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPIO0_43     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| U25          | GPMC0_CSn3<br>PADCONFIG :<br>PADCONFIG45<br>0x000F40B4  | MCASP1_AFSR  | 8              | IO     | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | GPMC0_CSn3   | 0              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | I2C2_SDA     | 1              | IOD    | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPMC0_A20    | 2              | OZ     |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | UART4_TXD    | 3              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | MCASP1_AXR5  | 4              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | MCAN1_RX     | 5              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | TRC_DATA18   | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPIO0_44     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| AA24         | GPMC0_WAIT0<br>PADCONFIG :<br>PADCONFIG38<br>0x000F4098 | MCASP1_ACLKR | 8              | IO     | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | GPMC0_WAIT0  | 0              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | MCASP1_AFSX  | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | TRC_DATA12   | 6              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPIO0_37     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |

**表 5-1. 引脚属性 (AMH 封装) (续)**

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]     | 信号名称 [3]          | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>( RX/TX/拉空 ) [7] | 复位<br>之后的<br>焊球<br>状态<br>( RX/TX/拉空 ) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11] | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|---------------------------------------------------------|-------------------|----------------|--------|-------------|-------------------------------------------|-------------------------------------------|-----------------------------|----------------------|---------|-------------|----------------|----------------------|
| AD24         | GPMC0_WAIT1<br>PADCONFIG :<br>PADCONFIG39<br>0x000F409C | GPMC0_WAIT1       | 0              | I      | 1           | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | VOUT0_EXTPCLKIN   | 1              | I      | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | GPMC0_A21         | 2              | OZ     |             |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | UART6_RXD         | 3              | I      | 1           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | GPIO0_38          | 7              | IO     | 焊盘          |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | EQEP2_I           | 8              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
| B25          | I2C0_SCL<br>PADCONFIG :<br>PADCONFIG120<br>0x000F41E0   | I2C0_SCL          | 0              | IOD    | 1           | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV0 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | SYNC0_OUT         | 2              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | OBSCLK1           | 3              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | UART1_DCDn        | 4              | I      | 1           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | EQEP2_A           | 5              | I      | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | EHRPWM_SOC_A      | 6              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | GPIO1_26          | 7              | IO     | 焊盘          |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | ECAP1_IN_APWM_OUT | 8              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | SPI2_CS0          | 9              | IO     | 1           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | I2C0_SDA          | 0              | IOD    | 1           |                                           |                                           |                             |                      |         |             |                |                      |
| A24          | I2C0_SDA<br>PADCONFIG :<br>PADCONFIG121<br>0x000F41E4   | SPI2_CS2          | 2              | IO     | 1           | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV0 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | TIMER_IO5         | 3              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | UART1_DSRn        | 4              | I      | 1           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | EQEP2_B           | 5              | I      | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | EHRPWM_SOC_B      | 6              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | GPIO1_27          | 7              | IO     | 焊盘          |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | ECAP2_IN_APWM_OUT | 8              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | I2C1_SCL          | 0              | IOD    | 1           |                                           |                                           |                             |                      |         |             |                |                      |
| C24          | I2C1_SCL<br>PADCONFIG :<br>PADCONFIG122<br>0x000F41E8   | UART1_RXD         | 1              | I      | 1           | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV0 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | TIMER_IO0         | 2              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | SPI2_CS1          | 3              | IO     | 1           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | EHRPWM0_SYNC1     | 4              | I      | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | GPIO1_28          | 7              | IO     | 焊盘          |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | EHRPWM2_A         | 8              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                         | MMC2_SDCD         | 9              | I      | 0           |                                           |                                           |                             |                      |         |             |                |                      |

表 5-1. 引脚属性 (AMH 封装) (续)

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]      | 信号名称 [3]       | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉动) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉动) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11] | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|----------------------------------------------------------|----------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|---------|-------------|----------------|----------------------|
| B24          | I2C1_SDA<br>PADCONFIG :<br>PADCONFIG123<br>0x000F41EC    | I2C1_SDA       | 0              | IOD    | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV0 | 是           | LVC MOS        | PU/PD                |
|              |                                                          | UART1_TXD      | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | TIMER_IO1      | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | SPI2_CLK       | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | EHRPWM0_SYNC0  | 4              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | GPIO1_29       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | EHRPWM2_B      | 8              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | MMC2_SDWP      | 9              | I      | 0           |                                         |                                         |                             |                      |         |             |                |                      |
| F20          | MCAN0_RX<br>PADCONFIG :<br>PADCONFIG119<br>0x000F41DC    | MCAN0_RX       | 0              | I      | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV0 | 是           | LVC MOS        | PU/PD                |
|              |                                                          | UART5_TXD      | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | TIMER_IO3      | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | SYNC3_OUT      | 3              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | UART1_RIn      | 4              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | EQEP2_S        | 5              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | GPIO1_25       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | MCASP2_AXR1    | 8              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | EHRPWM_TZn_IN4 | 9              | I      | 0           |                                         |                                         |                             |                      |         |             |                |                      |
| B23          | MCAN0_TX<br>PADCONFIG :<br>PADCONFIG118<br>0x000F41D8    | MCAN0_TX       | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV0 | 是           | LVC MOS        | PU/PD                |
|              |                                                          | UART5_RXD      | 1              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | TIMER_IO2      | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | SYNC2_OUT      | 3              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | UART1_DTRn     | 4              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | EQEP2_I        | 5              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | GPIO1_24       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | MCASP2_AXR0    | 8              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | EHRPWM_TZn_IN3 | 9              | I      | 0           |                                         |                                         |                             |                      |         |             |                |                      |
| G20          | MCASP0ACLKR<br>PADCONFIG :<br>PADCONFIG108<br>0x000F41B0 | MCASP0ACLKR    | 0              | IO     | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV0 | 是           | LVC MOS        | PU/PD                |
|              |                                                          | SPI2_CLK       | 1              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | UART1_TXD      | 2              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | EHRPWM0_B      | 6              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | GPIO1_14       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | EQEP1_I        | 8              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |

**表 5-1. 引脚属性 (AMH 封装) (续)**

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]       | 信号名称 [3]          | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>( RX/TX/拉动 ) [7] | 复位<br>之后的<br>焊球<br>状态<br>( RX/TX/拉动 ) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11] | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|-----------------------------------------------------------|-------------------|----------------|--------|-------------|-------------------------------------------|-------------------------------------------|-----------------------------|----------------------|---------|-------------|----------------|----------------------|
| F24          | MCASP0_ACLKX<br>PADCONFIG :<br>PADCONFIG105<br>0x000F41A4 | MCASP0_ACLKX      | 0              | IO     | 0           | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV0 | 是           | LVC MOS        | PU/PD                |
|              |                                                           | SPI2_CS1          | 1              | IO     | 1           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | ECAP2_IN_APWM_OUT | 2              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | GPIO1_11          | 7              | IO     | 焊盘          |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | EQEP1_A           | 8              | I      | 0           |                                           |                                           |                             |                      |         |             |                |                      |
| G23          | MCASP0_AFSR<br>PADCONFIG :<br>PADCONFIG107<br>0x000F41AC  | MCASP0_AFSR       | 0              | IO     | 0           | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV0 | 是           | LVC MOS        | PU/PD                |
|              |                                                           | SPI2_CS0          | 1              | IO     | 1           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | UART1_RXD         | 2              | I      | 1           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | EHRPWM0_A         | 6              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | GPIO1_13          | 7              | IO     | 焊盘          |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | EQEP1_S           | 8              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
| F25          | MCASP0_AFSX<br>PADCONFIG :<br>PADCONFIG106<br>0x000F41A8  | MCASP0_AFSX       | 0              | IO     | 0           | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV0 | 是           | LVC MOS        | PU/PD                |
|              |                                                           | SPI2_CS3          | 1              | IO     | 1           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | AUDIO_EXT_REFCLK1 | 2              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | GPIO1_12          | 7              | IO     | 焊盘          |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | EQEP1_B           | 8              | I      | 0           |                                           |                                           |                             |                      |         |             |                |                      |
| F23          | MCASP0_AXR0<br>PADCONFIG :<br>PADCONFIG104<br>0x000F41A0  | MCASP0_AXR0       | 0              | IO     | 0           | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV0 | 是           | LVC MOS        | PU/PD                |
|              |                                                           | AUDIO_EXT_REFCLK0 | 2              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | EHRPWM1_B         | 6              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | GPIO1_10          | 7              | IO     | 焊盘          |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | EQEP0_I           | 8              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
| E24          | MCASP0_AXR1<br>PADCONFIG :<br>PADCONFIG103<br>0x000F419C  | MCASP0_AXR1       | 0              | IO     | 0           | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV0 | 是           | LVC MOS        | PU/PD                |
|              |                                                           | SPI2_CS2          | 1              | IO     | 1           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | ECAP1_IN_APWM_OUT | 2              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | MAIN_ERRORn       | 5              | IO     | 1           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | EHRPWM1_A         | 6              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | GPIO1_9           | 7              | IO     | 焊盘          |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | EQEP0_S           | 8              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
| E25          | MCASP0_AXR2<br>PADCONFIG :<br>PADCONFIG102<br>0x000F4198  | MCASP0_AXR2       | 0              | IO     | 0           | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV0 | 是           | LVC MOS        | PU/PD                |
|              |                                                           | SPI2_D1           | 1              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | UART1_RTSn        | 2              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | UART6_TXD         | 3              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | ECAP2_IN_APWM_OUT | 5              | IO     | 0           |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | GPIO1_8           | 7              | IO     | 焊盘          |                                           |                                           |                             |                      |         |             |                |                      |
|              |                                                           | EQEP0_B           | 8              | I      | 0           |                                           |                                           |                             |                      |         |             |                |                      |

表 5-1. 引脚属性 (AMH 封装) (续)

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]          | 信号名称 [3]          | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉动) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉动) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11]        | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |  |
|--------------|--------------------------------------------------------------|-------------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|----------------|-------------|----------------|----------------------|--|
| D25          | MCASP0_AXR3<br>PADCONFIG :<br>PADCONFIG101<br>0x000F4194     | MCASP0_AXR3       | 0              | IO     | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV0        | 是           | LVC MOS        | PU/PD                |  |
|              |                                                              | SPI2_D0           | 1              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |  |
|              |                                                              | UART1_CTSn        | 2              | I      | 1           |                                         |                                         |                             |                      |                |             |                |                      |  |
|              |                                                              | UART6_RXD         | 3              | I      | 1           |                                         |                                         |                             |                      |                |             |                |                      |  |
|              |                                                              | ECAP1_IN_APWM_OUT | 5              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |  |
|              |                                                              | GPIO1_7           | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |  |
|              |                                                              | EQEP0_A           | 8              | I      | 0           |                                         |                                         |                             |                      |                |             |                |                      |  |
| G6           | MCU_ERRORn<br>PADCONFIG :<br>MCU_PADCONFIG24<br>0x04084060   | MCU_ERRORn        | 0              | IO     |             | 关闭/关闭/下拉                                | 开启/SS/下拉                                | 0                           | 1.8V                 | VDDS_OSC0      | 是           | LVC MOS        | PU/PD                |  |
| E11          | MCU_I2C0_SCL<br>PADCONFIG :<br>MCU_PADCONFIG17<br>0x04084044 | MCU_I2C0_SCL      | 0              | IOD    | 1           |                                         | 开启/SS/不适用                               | 7                           | 1.8V/3.3V            | VDDSHV_MCU     | 是           | I2C OD FS      |                      |  |
|              |                                                              | MCU_GPIO0_17      | 7              | IOD    | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |  |
| D11          | MCU_I2C0_SDA<br>PADCONFIG :<br>MCU_PADCONFIG18<br>0x04084048 | MCU_I2C0_SDA      | 0              | IOD    | 1           | 关闭/关闭/不适用                               | 开启/SS/不适用                               | 7                           | 1.8V/3.3V            | VDDSHV_MCU     | 是           | I2C OD FS      |                      |  |
|              |                                                              | MCU_GPIO0_18      | 7              | IOD    | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |  |
| D6           | MCU_MCAN0_RX<br>PADCONFIG :<br>MCU_PADCONFIG14<br>0x04084038 | MCU_MCAN0_RX      | 0              | I      | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV_CANUART | 是           | LVC MOS        | PU/PD                |  |
|              |                                                              | MCU_TIMER_IO0     | 1              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |  |
|              |                                                              | MCU_SPI1_CS3      | 2              | IO     | 1           |                                         |                                         |                             |                      |                |             |                |                      |  |
|              |                                                              | MCU_GPIO0_14      | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |  |
| E8           | MCU_MCAN0_TX<br>PADCONFIG :<br>MCU_PADCONFIG13<br>0x04084034 | MCU_MCAN0_TX      | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV_CANUART | 是           | LVC MOS        | PU/PD                |  |
|              |                                                              | WKUP_TIMER_IO0    | 1              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |  |
|              |                                                              | MCU_SPI0_CS3      | 2              | IO     | 1           |                                         |                                         |                             |                      |                |             |                |                      |  |
|              |                                                              | MCU_GPIO0_13      | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |  |
| E7           | MCU_MCAN1_RX<br>PADCONFIG :<br>MCU_PADCONFIG16<br>0x04084040 | MCU_MCAN1_RX      | 0              | I      | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV_CANUART | 是           | LVC MOS        | PU/PD                |  |
|              |                                                              | MCU_TIMER_IO3     | 1              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |  |
|              |                                                              | MCU_SPI0_CS2      | 2              | IO     | 1           |                                         |                                         |                             |                      |                |             |                |                      |  |
|              |                                                              | MCU_SPI1_CS2      | 3              | IO     | 1           |                                         |                                         |                             |                      |                |             |                |                      |  |
|              |                                                              | MCU_SPI1_CLK      | 4              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |  |
|              |                                                              | MCU_GPIO0_16      | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |  |
| F8           | MCU_MCAN1_TX<br>PADCONFIG :<br>MCU_PADCONFIG15<br>0x0408403C | MCU_MCAN1_TX      | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV_CANUART | 是           | LVC MOS        | PU/PD                |  |
|              |                                                              | MCU_TIMER_IO2     | 1              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |  |
|              |                                                              | MCU_SPI1_CS1      | 3              | IO     | 1           |                                         |                                         |                             |                      |                |             |                |                      |  |
|              |                                                              | MCU_EXT_REFCLK0   | 4              | I      | 0           |                                         |                                         |                             |                      |                |             |                |                      |  |
|              |                                                              | MCU_GPIO0_15      | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |  |
| A10          | MCU_OSC0_XI                                                  | MCU_OSC0_XI       |                | I      |             |                                         |                                         |                             |                      | 1.8V           | VDDS_OSC0   |                | HFOSC                |  |

**表 5-1. 引脚属性 (AMH 封装) (续)**

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]            | 信号名称 [3]        | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>( RX/TX/拉动 ) [7] | 复位<br>之后的<br>焊球<br>状态<br>( RX/TX/拉动 ) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11]        | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|----------------------------------------------------------------|-----------------|----------------|--------|-------------|-------------------------------------------|-------------------------------------------|-----------------------------|----------------------|----------------|-------------|----------------|----------------------|
| A11          | MCU_OSC0_XO                                                    | MCU_OSC0_XO     |                | O      |             |                                           |                                           |                             | 1.8V                 | VDD_OSC0       |             | HFOSC          |                      |
| H6           | MCU_PORz<br>PADCONFIG :<br>MCU_PADCONFIG22<br>0x04084058       | MCU_PORz        | 0              | I      |             |                                           |                                           | 0                           | 1.8V                 | VDD_OSC0       | 是           | FS 复位          |                      |
| F14          | MCU_RESETSTATz<br>PADCONFIG :<br>MCU_PADCONFIG23<br>0x0408405C | MCU_RESETSTATz  | 0              | O      |             | 关闭/低电平/关闭                                 | 关闭/SS/关闭                                  | 0                           | 1.8V/3.3V            | VDDSHV_MCU     | 是           | LVC MOS        | PU/PD                |
|              |                                                                | MCU_GPIO0_21    | 7              | IO     | 焊盘          |                                           |                                           |                             |                      |                |             |                |                      |
| F11          | MCU_RESETz<br>PADCONFIG :<br>MCU_PADCONFIG21<br>0x04084054     | MCU_RESETz      | 0              | I      |             | 开启/关闭/上拉                                  | 开启/关闭/上拉                                  | 0                           | 1.8V/3.3V            | VDDSHV_MCU     | 是           | LVC MOS        | PU/PD                |
| C10          | MCU_SPI0_CLK<br>PADCONFIG :<br>MCU_PADCONFIG2<br>0x04084008    | MCU_SPI0_CLK    | 0              | IO     | 0           | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV_MCU     | 是           | LVC MOS        | PU/PD                |
|              |                                                                | MCU_GPIO0_2     | 7              | IO     | 焊盘          |                                           |                                           |                             |                      |                |             |                |                      |
| B10          | MCU_SPI0_CS0<br>PADCONFIG :<br>MCU_PADCONFIG0<br>0x04084000    | MCU_SPI0_CS0    | 0              | IO     | 1           | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV_MCU     | 是           | LVC MOS        | PU/PD                |
|              |                                                                | WKUP_TIMER_IO1  | 4              | IO     | 0           |                                           |                                           |                             |                      |                |             |                |                      |
| E10          | MCU_SPI0_CS1<br>PADCONFIG :<br>MCU_PADCONFIG1<br>0x04084004    | MCU_GPIO0_0     | 7              | IO     | 焊盘          | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV_MCU     | 是           | LVC MOS        | PU/PD                |
|              |                                                                | MCU_SPI0_CS1    | 0              | IO     | 1           |                                           |                                           |                             |                      |                |             |                |                      |
|              |                                                                | MCU_OBCLK0      | 1              | O      |             |                                           |                                           |                             |                      |                |             |                |                      |
|              |                                                                | MCU_SYSCLKOUT0  | 2              | O      |             |                                           |                                           |                             |                      |                |             |                |                      |
|              |                                                                | MCU_EXT_REFCLK0 | 3              | I      | 0           |                                           |                                           |                             |                      |                |             |                |                      |
|              |                                                                | MCU_TIMER_IO1   | 4              | IO     | 0           |                                           |                                           |                             |                      |                |             |                |                      |
| B11          | MCU_SPI0_D0<br>PADCONFIG :<br>MCU_PADCONFIG3<br>0x0408400C     | MCU_GPIO0_1     | 7              | IO     | 焊盘          | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV_MCU     | 是           | LVC MOS        | PU/PD                |
|              |                                                                | MCU_SPI0_D0     | 0              | IO     | 0           |                                           |                                           |                             |                      |                |             |                |                      |
| D10          | MCU_SPI0_D1<br>PADCONFIG :<br>MCU_PADCONFIG4<br>0x04084010     | MCU_GPIO0_3     | 7              | IO     | 焊盘          | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV_MCU     | 是           | LVC MOS        | PU/PD                |
|              |                                                                | MCU_SPI0_D1     | 0              | IO     | 0           |                                           |                                           |                             |                      |                |             |                |                      |
| B8           | MCU_UART0_CTSn<br>PADCONFIG :<br>MCU_PADCONFIG7<br>0x0408401C  | MCU_GPIO0_4     | 7              | IO     | 焊盘          | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV_CANUART | 是           | LVC MOS        | PU/PD                |
|              |                                                                | MCU_UART0_CTSn  | 0              | I      | 1           |                                           |                                           |                             |                      |                |             |                |                      |
|              |                                                                | MCU_TIMER_IO0   | 1              | IO     | 0           |                                           |                                           |                             |                      |                |             |                |                      |
|              |                                                                | MCU_SPI1_D0     | 3              | IO     | 0           |                                           |                                           |                             |                      |                |             |                |                      |
|              |                                                                | MCU_GPIO0_7     | 7              | IO     | 焊盘          |                                           |                                           |                             |                      |                |             |                |                      |

表 5-1. 引脚属性 (AMH 封装) (续)

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]           | 信号名称 [3]       | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉动) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉动) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11]        | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|---------------------------------------------------------------|----------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|----------------|-------------|----------------|----------------------|
| B7           | MCU_UART0_RTSn<br>PADCONFIG :<br>MCU_PADCONFIG8<br>0x04084020 | MCU_UART0_RTSn | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV_CANUART | 是           | LVC MOS        | PU/PD                |
|              |                                                               | MCU_TIMER_IO1  | 1              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                               | MCU_SPI1_D1    | 3              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                               | MCU_GPIO0_8    | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |
| B6           | MCU_UART0_RXD<br>PADCONFIG :<br>MCU_PADCONFIG5<br>0x04084014  | MCU_UART0_RXD  | 0              | I      | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV_CANUART | 是           | LVC MOS        | PU/PD                |
|              |                                                               | MCU_GPIO0_5    | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |
| C8           | MCU_UART0_TXD<br>PADCONFIG :<br>MCU_PADCONFIG6<br>0x04084018  | MCU_UART0_TXD  | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV_CANUART | 是           | LVC MOS        | PU/PD                |
|              |                                                               | MCU_GPIO0_6    | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |
| F17          | MDIO0_MDC<br>PADCONFIG :<br>PADCONFIG88<br>0x000F4160         | MDIO0_MDC      | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2        | 是           | LVC MOS        | PU/PD                |
|              |                                                               | GPIO0_86       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |
| F16          | MDIO0_MDIO<br>PADCONFIG :<br>PADCONFIG87<br>0x000F415C        | MDIO0_MDIO     | 0              | IO     | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2        | 是           | LVC MOS        | PU/PD                |
|              |                                                               | GPIO0_85       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |
| AC5          | MMC0_CALPAD                                                   | MMC0_CALPAD    |                | A      |             |                                         |                                         |                             | 1.8V                 | VDD5_MMC0      | 否           | eMMCPHY        |                      |
| AA6          | MMC0_CLK                                                      | MMC0_CLK       |                | O      |             | 开启/低电平/关闭                               | 开启/SS/关闭                                |                             | 1.8V                 | VDD5_MMC0      | 否           | eMMCPHY        | PU/PD                |
| AB8          | MMC0_CMD                                                      | MMC0_CMD       |                | IO     |             | 开启/高电平/上拉                               | 开启/SS/上拉                                |                             | 1.8V                 | VDD5_MMC0      | 否           | eMMCPHY        | PU/PD                |
| AD5          | MMC0_DS                                                       | MMC0_DS        |                | I      |             | 开启/关闭/下拉                                | 开启/关闭/下拉                                |                             | 1.8V                 | VDD5_MMC0      | 否           | eMMCPHY        | PU/PD                |
| J24          | MMC1_CLK<br>PADCONFIG :<br>PADCONFIG141<br>0x000F4234         | MMC1_CLK       | 0              | O      | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV5        | 是           | SDIO           | PU/PD                |
|              |                                                               | TIMER_IO4      | 2              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                               | UART3_RXD      | 3              | I      | 1           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                               | SPI1_CS0       | 5              | IO     | 1           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                               | SPI2_CS2       | 6              | IO     | 1           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                               | GPIO1_46       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |
| H20          | MMC1_CMD<br>PADCONFIG :<br>PADCONFIG143<br>0x000F423C         | MMC1_CMD       | 0              | IO     | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV5        | 是           | SDIO           | PU/PD                |
|              |                                                               | TIMER_IO5      | 2              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                               | UART3_TXD      | 3              | O      |             |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                               | SPI1_CLK       | 5              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                               | SPI2_CS0       | 6              | IO     | 1           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                               | GPIO1_47       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |

**表 5-1. 引脚属性 (AMH 封装) (续)**

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]    | 信号名称 [3]       | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉动) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉动) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11] | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|--------------------------------------------------------|----------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|---------|-------------|----------------|----------------------|
| D23          | MMC1_SDCD<br>PADCONFIG :<br>PADCONFIG144<br>0x000F4240 | MMC1_SDCD      | 0              | I      | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV0 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | UART6_RXD      | 1              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | TIMER_IO6      | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | UART3_RTSn     | 3              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MCAN1_TX       | 4              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | SPI1_CS3       | 5              | IO     | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | SPI2_CLK       | 6              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO1_48       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| D24          | MMC1_SDWP<br>PADCONFIG :<br>PADCONFIG145<br>0x000F4244 | MMC1_SDWP      | 0              | I      | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV0 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | UART6_TXD      | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | TIMER_IO7      | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | UART3_CTSn     | 3              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MCAN1_RX       | 4              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | SPI1_CS1       | 5              | IO     | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO1_49       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MMC2_CLK       | 0              | O      | 0           |                                         |                                         |                             |                      |         |             |                |                      |
| K21          | MMC2_CLK<br>PADCONFIG :<br>PADCONFIG70<br>0x000F4118   | MCASP1_ACLKR   | 1              | IO     | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV6 | 是           | SDIO           | PU/PD                |
|              |                                                        | MCASP1_AXR5    | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | UART6_RXD      | 3              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | EHRPWM0_SYNC1  | 4              | I      | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | I2C3_SCL       | 6              | IOD    | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO0_69       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MMC2_CMD       | 0              | IO     | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MCASP1_AFSR    | 1              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
| K24          | MMC2_CMD<br>PADCONFIG :<br>PADCONFIG72<br>0x000F4120   | MCASP1_AXR4    | 2              | IO     | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV6 | 是           | SDIO           | PU/PD                |
|              |                                                        | UART6_TXD      | 3              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | EHRPWM0_SYNC0  | 4              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | EHRPWM_TZn_IN0 | 5              | I      | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | I2C3_SDA       | 6              | IOD    | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO0_70       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MMC2_SDCD      | 0              | I      | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MCASP1_ACLKX   | 1              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
| J25          | MMC2_SDCD<br>PADCONFIG :<br>PADCONFIG73<br>0x000F4124  | UART4_RXD      | 3              | I      | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV6 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | EHRPWM2_A      | 4              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | EHRPWM_TZn_IN1 | 5              | I      | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO0_71       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |

表 5-1. 引脚属性 (AMH 封装) (续)

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]    | 信号名称 [3]                 | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉动) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉动) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11]    | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|--------------------------------------------------------|--------------------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|------------|-------------|----------------|----------------------|
| K25          | MMC2_SDWP<br>PADCONFIG :<br>PADCONFIG74<br>0x000F4128  | MMC2_SDWP                | 0              | I      | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV6    | 是           | LVC MOS        | PU/PD                |
|              |                                                        | MCASP1_AFSX              | 1              | IO     | 0           |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                        | UART4_TXD                | 3              | O      |             |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                        | EHRPWM2_B                | 4              | IO     | 0           |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                        | EHRPWM_TZn_IN2           | 5              | I      | 0           |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                        | GPIO0_72                 | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |            |             |                |                      |
| AC7          | MMC0_DAT0                                              | MMC0_DAT0                |                | IO     |             | 开启/关闭/上拉                                | 开启/SS/上拉                                |                             | 1.8V                 | VDD_S_MMC0 | 否           | eMMCPHY        | PU/PD                |
| AB7          | MMC0_DAT1                                              | MMC0_DAT1                |                | IO     |             | 开启/关闭/上拉                                | 开启/SS/上拉                                |                             | 1.8V                 | VDD_S_MMC0 | 否           | eMMCPHY        | PU/PD                |
| AD6          | MMC0_DAT2                                              | MMC0_DAT2                |                | IO     |             | 开启/关闭/上拉                                | 开启/SS/上拉                                |                             | 1.8V                 | VDD_S_MMC0 | 否           | eMMCPHY        | PU/PD                |
| AE5          | MMC0_DAT3                                              | MMC0_DAT3                |                | IO     |             | 开启/关闭/上拉                                | 开启/SS/上拉                                |                             | 1.8V                 | VDD_S_MMC0 | 否           | eMMCPHY        | PU/PD                |
| AE6          | MMC0_DAT4                                              | MMC0_DAT4                |                | IO     |             | 开启/关闭/上拉                                | 开启/SS/上拉                                |                             | 1.8V                 | VDD_S_MMC0 | 否           | eMMCPHY        | PU/PD                |
| AC6          | MMC0_DAT5                                              | MMC0_DAT5                |                | IO     |             | 开启/关闭/上拉                                | 开启/SS/上拉                                |                             | 1.8V                 | VDD_S_MMC0 | 否           | eMMCPHY        | PU/PD                |
| AA7          | MMC0_DAT6                                              | MMC0_DAT6                |                | IO     |             | 开启/关闭/上拉                                | 开启/SS/上拉                                |                             | 1.8V                 | VDD_S_MMC0 | 否           | eMMCPHY        | PU/PD                |
| AB6          | MMC0_DAT7                                              | MMC0_DAT7                |                | IO     |             | 开启/关闭/上拉                                | 开启/SS/上拉                                |                             | 1.8V                 | VDD_S_MMC0 | 否           | eMMCPHY        | PU/PD                |
| H21          | MMC1_DAT0<br>PADCONFIG :<br>PADCONFIG140<br>0x000F4230 | MMC1_DAT0                | 0              | IO     | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV5    | 是           | SDIO           | PU/PD                |
|              |                                                        | CP_GEMAC_CPTS0_HW2TSPUSH | 1              | I      | 0           |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                        | TIMER_IO3                | 2              | IO     | 0           |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                        | UART2_CTSn               | 3              | I      | 1           |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                        | ECAP2_IN_APWM_OUT        | 4              | IO     | 0           |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                        | SPI2_D1                  | 6              | IO     | 0           |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                        | GPIO1_45                 | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |            |             |                |                      |
| H23          | MMC1_DAT1<br>PADCONFIG :<br>PADCONFIG139<br>0x000F422C | MMC1_DAT1                | 0              | IO     | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV5    | 是           | SDIO           | PU/PD                |
|              |                                                        | CP_GEMAC_CPTS0_HW1TSPUSH | 1              | I      | 0           |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                        | TIMER_IO2                | 2              | IO     | 0           |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                        | UART2_RTSn               | 3              | O      |             |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                        | ECAP1_IN_APWM_OUT        | 4              | IO     | 0           |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                        | SPI1_CS2                 | 5              | IO     | 1           |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                        | SPI2_D0                  | 6              | IO     | 0           |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                        | GPIO1_44                 | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |            |             |                |                      |

**表 5-1. 引脚属性 (AMH 封装) (续)**

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]    | 信号名称 [3]               | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉动) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉动) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11] | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|--------------------------------------------------------|------------------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|---------|-------------|----------------|----------------------|
| H22          | MMC1_DAT2<br>PADCONFIG :<br>PADCONFIG138<br>0x000F4228 | MMC1_DAT2              | 0              | IO     | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV5 | 是           | SDIO           | PU/PD                |
|              |                                                        | CP_GEMAC_CPTS0_TS_SYNC | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | TIMER_IO1              | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | UART2_TXD              | 3              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MCAN1_RX               | 4              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | SPI1_D1                | 5              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | SPI2_CS3               | 6              | IO     | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO1_43               | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| H25          | MMC1_DAT3<br>PADCONFIG :<br>PADCONFIG137<br>0x000F4224 | MMC1_DAT3              | 0              | IO     | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV5 | 是           | SDIO           | PU/PD                |
|              |                                                        | CP_GEMAC_CPTS0_TS_COMP | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | TIMER_IO0              | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | UART2_RXD              | 3              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MCAN1_TX               | 4              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | SPI1_D0                | 5              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | SPI2_CS1               | 6              | IO     | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO1_42               | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| K23          | MMC2_DAT0<br>PADCONFIG :<br>PADCONFIG69<br>0x000F4114  | MMC2_DAT0              | 0              | IO     | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV6 | 是           | SDIO           | PU/PD                |
|              |                                                        | MCASP1_AXR0            | 1              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | EHRPWM1_B              | 4              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | I2C2_SCL               | 5              | IOD    | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO0_68               | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| K22          | MMC2_DAT1<br>PADCONFIG :<br>PADCONFIG68<br>0x000F4110  | MMC2_DAT1              | 0              | IO     | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV6 | 是           | SDIO           | PU/PD                |
|              |                                                        | MCASP1_AXR1            | 1              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | EHRPWM1_A              | 4              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | I2C2_SDA               | 5              | IOD    | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO0_67               | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| L20          | MMC2_DAT2<br>PADCONFIG :<br>PADCONFIG67<br>0x000F410C  | MMC2_DAT2              | 0              | IO     | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV6 | 是           | SDIO           | PU/PD                |
|              |                                                        | MCASP1_AXR2            | 1              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | UART5_TXD              | 3              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | EHRPWM0_B              | 4              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | I2C2_SDA               | 5              | IOD    | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO0_66               | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |

表 5-1. 引脚属性 (AMH 封装) (续)

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]     | 信号名称 [3]     | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉动) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉动) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11]       | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|---------------------------------------------------------|--------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|---------------|-------------|----------------|----------------------|
| L21          | MMC2_DAT3<br>PADCONFIG :<br>PADCONFIG66<br>0x000F4108   | MMC2_DAT3    | 0              | IO     | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV6       | 是           | SDIO           | PU/PD                |
|              |                                                         | MCASP1_AXR3  | 1              | IO     | 0           |                                         |                                         |                             |                      |               |             |                |                      |
|              |                                                         | UART5_RXD    | 3              | I      | 1           |                                         |                                         |                             |                      |               |             |                |                      |
|              |                                                         | EHRPWM0_A    | 4              | IO     | 0           |                                         |                                         |                             |                      |               |             |                |                      |
|              |                                                         | GPIO0_65     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |               |             |                |                      |
| AE20         | OLDI0_A0N                                               | OLDI0_A0N    |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_OLDI |             | OLDI           |                      |
| AD20         | OLDI0_A0P                                               | OLDI0_A0P    |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_OLDI |             | OLDI           |                      |
| AC19         | OLDI0_A1N                                               | OLDI0_A1N    |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_OLDI |             | OLDI           |                      |
| AD19         | OLDI0_A1P                                               | OLDI0_A1P    |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_OLDI |             | OLDI           |                      |
| AA19         | OLDI0_A2N                                               | OLDI0_A2N    |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_OLDI |             | OLDI           |                      |
| AB19         | OLDI0_A2P                                               | OLDI0_A2P    |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_OLDI |             | OLDI           |                      |
| AD18         | OLDI0_A3N                                               | OLDI0_A3N    |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_OLDI |             | OLDI           |                      |
| AE19         | OLDI0_A3P                                               | OLDI0_A3P    |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_OLDI |             | OLDI           |                      |
| AD17         | OLDI0_A4N                                               | OLDI0_A4N    |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_OLDI |             | OLDI           |                      |
| AD16         | OLDI0_A4P                                               | OLDI0_A4P    |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_OLDI |             | OLDI           |                      |
| AB17         | OLDI0_A5N                                               | OLDI0_A5N    |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_OLDI |             | OLDI           |                      |
| AC17         | OLDI0_A5P                                               | OLDI0_A5P    |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_OLDI |             | OLDI           |                      |
| AC16         | OLDI0_A6N                                               | OLDI0_A6N    |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_OLDI |             | OLDI           |                      |
| AC15         | OLDI0_A6P                                               | OLDI0_A6P    |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_OLDI |             | OLDI           |                      |
| AB16         | OLDI0_A7N                                               | OLDI0_A7N    |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_OLDI |             | OLDI           |                      |
| AA16         | OLDI0_A7P                                               | OLDI0_A7P    |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_OLDI |             | OLDI           |                      |
| AE18         | OLDI0_CLK0N                                             | OLDI0_CLK0N  |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_OLDI |             | OLDI           |                      |
| AE17         | OLDI0_CLK0P                                             | OLDI0_CLK0P  |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_OLDI |             | OLDI           |                      |
| AD15         | OLDI0_CLK1N                                             | OLDI0_CLK1N  |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_OLDI |             | OLDI           |                      |
| AD14         | OLDI0_CLK1P                                             | OLDI0_CLK1P  |                | IO     |             |                                         |                                         |                             | 1.8V                 | VDDA_1P8_OLDI |             | OLDI           |                      |
| P23          | OSPI0_CLK<br>PADCONFIG :<br>PADCONFIG0<br>0x000F4000    | OSPI0_CLK    | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV1       | 是           | LVC MOS        | PU/PD                |
|              |                                                         | GPIO0_0      | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |               |             |                |                      |
| P22          | OSPI0_DQS<br>PADCONFIG :<br>PADCONFIG2<br>0x000F4008    | OSPI0_DQS    | 0              | I      | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV1       | 是           | LVC MOS        | PU/PD                |
|              |                                                         | UART5_CTSn   | 5              | I      | 1           |                                         |                                         |                             |                      |               |             |                |                      |
|              |                                                         | GPIO0_2      | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |               |             |                |                      |
| N23          | OSPI0_LBCLK0<br>PADCONFIG :<br>PADCONFIG1<br>0x000F4004 | OSPI0_LBCLK0 | 0              | IO     | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV1       | 是           | LVC MOS        | PU/PD                |
|              |                                                         | UART5_RTSn   | 5              | O      |             |                                         |                                         |                             |                      |               |             |                |                      |
|              |                                                         | GPIO0_1      | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |               |             |                |                      |

**表 5-1. 引脚属性 (AMH 封装) (续)**

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]    | 信号名称 [3]         | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉动) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉动) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11] | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|--------------------------------------------------------|------------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|---------|-------------|----------------|----------------------|
| M25          | OSPI0_CSn0<br>PADCONFIG :<br>PADCONFIG11<br>0x000F402C | OSPI0_CSn0       | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV1 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | GPIO0_11         | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| L24          | OSPI0_CSn1<br>PADCONFIG :<br>PADCONFIG12<br>0x000F4030 | OSPI0_CSn1       | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV1 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | GPIO0_12         | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| L22          | OSPI0_CSn2<br>PADCONFIG :<br>PADCONFIG13<br>0x000F4034 | OSPI0_CSn2       | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV1 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | SPI1_CS1         | 1              | IO     | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | OSPI0_RESET_OUT1 | 2              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MCASP1_AFSR      | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MCASP1_AXR2      | 4              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | UART5_RXD        | 5              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO0_13         | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| L23          | OSPI0_CSn3<br>PADCONFIG :<br>PADCONFIG14<br>0x000F4038 | OSPI0_CSn3       | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV1 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | OSPI0_RESET_OUT0 | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | OSPI0_ECC_FAIL   | 2              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MCASP1_ACLKR     | 3              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MCASP1_AXR3      | 4              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | UART5_TXD        | 5              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO0_14         | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| L25          | OSPI0_D0<br>PADCONFIG :<br>PADCONFIG3<br>0x000F400C    | OSPI0_D0         | 0              | IO     | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV1 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | GPIO0_3          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| N24          | OSPI0_D1<br>PADCONFIG :<br>PADCONFIG4<br>0x000F4010    | OSPI0_D1         | 0              | IO     | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV1 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | GPIO0_4          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| N25          | OSPI0_D2<br>PADCONFIG :<br>PADCONFIG5<br>0x000F4014    | OSPI0_D2         | 0              | IO     | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV1 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | GPIO0_5          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| M24          | OSPI0_D3<br>PADCONFIG :<br>PADCONFIG6<br>0x000F4018    | OSPI0_D3         | 0              | IO     | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV1 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | GPIO0_6          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |

表 5-1. 引脚属性 (AMH 封装) (续)

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]          | 信号名称 [3]       | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉动) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉动) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11]        | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|--------------------------------------------------------------|----------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|----------------|-------------|----------------|----------------------|
| N21          | OSPI0_D4<br>PADCONFIG :<br>PADCONFIG7<br>0x000F401C          | OSPI0_D4       | 0              | IO     | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV1        | 是           | LVC MOS        | PU/PD                |
|              |                                                              | SPI1_CS0       | 1              | IO     | 1           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                              | MCASP1_AXR1    | 2              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                              | UART6_RXD      | 3              | I      | 1           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                              | GPIO0_7        | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |
| N22          | OSPI0_D5<br>PADCONFIG :<br>PADCONFIG8<br>0x000F4020          | OSPI0_D5       | 0              | IO     | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV1        | 是           | LVC MOS        | PU/PD                |
|              |                                                              | SPI1_CLK       | 1              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                              | MCASP1_AXR0    | 2              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                              | UART6_TXD      | 3              | O      |             |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                              | GPIO0_8        | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |
| P21          | OSPI0_D6<br>PADCONFIG :<br>PADCONFIG9<br>0x000F4024          | OSPI0_D6       | 0              | IO     | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV1        | 是           | LVC MOS        | PU/PD                |
|              |                                                              | SPI1_D0        | 1              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                              | MCASP1_ACLKX   | 2              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                              | UART6_RTSn     | 3              | O      |             |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                              | GPIO0_9        | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |
| N20          | OSPI0_D7<br>PADCONFIG :<br>PADCONFIG10<br>0x000F4028         | OSPI0_D7       | 0              | IO     | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV1        | 是           | LVC MOS        | PU/PD                |
|              |                                                              | SPI1_D1        | 1              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                              | MCASP1_AFSX    | 2              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                              | UART6_CTSn     | 3              | I      | 1           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                              | GPIO0_10       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |
| B9           | PMIC_LPM_EN0<br>PADCONFIG :<br>MCU_PADCONFIG32<br>0x04084080 | PMIC_LPM_EN0   | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/SS/关闭                                | 0                           | 1.8V/3.3V            | VDDSHV_CANUART | 是           | LVC MOS        | PU/PD                |
|              |                                                              | MCU_GPIO0_22   | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |
| H24          | PORz_OUT<br>PADCONFIG :<br>PADCONFIG148<br>0x000F4250        | PORz_OUT       | 0              | O      |             | 关闭/低电平/关闭                               | 关闭/SS/关闭                                | 0                           | 1.8V/3.3V            | VDDSHV0        | 是           | LVC MOS        | PU/PD                |
| G25          | RESETSTATz<br>PADCONFIG :<br>PADCONFIG147<br>0x000F424C      | RESETSTATz     | 0              | O      |             | 关闭/低电平/关闭                               | 关闭/SS/关闭                                | 0                           | 1.8V/3.3V            | VDDSHV0        | 是           | LVC MOS        | PU/PD                |
| G24          | RESET_REQz<br>PADCONFIG :<br>PADCONFIG146<br>0x000F4248      | RESET_REQz     | 0              | I      |             | 开启/关闭/上拉                                | 开启/关闭/上拉                                | 0                           | 1.8V/3.3V            | VDDSHV0        | 是           | LVC MOS        | PU/PD                |
| A16          | RGMII1_RXC<br>PADCONFIG :<br>PADCONFIG82<br>0x000F4148       | RGMII1_RXC     | 0              | I      | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2        | 是           | LVC MOS        | PU/PD                |
|              |                                                              | RGMII1_REF_CLK | 1              | I      | 0           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                              | GPIO0_80       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |

**表 5-1. 引脚属性 (AMH 封装) (续)**

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]       | 信号名称 [3]      | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉空) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉空) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11] | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|-----------------------------------------------------------|---------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|---------|-------------|----------------|----------------------|
| A15          | RGMII1_RX_CTL<br>PADCONFIG :<br>PADCONFIG81<br>0x000F4144 | RGMII1_RX_CTL | 0              | I      | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                           | RMII1_RX_ER   | 1              | I      | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                           | GPIO0_79      | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| B17          | RGMII1_TXC<br>PADCONFIG :<br>PADCONFIG76<br>0x000F4130    | RGMII1_TXC    | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                           | RMII1_CRS_DV  | 1              | I      | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                           | GPIO0_74      | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| B18          | RGMII1_TX_CTL<br>PADCONFIG :<br>PADCONFIG75<br>0x000F412C | RGMII1_TX_CTL | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                           | RMII1_TX_EN   | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                           | GPIO0_73      | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| D19          | RGMII2_RXC<br>PADCONFIG :<br>PADCONFIG96<br>0x000F4180    | RGMII2_RXC    | 0              | I      | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                           | RMII2_REF_CLK | 1              | I      | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                           | MCASP2_AXR1   | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                           | GPIO1_2       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| F19          | RGMII2_RX_CTL<br>PADCONFIG :<br>PADCONFIG95<br>0x000F417C | RGMII2_RX_CTL | 0              | I      | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                           | RMII2_RX_ER   | 1              | I      | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                           | MCASP2_AXR3   | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                           | GPIO1_1       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| D16          | RGMII2_TXC<br>PADCONFIG :<br>PADCONFIG90<br>0x000F4168    | RGMII2_TXC    | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                           | RMII2_CRS_DV  | 1              | I      | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                           | MCASP2_AXR5   | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                           | GPIO0_88      | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| A20          | RGMII2_TX_CTL<br>PADCONFIG :<br>PADCONFIG89<br>0x000F4164 | RGMII2_TX_CTL | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                           | RMII2_TX_EN   | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                           | MCASP2_AXR4   | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                           | GPIO0_87      | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| B15          | RGMII1_RD0<br>PADCONFIG :<br>PADCONFIG83<br>0x000F414C    | RGMII1_RD0    | 0              | I      | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                           | RMII1_RXD0    | 1              | I      | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                           | GPIO0_81      | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| B16          | RGMII1_RD1<br>PADCONFIG :<br>PADCONFIG84<br>0x000F4150    | RGMII1_RD1    | 0              | I      | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                           | RMII1_RXD1    | 1              | I      | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                           | GPIO0_82      | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| A14          | RGMII1_RD2<br>PADCONFIG :<br>PADCONFIG85<br>0x000F4154    | RGMII1_RD2    | 0              | I      | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                           | GPIO0_83      | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |

表 5-1. 引脚属性 (AMH 封装) (续)

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]     | 信号名称 [3]          | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉动) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉动) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11] | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|---------------------------------------------------------|-------------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|---------|-------------|----------------|----------------------|
| B14          | RGMII1_RD3<br>PADCONFIG :<br>PADCONFIG86<br>0x000F4158  | RGMII1_RD3        | 0              | I      | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | GPIO0_84          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| A18          | RGMII1_TD0<br>PADCONFIG :<br>PADCONFIG77<br>0x000F4134  | RGMII1_TD0        | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | RMII1_TXD0        | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPIO0_75          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| C17          | RGMII1_TD1<br>PADCONFIG :<br>PADCONFIG78<br>0x000F4138  | RGMII1_TD1        | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | RMII1_TXD1        | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPIO0_76          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| A17          | RGMII1_TD2<br>PADCONFIG :<br>PADCONFIG79<br>0x000F413C  | RGMII1_TD2        | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | GPIO0_77          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| C16          | RGMII1_TD3<br>PADCONFIG :<br>PADCONFIG80<br>0x000F4140  | RGMII1_TD3        | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | CLKOUT0           | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPIO0_78          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| E19          | RGMII2_RD0<br>PADCONFIG :<br>PADCONFIG97<br>0x000F4184  | RGMII2_RD0        | 0              | I      | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | RMII2_RXD0        | 1              | I      | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | MCASP2_AXR2       | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPIO1_3           | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| E16          | RGMII2_RD1<br>PADCONFIG :<br>PADCONFIG98<br>0x000F4188  | RGMII2_RD1        | 0              | I      | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | RMII2_RXD1        | 1              | I      | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | MCASP2_AFSR       | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | MCASP2_AXR7       | 5              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPIO1_4           | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| E17          | RGMII2_RD2<br>PADCONFIG :<br>PADCONFIG99<br>0x000F418C  | RGMII2_RD2        | 0              | I      | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | MCASP2_AXR0       | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPIO1_5           | 7              | IO     |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | EQEP2_A           | 8              | I      | 0           |                                         |                                         |                             |                      |         |             |                |                      |
| C19          | RGMII2_RD3<br>PADCONFIG :<br>PADCONFIG100<br>0x000F4190 | RGMII2_RD3        | 0              | I      | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | AUDIO_EXT_REFCLK0 | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPIO1_6           | 7              | IO     |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | EQEP2_B           | 8              | I      | 0           |                                         |                                         |                             |                      |         |             |                |                      |

**表 5-1. 引脚属性 (AMH 封装) (续)**

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]    | 信号名称 [3]               | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉动) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉动) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11] | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|--------------------------------------------------------|------------------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|---------|-------------|----------------|----------------------|
| B19          | RGMII2_TD0<br>PADCONFIG :<br>PADCONFIG91<br>0x000F416C | RGMII2_TD0             | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | RMII2_TDX0             | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MCASP2_AXR6            | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO0_89               | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| A21          | RGMII2_TD1<br>PADCONFIG :<br>PADCONFIG92<br>0x000F4170 | RGMII2_TD1             | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | RMII2_TDX1             | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MCASP2_ACLKR           | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MCASP2_AXR8            | 5              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO0_90               | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| D17          | RGMII2_TD2<br>PADCONFIG :<br>PADCONFIG93<br>0x000F4174 | RGMII2_TD2             | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | MCASP2_AFSX            | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO0_91               | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | EQEP2_I                | 8              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
| A19          | RGMII2_TD3<br>PADCONFIG :<br>PADCONFIG94<br>0x000F4178 | RGMII2_TD3             | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV2 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | CLKOUT0                | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | MCASP2_ACLKX           | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO1_0                | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | EQEP2_S                | 8              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
| Y13          | RSVD0                                                  | RSVD0                  |                | 不适用    |             |                                         |                                         |                             |                      |         |             |                |                      |
| Y14          | RSVD1                                                  | RSVD1                  |                | 不适用    |             |                                         |                                         |                             |                      |         |             |                |                      |
| Y17          | RSVD2                                                  | RSVD2                  |                | 不适用    |             |                                         |                                         |                             |                      |         |             |                |                      |
| Y19          | RSVD3                                                  | RSVD3                  |                | 不适用    |             |                                         |                                         |                             |                      |         |             |                |                      |
| AA17         | RSVD4                                                  | RSVD4                  |                | 不适用    |             |                                         |                                         |                             |                      |         |             |                |                      |
| B5           | RSVD5                                                  | RSVD5                  |                | 不适用    |             |                                         |                                         |                             |                      |         |             |                |                      |
| C5           | RSVD6                                                  | RSVD6                  |                | 不适用    |             |                                         |                                         |                             |                      |         |             |                |                      |
| F6           | RSVD7                                                  | RSVD7                  |                | 不适用    |             |                                         |                                         |                             |                      |         |             |                |                      |
| F10          | RSVD8                                                  | RSVD8                  |                | 不适用    |             |                                         |                                         |                             |                      |         |             |                |                      |
| H5           | RSVD9                                                  | RSVD9                  |                | 不适用    |             |                                         |                                         |                             |                      |         |             |                |                      |
| K6           | RSVD10                                                 | RSVD10                 |                | 不适用    |             |                                         |                                         |                             |                      |         |             |                |                      |
| B21          | SPI0_CLK<br>PADCONFIG :<br>PADCONFIG111<br>0x000F41BC  | SPI0_CLK               | 0              | IO     | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV0 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | CP_GEMAC_CPTS0_TS_SYNC | 1              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | EHRPWM1_A              | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO1_17               | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| D20          | SPI0_CS0<br>PADCONFIG :<br>PADCONFIG109<br>0x000F41B4  | SPI0_CS0               | 0              | IO     | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV0 | 是           | LVC MOS        | PU/PD                |
|              |                                                        | EHRPWM0_A              | 2              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                        | GPIO1_15               | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |

表 5-1. 引脚属性 (AMH 封装) (续)

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]   | 信号名称 [3]                 | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉动) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉动) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11]    | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|-------------------------------------------------------|--------------------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|------------|-------------|----------------|----------------------|
| E20          | SPI0_CS1<br>PADCONFIG :<br>PADCONFIG110<br>0x000F41B8 | SPI0_CS1                 | 0              | IO     | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV0    | 是           | LVC MOS        | PU/PD                |
|              |                                                       | CP_GEMAC_CPTS0_TS_COMP   | 1              | O      |             |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                       | EHRPWM0_B                | 2              | IO     | 0           |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                       | ECAP0_IN_APWM_OUT        | 3              | IO     | 0           |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                       | MAIN_ERRORn              | 5              | IO     | 1           |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                       | GPIO1_16                 | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                       | EHRPWM_TZn_IN5           | 9              | I      | 0           |                                         |                                         |                             |                      |            |             |                |                      |
| B20          | SPI0_D0<br>PADCONFIG :<br>PADCONFIG112<br>0x000F41C0  | SPI0_D0                  | 0              | IO     | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV0    | 是           | LVC MOS        | PU/PD                |
|              |                                                       | CP_GEMAC_CPTS0_HW1TSPUSH | 1              | I      | 0           |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                       | EHRPWM1_B                | 2              | IO     | 0           |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                       | GPIO1_18                 | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |            |             |                |                      |
| C21          | SPI0_D1<br>PADCONFIG :<br>PADCONFIG113<br>0x000F41C4  | SPI0_D1                  | 0              | IO     | 0           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV0    | 是           | LVC MOS        | PU/PD                |
|              |                                                       | CP_GEMAC_CPTS0_HW2TSPUSH | 1              | I      | 0           |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                       | EHRPWM_TZn_IN0           | 2              | I      | 0           |                                         |                                         |                             |                      |            |             |                |                      |
|              |                                                       | GPIO1_19                 | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |            |             |                |                      |
| C13          | TCK<br>PADCONFIG :<br>MCU_PADCONFIG25<br>0x04084064   | TCK                      | 0              | I      |             | 开启/关闭/上拉                                | 开启/关闭/上拉                                | 0                           | 1.8V/3.3V            | VDDSHV_MCU | 是           | LVC MOS        | PU/PD                |
| E13          | TDI<br>PADCONFIG :<br>MCU_PADCONFIG27<br>0x0408406C   | TDI                      | 0              | I      |             | 开启/关闭/上拉                                | 开启/关闭/上拉                                | 0                           | 1.8V/3.3V            | VDDSHV_MCU | 是           | LVC MOS        | PU/PD                |
| C14          | TDO<br>PADCONFIG :<br>MCU_PADCONFIG28<br>0x04084070   | TDO                      | 0              | OZ     |             | 关闭/关闭/上拉                                | 关闭/SS/上拉                                | 0                           | 1.8V/3.3V            | VDDSHV_MCU | 是           | LVC MOS        | PU/PD                |
| E14          | TMS<br>PADCONFIG :<br>MCU_PADCONFIG29<br>0x04084074   | TMS                      | 0              | I      |             | 开启/关闭/上拉                                | 开启/关闭/上拉                                | 0                           | 1.8V/3.3V            | VDDSHV_MCU | 是           | LVC MOS        | PU/PD                |
| B13          | TRSTn<br>PADCONFIG :<br>MCU_PADCONFIG26<br>0x04084068 | TRSTn                    | 0              | I      |             | 开启/关闭/下拉                                | 开启/关闭/下拉                                | 0                           | 1.8V/3.3V            | VDDSHV_MCU | 是           | LVC MOS        | PU/PD                |

表 5-1. 引脚属性 (AMH 封装) (续)

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]      | 信号名称 [3]          | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉空) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉空) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11]                       | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|----------------------------------------------------------|-------------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|-------------------------------|-------------|----------------|----------------------|
| A23          | UART0_CTSn<br>PADCONFIG :<br>PADCONFIG116<br>0x000F41D0  | UART0_CTSn        | 0              | I      | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV0                       | 是           | LVC MOS        | PU/PD                |
|              |                                                          | SPI0_CS2          | 1              | IO     | 1           |                                         |                                         |                             |                      |                               |             |                |                      |
|              |                                                          | I2C3_SCL          | 2              | IOD    | 1           |                                         |                                         |                             |                      |                               |             |                |                      |
|              |                                                          | UART2_RXD         | 3              | I      | 1           |                                         |                                         |                             |                      |                               |             |                |                      |
|              |                                                          | TIMER_IO6         | 4              | IO     | 0           |                                         |                                         |                             |                      |                               |             |                |                      |
|              |                                                          | AUDIO_EXT_REFCLK0 | 5              | IO     | 0           |                                         |                                         |                             |                      |                               |             |                |                      |
|              |                                                          | GPIO1_22          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                               |             |                |                      |
|              |                                                          | MCASP2_AFSX       | 8              | IO     | 0           |                                         |                                         |                             |                      |                               |             |                |                      |
|              |                                                          | MMC2_SD_CD        | 9              | I      | 0           |                                         |                                         |                             |                      |                               |             |                |                      |
| C22          | UART0_RT_Sn<br>PADCONFIG :<br>PADCONFIG117<br>0x000F41D4 | UART0_RT_Sn       | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV0                       | 是           | LVC MOS        | PU/PD                |
|              |                                                          | SPI0_CS3          | 1              | IO     | 1           |                                         |                                         |                             |                      |                               |             |                |                      |
|              |                                                          | I2C3_SDA          | 2              | IOD    | 1           |                                         |                                         |                             |                      |                               |             |                |                      |
|              |                                                          | UART2_TXD         | 3              | O      |             |                                         |                                         |                             |                      |                               |             |                |                      |
|              |                                                          | TIMER_IO7         | 4              | IO     | 0           |                                         |                                         |                             |                      |                               |             |                |                      |
|              |                                                          | AUDIO_EXT_REFCLK1 | 5              | IO     | 0           |                                         |                                         |                             |                      |                               |             |                |                      |
|              |                                                          | GPIO1_23          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                               |             |                |                      |
|              |                                                          | MCASP2_ACLK_X     | 8              | IO     | 0           |                                         |                                         |                             |                      |                               |             |                |                      |
|              |                                                          | MMC2_SD_WP        | 9              | I      | 0           |                                         |                                         |                             |                      |                               |             |                |                      |
| A22          | UART0_RXD<br>PADCONFIG :<br>PADCONFIG114<br>0x000F41C8   | UART0_RXD         | 0              | I      | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV0                       | 是           | LVC MOS        | PU/PD                |
|              |                                                          | ECAP1_IN_APWM_OUT | 1              | IO     | 0           |                                         |                                         |                             |                      |                               |             |                |                      |
|              |                                                          | SPI2_D0           | 2              | IO     | 0           |                                         |                                         |                             |                      |                               |             |                |                      |
|              |                                                          | EHRPWM2_A         | 3              | IO     | 0           |                                         |                                         |                             |                      |                               |             |                |                      |
|              |                                                          | GPIO1_20          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                               |             |                |                      |
| B22          | UART0_TXD<br>PADCONFIG :<br>PADCONFIG115<br>0x000F41CC   | UART0_TXD         | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV0                       | 是           | LVC MOS        | PU/PD                |
|              |                                                          | ECAP2_IN_APWM_OUT | 1              | IO     | 0           |                                         |                                         |                             |                      |                               |             |                |                      |
|              |                                                          | SPI2_D1           | 2              | IO     | 0           |                                         |                                         |                             |                      |                               |             |                |                      |
|              |                                                          | EHRPWM2_B         | 3              | IO     | 0           |                                         |                                         |                             |                      |                               |             |                |                      |
|              |                                                          | GPIO1_21          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                               |             |                |                      |
| AE8          | USB0_DM                                                  | USB0_DM           |                | IO     |             |                                         |                                         |                             | 1.8V/3.3V            | VDDA_1P8_USB,<br>VDDA_3P3_USB |             | USB2PHY        |                      |
| AE7          | USB0_DP                                                  | USB0_DP           |                | IO     |             |                                         |                                         |                             | 1.8V/3.3V            | VDDA_1P8_USB,<br>VDDA_3P3_USB |             | USB2PHY        |                      |
| G22          | USB0_DRVBUS<br>PADCONFIG :<br>PADCONFIG149<br>0x000F4254 | USB0_DRVBUS       | 0              | O      |             | 关闭/关闭/下拉                                | 关闭/关闭/下拉                                | 7                           | 1.8V/3.3V            | VDDSHV0                       | 是           | LVC MOS        | PU/PD                |
|              |                                                          | GPIO1_50          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                               |             |                |                      |
| Y8           | USB0_RCALIB                                              | USB0_RCALIB       |                | A      |             |                                         |                                         |                             | 1.8V/3.3V            | VDDA_1P8_USB,<br>VDDA_3P3_USB |             | USB2PHY        |                      |

表 5-1. 引脚属性 (AMH 封装) (续)

| 焊球<br>编号 [1]                | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]       | 信号名称 [3]          | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>( RX/TX/拉动 ) [7] | 复位<br>之后的<br>焊球<br>状态<br>( RX/TX/拉动 ) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11]                       | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|-----------------------------|-----------------------------------------------------------|-------------------|----------------|--------|-------------|-------------------------------------------|-------------------------------------------|-----------------------------|----------------------|-------------------------------|-------------|----------------|----------------------|
| Y7                          | USB0_VBUS                                                 | USB0_VBUS         |                | A      |             |                                           |                                           |                             | 1.8V/3.3V            | VDDA_1P8_USB,<br>VDDA_3P3_USB |             | USB2PHY        |                      |
| AE10                        | USB1_DM                                                   | USB1_DM           |                | IO     |             |                                           |                                           |                             | 1.8V/3.3V            | VDDA_1P8_USB,<br>VDDA_3P3_USB |             | USB2PHY        |                      |
| AE9                         | USB1_DP                                                   | USB1_DP           |                | IO     |             |                                           |                                           |                             | 1.8V/3.3V            | VDDA_1P8_USB,<br>VDDA_3P3_USB |             | USB2PHY        |                      |
| G21                         | USB1_DRVVBUS<br>PADCONFIG :<br>PADCONFIG150<br>0x000F4258 | USB1_DRVVBUS      | 0              | O      | 焊盘          | 关闭/关闭/下拉                                  | 关闭/关闭/下拉                                  | 7                           | 1.8V/3.3V            | VDDSHV0                       | 是           | LVC MOS        | PU/PD                |
|                             |                                                           | GPIO1_51          | 7              | IO     |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1K4                         | USB1_RCALIB                                               | USB1_RCALIB       |                | A      |             |                                           |                                           |                             | 1.8V/3.3V            | VDDA_1P8_USB,<br>VDDA_3P3_USB |             | USB2PHY        |                      |
| Y10                         | USB1_VBUS                                                 | USB1_VBUS         |                | A      |             |                                           |                                           |                             | 1.8V/3.3V            | VDDA_1P8_USB,<br>VDDA_3P3_USB |             | USB2PHY        |                      |
| 1K7                         | VDDA_1P8_CSI_DSI                                          | VDDA_1P8_CSI_DSI  |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1K5                         | VDDA_1P8_USB                                              | VDDA_1P8_USB      |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1K10                        | VDDA_1P8_OLDI0                                            | VDDA_1P8_OLDI0    |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| Y11                         | VDDA_3P3_USB                                              | VDDA_3P3_USB      |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1K6                         | VDDA_CORE_CSI_DSI                                         | VDDA_CORE_CSI_DSI |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1K8                         | VDDA_CORE_DSI_CLK                                         | VDDA_CORE_DSI_CLK |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1J4                         | VDDA_CORE_USB                                             | VDDA_CORE_USB     |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1F2                         | VDDA_DDR_PLL0                                             | VDDA_DDR_PLL0     |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1C3                         | VDDA MCU                                                  | VDDA MCU          |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1D4                         | VDDA_PLL0                                                 | VDDA_PLL0         |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1H7                         | VDDA_PLL1                                                 | VDDA_PLL1         |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1F6                         | VDDA_PLL2                                                 | VDDA_PLL2         |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1F4                         | VDDA_PLL3                                                 | VDDA_PLL3         |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1D7                         | VDDA_PLL4                                                 | VDDA_PLL4         |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1F5                         | VDDA_TEMP0                                                | VDDA_TEMP0        |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| K20                         | VDDA_TEMP1                                                | VDDA_TEMP1        |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1D3                         | VDDA_TEMP2                                                | VDDA_TEMP2        |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1C8、1E5、<br>1H3、1J1、<br>1K3 | VDDR_CORE                                                 | VDDR_CORE         |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1B7                         | VDDSHV0                                                   | VDDSHV0           |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1D10                        | VDDSHV1                                                   | VDDSHV1           |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1B5                         | VDDSHV2                                                   | VDDSHV2           |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1E10、1G10                   | VDDSHV3                                                   | VDDSHV3           |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |
| 1A9                         | VDDSHV5                                                   | VDDSHV5           |                | PWR    |             |                                           |                                           |                             |                      |                               |             |                |                      |

**表 5-1. 引脚属性 (AMH 封装) (续)**

| 焊球<br>编号 [1]                                                                                                         | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]     | 信号名称 [3]       | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>( RX/TX/拉动 ) [7] | 复位<br>之后的<br>焊球<br>状态<br>( RX/TX/拉动 ) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11] | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|----------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------|----------------|----------------|--------|-------------|-------------------------------------------|-------------------------------------------|-----------------------------|----------------------|---------|-------------|----------------|----------------------|
| 1B10                                                                                                                 | VDDSHV6                                                 | VDDSHV6        |                | PWR    |             |                                           |                                           |                             |                      |         |             |                |                      |
| 1A2                                                                                                                  | VDDSHV_CANUART                                          | VDDSHV_CANUART |                | PWR    |             |                                           |                                           |                             |                      |         |             |                |                      |
| 1B3                                                                                                                  | VDDSHV_MCU                                              | VDDSHV_MCU     |                | PWR    |             |                                           |                                           |                             |                      |         |             |                |                      |
| 1C1、1D2、<br>1E1、1F1、<br>1G2、1H1、<br>AE2、B1                                                                           | VDDS_DDR                                                | VDDS_DDR       |                | PWR    |             |                                           |                                           |                             |                      |         |             |                |                      |
| 1E2                                                                                                                  | VDDS_DDR_C                                              | VDDS_DDR_C     |                | PWR    |             |                                           |                                           |                             |                      |         |             |                |                      |
| 1K2                                                                                                                  | VDDS_MMC0                                               | VDDS_MMC0      |                | PWR    |             |                                           |                                           |                             |                      |         |             |                |                      |
| 1C2                                                                                                                  | VDDS_OSC0                                               | VDDS_OSC0      |                | PWR    |             |                                           |                                           |                             |                      |         |             |                |                      |
| 1A1                                                                                                                  | VDD_CANUART                                             | VDD_CANUART    |                | PWR    |             |                                           |                                           |                             |                      |         |             |                |                      |
| 1C5、1C7、<br>1D6、1D8、<br>1E3、1E7、<br>1E9、1F8、<br>1G3、1G5、<br>1G7、1G9、<br>1H10、1H4、<br>1H6、1H8、<br>1J2、1J5、<br>1J7、1J9 | VDD_CORE                                                | VDD_CORE       |                | PWR    |             |                                           |                                           |                             |                      |         |             |                |                      |
| 1A10                                                                                                                 | VMON_1P8_SOC                                            | VMON_1P8_SOC   |                | A      |             |                                           |                                           |                             |                      |         |             |                |                      |
| 1A4                                                                                                                  | VMON_3P3_SOC                                            | VMON_3P3_SOC   |                | A      |             |                                           |                                           |                             |                      |         |             |                |                      |
| 1A6                                                                                                                  | VMON_VSYS                                               | VMON_VSYS      |                | A      |             |                                           |                                           |                             |                      |         |             |                |                      |
| W21                                                                                                                  | VOUT0_DE<br>PADCONFIG :<br>PADCONFIG63<br>0x000F40FC    | VOUT0_DE       | 0              | O      |             | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|                                                                                                                      |                                                         | GPMC0_A17      | 1              | OZ     |             |                                           |                                           |                             |                      |         |             |                |                      |
|                                                                                                                      |                                                         | UART3_CTSn     | 4              | I      | 1           |                                           |                                           |                             |                      |         |             |                |                      |
|                                                                                                                      |                                                         | GPIO0_62       | 7              | IO     | 焊盘          |                                           |                                           |                             |                      |         |             |                |                      |
| AC20                                                                                                                 | VOUT0_HSYNC<br>PADCONFIG :<br>PADCONFIG62<br>0x000F40F8 | VOUT0_HSYNC    | 0              | O      |             | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|                                                                                                                      |                                                         | GPMC0_A16      | 1              | OZ     |             |                                           |                                           |                             |                      |         |             |                |                      |
|                                                                                                                      |                                                         | UART3_RTSn     | 4              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
|                                                                                                                      |                                                         | GPIO0_61       | 7              | IO     | 焊盘          |                                           |                                           |                             |                      |         |             |                |                      |
| Y21                                                                                                                  | VOUT0_PCLK<br>PADCONFIG :<br>PADCONFIG65<br>0x000F4104  | VOUT0_PCLK     | 0              | O      |             | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|                                                                                                                      |                                                         | GPMC0_A19      | 1              | OZ     |             |                                           |                                           |                             |                      |         |             |                |                      |
|                                                                                                                      |                                                         | UART2_CTSn     | 4              | I      | 1           |                                           |                                           |                             |                      |         |             |                |                      |
|                                                                                                                      |                                                         | GPIO0_64       | 7              | IO     | 焊盘          |                                           |                                           |                             |                      |         |             |                |                      |
| W20                                                                                                                  | VOUT0_VSYNC<br>PADCONFIG :<br>PADCONFIG64<br>0x000F4100 | VOUT0_VSYNC    | 0              | O      |             | 关闭/关闭/关闭                                  | 关闭/关闭/关闭                                  | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|                                                                                                                      |                                                         | GPMC0_A18      | 1              | OZ     |             |                                           |                                           |                             |                      |         |             |                |                      |
|                                                                                                                      |                                                         | UART2_RTSn     | 4              | O      |             |                                           |                                           |                             |                      |         |             |                |                      |
|                                                                                                                      |                                                         | GPIO0_63       | 7              | IO     | 焊盘          |                                           |                                           |                             |                      |         |             |                |                      |

表 5-1. 引脚属性 (AMH 封装) (续)

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]     | 信号名称 [3]          | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉空) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉空) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11] | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|---------------------------------------------------------|-------------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|---------|-------------|----------------|----------------------|
| AE24         | VOUT0_DATA0<br>PADCONFIG :<br>PADCONFIG46<br>0x000F40B8 | VOUT0_DATA0       | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | GPMC0_A0          | 1              | OZ     |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | UART2_RXD         | 4              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPIO0_45          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| W23          | VOUT0_DATA1<br>PADCONFIG :<br>PADCONFIG47<br>0x000F40BC | VOUT0_DATA1       | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | GPMC0_A1          | 1              | OZ     |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | UART2_TXD         | 4              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPIO0_46          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| AA23         | VOUT0_DATA2<br>PADCONFIG :<br>PADCONFIG48<br>0x000F40C0 | VOUT0_DATA2       | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | GPMC0_A2          | 1              | OZ     |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | UART3_RXD         | 4              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPIO0_47          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| Y23          | VOUT0_DATA3<br>PADCONFIG :<br>PADCONFIG49<br>0x000F40C4 | VOUT0_DATA3       | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | GPMC0_A3          | 1              | OZ     |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | UART3_TXD         | 4              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | AUDIO_EXT_REFCLK0 | 5              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPIO0_48          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| AB23         | VOUT0_DATA4<br>PADCONFIG :<br>PADCONFIG50<br>0x000F40C8 | VOUT0_DATA4       | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | GPMC0_A4          | 1              | OZ     |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | UART4_RXD         | 4              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | EQEP2_I           | 5              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPIO0_49          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| AD23         | VOUT0_DATA5<br>PADCONFIG :<br>PADCONFIG51<br>0x000F40CC | VOUT0_DATA5       | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | GPMC0_A5          | 1              | OZ     |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | UART4_TXD         | 4              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | EQEP2_S           | 5              | IO     | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPIO0_50          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| AC23         | VOUT0_DATA6<br>PADCONFIG :<br>PADCONFIG52<br>0x000F40D0 | VOUT0_DATA6       | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                         | GPMC0_A6          | 1              | OZ     |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | UART5_RXD         | 4              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | EQEP2_A           | 5              | I      | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                         | GPIO0_51          | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |

**表 5-1. 引脚属性 (AMH 封装) (续)**

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]      | 信号名称 [3]     | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉空) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉空) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11] | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|----------------------------------------------------------|--------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|---------|-------------|----------------|----------------------|
| AE23         | VOUT0_DATA7<br>PADCONFIG :<br>PADCONFIG53<br>0x000F40D4  | VOUT0_DATA7  | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                          | GPMC0_A7     | 1              | OZ     |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | UART5_TXD    | 4              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | EQEP2_B      | 5              | I      | 0           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | GPIO0_52     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| AE22         | VOUT0_DATA8<br>PADCONFIG :<br>PADCONFIG54<br>0x000F40D8  | VOUT0_DATA8  | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                          | GPMC0_A8     | 1              | OZ     |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | UART6_RXD    | 4              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | GPIO0_53     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| AC22         | VOUT0_DATA9<br>PADCONFIG :<br>PADCONFIG55<br>0x000F40DC  | VOUT0_DATA9  | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                          | GPMC0_A9     | 1              | OZ     |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | UART6_TXD    | 4              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | GPIO0_54     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| W22          | VOUT0_DATA10<br>PADCONFIG :<br>PADCONFIG56<br>0x000F40E0 | VOUT0_DATA10 | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                          | GPMC0_A10    | 1              | OZ     |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | UART6_RTSn   | 4              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | GPIO0_55     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| AE21         | VOUT0_DATA11<br>PADCONFIG :<br>PADCONFIG57<br>0x000F40E4 | VOUT0_DATA11 | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                          | GPMC0_A11    | 1              | OZ     |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | UART6_CTSn   | 4              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | GPIO0_56     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| AD21         | VOUT0_DATA12<br>PADCONFIG :<br>PADCONFIG58<br>0x000F40E8 | VOUT0_DATA12 | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                          | GPMC0_A12    | 1              | OZ     |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | UART5_RTSn   | 4              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | GPIO0_57     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| AC21         | VOUT0_DATA13<br>PADCONFIG :<br>PADCONFIG59<br>0x000F40EC | VOUT0_DATA13 | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                          | GPMC0_A13    | 1              | OZ     |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | UART5_CTSn   | 4              | I      | 1           |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | GPIO0_58     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |
| AA20         | VOUT0_DATA14<br>PADCONFIG :<br>PADCONFIG60<br>0x000F40F0 | VOUT0_DATA14 | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3 | 是           | LVC MOS        | PU/PD                |
|              |                                                          | GPMC0_A14    | 1              | OZ     |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | UART4_RTSn   | 4              | O      |             |                                         |                                         |                             |                      |         |             |                |                      |
|              |                                                          | GPIO0_59     | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |         |             |                |                      |

表 5-1. 引脚属性 (AMH 封装) (续)

| 焊球<br>编号 [1]                                                                                                                                                                                                                                                                                                                                                                                 | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]           | 信号名称 [3]      | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉动) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉动) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11]    | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------|---------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|------------|-------------|----------------|----------------------|
| Y20                                                                                                                                                                                                                                                                                                                                                                                          | VOUT0_DATA15<br>PADCONFIG :<br>PADCONFIG61<br>0x000F40F4      | VOUT0_DATA15  | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV3    | 是           | LVC MOS        | PU/PD                |
|                                                                                                                                                                                                                                                                                                                                                                                              |                                                               | GPMC0_A15     | 1              | OZ     |             |                                         |                                         |                             |                      |            |             |                |                      |
|                                                                                                                                                                                                                                                                                                                                                                                              |                                                               | UART4_CTSn    | 4              | I      | 1           |                                         |                                         |                             |                      |            |             |                |                      |
|                                                                                                                                                                                                                                                                                                                                                                                              |                                                               | GPIO0_60      | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |            |             |                |                      |
| F7                                                                                                                                                                                                                                                                                                                                                                                           | VPP                                                           | VPP           |                | PWR    |             |                                         |                                         |                             |                      |            |             |                |                      |
| 1A3、1A5、<br>1A7、1B1、<br>1B8、1C4、<br>1C6、1D1、<br>1D5、1D9、<br>1E4、1E6、<br>1E8、1F3、<br>1F7、1F9、<br>1G1、1G4、<br>1G6、1G8、<br>1H2、1H5、<br>1H9、1J10、<br>1J3、1J6、<br>1J8、1K1、<br>1K9、A1、<br>A12、A25、<br>A6、A9、<br>AA21、<br>AA3、AB2、<br>AC1、<br>AD22、<br>AD4、AE1、<br>AE13、<br>AE16、<br>AE25、B3、<br>C2、C20、<br>D14、D3、<br>E1、F3、<br>G1、G4、<br>H2、K1、<br>L4、N1、<br>P20、P4、<br>U1、U4、<br>V3、W2、<br>Y1、Y4 | VSS                                                           | VSS           |                | PWR    |             |                                         |                                         |                             |                      |            |             |                |                      |
| F13                                                                                                                                                                                                                                                                                                                                                                                          | WKUP_CLKOUT0<br>PADCONFIG :<br>MCU_PADCONFIG33<br>0x04084084  | WKUP_CLKOUT0  | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/SS/关闭                                | 0                           | 1.8V/3.3V            | VDDSHV_MCU | 是           | LVC MOS        | PU/PD                |
|                                                                                                                                                                                                                                                                                                                                                                                              |                                                               | MCU_GPIO0_23  | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |            |             |                |                      |
| A13                                                                                                                                                                                                                                                                                                                                                                                          | WKUP_I2C0_SCL<br>PADCONFIG :<br>MCU_PADCONFIG19<br>0x0408404C | WKUP_I2C0_SCL | 0              | IOD    | 1           | 关闭/关闭/不适用                               | 开启/SS/不适用                               | 7                           | 1.8V/3.3V            | VDDSHV_MCU | 是           | I2C OD FS      |                      |
|                                                                                                                                                                                                                                                                                                                                                                                              |                                                               | MCU_GPIO0_19  | 7              | IOD    | 焊盘          |                                         |                                         |                             |                      |            |             |                |                      |

**表 5-1. 引脚属性 (AMH 封装) (续)**

| 焊球<br>编号 [1] | 焊球名称 [2]<br>PADCONFIG 寄存器 [15]<br>PADCONFIG 地址 [16]             | 信号名称 [3]        | 多路复用<br>模式 [4] | 类型 [5] | DSIS<br>[6] | 复位<br>期间的<br>焊球<br>状态<br>(RX/TX/拉空) [7] | 复位<br>之后的<br>焊球<br>状态<br>(RX/TX/拉空) [8] | 复位<br>之后的<br>多路复用<br>模式 [9] | I/O<br>工作<br>电压 [10] | 电源 [11]        | HYS<br>[12] | 缓冲器<br>类型 [13] | 上拉/<br>下拉<br>类型 [14] |
|--------------|-----------------------------------------------------------------|-----------------|----------------|--------|-------------|-----------------------------------------|-----------------------------------------|-----------------------------|----------------------|----------------|-------------|----------------|----------------------|
| C11          | WKUP_I2C0_SDA<br>PADCONFIG :<br>MCU_PADCONFIG20<br>0x04084050   | WKUP_I2C0_SDA   | 0              | IOD    | 1           | 关闭/关闭/不适用                               | 开启/SS/不适用                               | 7                           | 1.8V/3.3V            | VDDSHV_MCU     | 是           | I2C OD FS      |                      |
|              |                                                                 | MCU_GPIO0_20    | 7              | IOD    | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |
| A7           | WKUP_LFOSC0_XI                                                  | WKUP_LFOSC0_XI  |                | I      |             |                                         |                                         |                             | 1.8V                 | VDDS_OSC0      |             | LFXOSC         |                      |
| A8           | WKUP_LFOSC0_XO                                                  | WKUP_LFOSC0_XO  |                | O      |             |                                         |                                         |                             | 1.8V                 | VDDS_OSC0      |             | LFXOSC         |                      |
| C7           | WKUP_UART0_CTSn<br>PADCONFIG :<br>MCU_PADCONFIG11<br>0x0408402C | WKUP_UART0_CTSn | 0              | I      | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV_CANUART | 是           | LVC MOS        | PU/PD                |
|              |                                                                 | WKUP_TIMER_IO0  | 1              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                                 | MCU_SPI1_CS0    | 3              | IO     | 1           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                                 | MCU_GPIO0_11    | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |
| C6           | WKUP_UART0_RTSn<br>PADCONFIG :<br>MCU_PADCONFIG12<br>0x04084030 | WKUP_UART0_RTSn | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV_CANUART | 是           | LVC MOS        | PU/PD                |
|              |                                                                 | WKUP_TIMER_IO1  | 1              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                                 | MCU_SPI1_CLK    | 3              | IO     | 0           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                                 | MCU_GPIO0_12    | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |
| D8           | WKUP_UART0_RXD<br>PADCONFIG :<br>MCU_PADCONFIG9<br>0x04084024   | WKUP_UART0_RXD  | 0              | I      | 1           | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV_CANUART | 是           | LVC MOS        | PU/PD                |
|              |                                                                 | MCU_SPI0_CS2    | 2              | IO     | 1           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                                 | MCU_GPIO9       | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |
| D7           | WKUP_UART0_TXD<br>PADCONFIG :<br>MCU_PADCONFIG10<br>0x04084028  | WKUP_UART0_TXD  | 0              | O      |             | 关闭/关闭/关闭                                | 关闭/关闭/关闭                                | 7                           | 1.8V/3.3V            | VDDSHV_CANUART | 是           | LVC MOS        | PU/PD                |
|              |                                                                 | MCU_SPI1_CS2    | 2              | IO     | 1           |                                         |                                         |                             |                      |                |             |                |                      |
|              |                                                                 | MCU_GPIO10      | 7              | IO     | 焊盘          |                                         |                                         |                             |                      |                |             |                |                      |

## 5.3 信号说明

根据引脚多路复用选项的软件配置，许多信号可在多个引脚上使用。

以下列表说明了列标题：

1. 信号名称：通过引脚的信号的名称。

### 备注

每个信号说明表中提供的信号名称和说明表示在引脚上实现并通过 PADCONFIG 寄存器选择的引脚多路复用信号功能。器件子系统可以提供信号功能的二次多路复用，这些表中没有说明这些功能。有关辅助多路复用信号功能的更多信息，请参阅器件 TRM 的相应外设章节。

2. 引脚类型：信号方向和类型：

- I = 输入
- O = 输出
- OD = 输出，具有开漏输出功能
- IO = 输入、输出或同时输入和输出
- IOD = 输入、输出或同时输入和输出，具有开漏输出功能
- IOZ = 输入、输出或同时输入和输出，具有三态输出功能
- OZ = 具有三态输出功能的输出
- A = 模拟
- PWR = 电源
- GND = 接地
- CAP = LDO 电容器

3. 说明：信号说明

4. 焊球：与信号相关的球号

有关 IO 单元配置的更多信息，请参阅器件 TRM 的器件配置一章中的焊盘配置寄存器一节。

### 5.3.1 CPSW3G

#### 5.3.1.1 MAIN 域

表 5-2. CPSW3G0 RGMII1 信号说明

| 信号名称 [1]      | 引脚类型 [2] | 说明 [3]       | AMH 引脚 [4] |
|---------------|----------|--------------|------------|
| RGMII1_RXC    | I        | RGMII 接收时钟   | A16        |
| RGMII1_RX_CTL | I        | RGMII 接收控制   | A15        |
| RGMII1_TXC    | O        | RGMII 发送时钟   | B17        |
| RGMII1_TX_CTL | O        | RGMII 发送控制   | B18        |
| RGMII1_RD0    | I        | RGMII 接收数据 0 | B15        |
| RGMII1_RD1    | I        | RGMII 接收数据 1 | B16        |
| RGMII1_RD2    | I        | RGMII 接收数据 2 | A14        |
| RGMII1_RD3    | I        | RGMII 接收数据 3 | B14        |
| RGMII1_TD0    | O        | RGMII 发送数据 0 | A18        |
| RGMII1_TD1    | O        | RGMII 发送数据 1 | C17        |
| RGMII1_TD2    | O        | RGMII 发送数据 2 | A17        |
| RGMII1_TD3    | O        | RGMII 发送数据 3 | C16        |

**表 5-3. CPSW3G0 RGMII2 信号说明**

| 信号名称 [1]      | 引脚类型 [2] | 说明 [3]       | AMH 引脚 [4] |
|---------------|----------|--------------|------------|
| RGMII2_RXC    | I        | RGMII 接收时钟   | D19        |
| RGMII2_RX_CTL | I        | RGMII 接收控制   | F19        |
| RGMII2_TXC    | O        | RGMII 发送时钟   | D16        |
| RGMII2_TX_CTL | O        | RGMII 发送控制   | A20        |
| RGMII2_RD0    | I        | RGMII 接收数据 0 | E19        |
| RGMII2_RD1    | I        | RGMII 接收数据 1 | E16        |
| RGMII2_RD2    | I        | RGMII 接收数据 2 | E17        |
| RGMII2_RD3    | I        | RGMII 接收数据 3 | C19        |
| RGMII2_TD0    | O        | RGMII 发送数据 0 | B19        |
| RGMII2_TD1    | O        | RGMII 发送数据 1 | A21        |
| RGMII2_TD2    | O        | RGMII 发送数据 2 | D17        |
| RGMII2_TD3    | O        | RGMII 发送数据 3 | A19        |

**表 5-4. CPSW3G0 RMII1 信号说明**

| 信号名称 [1]      | 引脚类型 [2] | 说明 [3]         | AMH 引脚 [4] |
|---------------|----------|----------------|------------|
| RMII1_CRS_DV  | I        | RMII 载波侦听/数据有效 | B17        |
| RMII1_REF_CLK | I        | RMII 基准时钟      | A16        |
| RMII1_RX_ER   | I        | RMII 接收数据错误    | A15        |
| RMII1_TX_EN   | O        | RMII 发送使能      | B18        |
| RMII1_RXD0    | I        | RMII 接收数据 0    | B15        |
| RMII1_RXD1    | I        | RMII 接收数据 1    | B16        |
| RMII1_TXD0    | O        | RMII 发送数据 0    | A18        |
| RMII1_TXD1    | O        | RMII 发送数据 1    | C17        |

**表 5-5. CPSW3G0 RMII2 信号说明**

| 信号名称 [1]      | 引脚类型 [2] | 说明 [3]         | AMH 引脚 [4] |
|---------------|----------|----------------|------------|
| RMII2_CRS_DV  | I        | RMII 载波侦听/数据有效 | D16        |
| RMII2_REF_CLK | I        | RMII 基准时钟      | D19        |
| RMII2_RX_ER   | I        | RMII 接收数据错误    | F19        |
| RMII2_TX_EN   | O        | RMII 发送使能      | A20        |
| RMII2_RXD0    | I        | RMII 接收数据 0    | E19        |
| RMII2_RXD1    | I        | RMII 接收数据 1    | E16        |
| RMII2_TXD0    | O        | RMII 发送数据 0    | B19        |
| RMII2_TXD1    | O        | RMII 发送数据 1    | A21        |

### 5.3.2 CPTS

#### 备注

一些 CPTS 信号直接连接到器件内的 CPTS 模块。其他 CPTS 信号连接到时间同步路由器，并扇出到连接到路由器的外设。输入信号发送到外设，而输出信号则来自外设。有关更多信息，请参阅器件 TRM 的“时间同步”一章中的“时间同步和比较事件”一节。

### 5.3.2.1 MAIN 域

表 5-6. CPTS 信号说明

| 信号名称 [1]                 | 引脚类型 [2] | 说明 [3]                            | AMH 引脚 [4] |
|--------------------------|----------|-----------------------------------|------------|
| CP_GEMAC_CPTS0_RFT_CLK   | I        | CPTS 基准时钟输入                       | C25        |
| CP_GEMAC_CPTS0_TS_COMP   | O        | 来自 CPSW3G0 CPTS 的 CPTS 时间戳计数器比较输出 | E20、H25    |
| CP_GEMAC_CPTS0_TS_SYNC   | O        | 来自 CPSW3G0 CPTS 的 CPTS 时间戳计数器位输出  | B21、H22    |
| CP_GEMAC_CPTS0_HW1TSPUSH | I        | 时间同步路由器的 CPTS 硬件时间戳推送输入           | B20、H23    |
| CP_GEMAC_CPTS0_HW2TSPUSH | I        | 时间同步路由器的 CPTS 硬件时间戳推送输入           | C21、H21    |
| SYNC0_OUT                | O        | 来自时间同步路由器的 CPTS 时间戳生成器位 0 输出      | B25        |
| SYNC1_OUT                | O        | 来自时间同步路由器的 CPTS 时间戳生成器位 1 输出      | C25        |
| SYNC2_OUT                | O        | 来自时间同步路由器的 CPTS 时间戳生成器位 2 输出      | B23        |
| SYNC3_OUT                | O        | 来自时间同步路由器的 CPTS 时间戳生成器位 3 输出      | F20        |

### 5.3.3 CSI-2

#### 5.3.3.1 MAIN 域

表 5-7. CSIRX0 信号说明

| 信号名称 [1]          | 引脚类型 [2] | 说明 [3]                   | AMH 引脚 [4] |
|-------------------|----------|--------------------------|------------|
| CSI0_RXCLKN       | I        | CSI 差分接收时钟输入 ( 负 )       | AE12       |
| CSI0_RXCLKP       | I        | CSI 差分接收时钟输入 ( 正 )       | AE11       |
| CSI0_RXRCALIB (1) | A        | CSI 引脚连接到外部电阻器，用于片上电阻器校准 | AA15       |
| CSI0_RXN0         | I        | CSI 差分接收输入 ( 负 )         | AB11       |
| CSI0_RXN1         | I        | CSI 差分接收输入 ( 负 )         | AC10       |
| CSI0_RXN2         | I        | CSI 差分接收输入 ( 负 )         | AA10       |
| CSI0_RXN3         | I        | CSI 差分接收输入 ( 负 )         | AD9        |
| CSI0_RXP0         | I        | CSI 差分接收输入 ( 正 )         | AB10       |
| CSI0_RXP1         | I        | CSI 差分接收输入 ( 正 )         | AC9        |
| CSI0_RXP2         | I        | CSI 差分接收输入 ( 正 )         | AA9        |
| CSI0_RXP3         | I        | CSI 差分接收输入 ( 正 )         | AD8        |

(1) 必须在该引脚和 VSS 之间连接一个外部  $499\Omega \pm 1\%$  电阻器，该电阻器的最大功耗为  $7.2\text{mW}$ 。不应向该引脚施加外部电压。

### 5.3.4 DDRSS

#### 5.3.4.1 MAIN 域

表 5-8. DDRSS0 信号说明

| 信号名称 [1]       | 引脚类型 [2] | 说明 [3]                  | AMH 引脚 [4] |
|----------------|----------|-------------------------|------------|
| DDR0_ACT_n     | O        | DDRSS 激活命令              | T6         |
| DDR0_ALERT_n   | IO       | DDRSS 警报                | K3         |
| DDR0_CAS_n (1) | O        | DDR4 列地址选通/LPDDR4 片选 1B | T5         |
| DDR0_PAR       | O        | DDRSS 命令和地址奇偶校验         | T1         |
| DDR0_RAS_n (1) | O        | DDR4 行地址选通/LPDDR4 片选 0B | P6         |
| DDR0_WE_n      | O        | DDRSS 写入使能              | T4         |
| DDR0_A0        | O        | DDRSS 地址总线              | K5         |
| DDR0_A1        | O        | DDRSS 地址总线              | L2         |
| DDR0_A2        | O        | DDRSS 地址总线              | L3         |

**表 5-8. DDRSS0 信号说明 (续)**

| 信号名称 [1]                  | 引脚类型 [2] | 说明 [3]                 | AMH 引脚 [4] |
|---------------------------|----------|------------------------|------------|
| DDR0_A3                   | O        | DDRSS 地址总线             | M2         |
| DDR0_A4                   | O        | DDRSS 地址总线             | N2         |
| DDR0_A5                   | O        | DDRSS 地址总线             | K2         |
| DDR0_A6                   | O        | DDRSS 地址总线             | N3         |
| DDR0_A7                   | O        | DDRSS 地址总线             | L1         |
| DDR0_A8                   | O        | DDRSS 地址总线             | M1         |
| DDR0_A9                   | O        | DDRSS 地址总线             | T2         |
| DDR0_A10                  | O        | DDRSS 地址总线             | R2         |
| DDR0_A11                  | O        | DDRSS 地址总线             | N5         |
| DDR0_A12                  | O        | DDRSS 地址总线             | P3         |
| DDR0_A13                  | O        | DDRSS 地址总线             | P2         |
| DDR0_BA0                  | O        | DDRSS 存储库地址            | N6         |
| DDR0_BA1                  | O        | DDRSS 存储库地址            | K4         |
| DDR0_BG0                  | O        | DDRSS 存储库组             | Y6         |
| DDR0_BG1                  | O        | DDRSS 存储库组             | U6         |
| DDR0_CAL0 <sup>(2)</sup>  | A        | IO 焊盘校准电阻              | Y5         |
| DDR0_CK0                  | O        | DDRSS 时钟               | R1         |
| DDR0_CK0_n                | O        | DDRSS 负时钟              | P1         |
| DDR0_CKE0                 | O        | DDRSS 时钟使能             | N4         |
| DDR0_CKE1                 | O        | DDRSS 时钟使能             | P5         |
| DDR0_CS0_n <sup>(1)</sup> | O        | DDR4 片选 0/LPDDR4 片选 0A | L6         |
| DDR0_CS1_n <sup>(1)</sup> | O        | DDR4 片选 1/LPDDR4 片选 1A | T3         |
| DDR0_DM0                  | IO       | DDRSS 数据掩码             | C3         |
| DDR0_DM1                  | IO       | DDRSS 数据掩码             | H3         |
| DDR0_DM2                  | IO       | DDRSS 数据掩码             | V4         |
| DDR0_DM3                  | IO       | DDRSS 数据掩码             | AD1        |
| DDR0_DQ0                  | IO       | DDRSS 数据               | B2         |
| DDR0_DQ1                  | IO       | DDRSS 数据               | A3         |
| DDR0_DQ2                  | IO       | DDRSS 数据               | A4         |
| DDR0_DQ3                  | IO       | DDRSS 数据               | A5         |
| DDR0_DQ4                  | IO       | DDRSS 数据               | A2         |
| DDR0_DQ5                  | IO       | DDRSS 数据               | B4         |
| DDR0_DQ6                  | IO       | DDRSS 数据               | D2         |
| DDR0_DQ7                  | IO       | DDRSS 数据               | C4         |
| DDR0_DQ8                  | IO       | DDRSS 数据               | E2         |
| DDR0_DQ9                  | IO       | DDRSS 数据               | F1         |
| DDR0_DQ10                 | IO       | DDRSS 数据               | G5         |
| DDR0_DQ11                 | IO       | DDRSS 数据               | F2         |
| DDR0_DQ12                 | IO       | DDRSS 数据               | G3         |
| DDR0_DQ13                 | IO       | DDRSS 数据               | H4         |
| DDR0_DQ14                 | IO       | DDRSS 数据               | J2         |
| DDR0_DQ15                 | IO       | DDRSS 数据               | G2         |

表 5-8. DDRSS0 信号说明 (续)

| 信号名称 [1]      | 引脚类型 [2] | 说明 [3]              | AMH 引脚 [4] |
|---------------|----------|---------------------|------------|
| DDR0_DQ16     | IO       | DDRSS 数据            | U2         |
| DDR0_DQ17     | IO       | DDRSS 数据            | U3         |
| DDR0_DQ18     | IO       | DDRSS 数据            | U5         |
| DDR0_DQ19     | IO       | DDRSS 数据            | V5         |
| DDR0_DQ20     | IO       | DDRSS 数据            | V2         |
| DDR0_DQ21     | IO       | DDRSS 数据            | Y2         |
| DDR0_DQ22     | IO       | DDRSS 数据            | Y3         |
| DDR0_DQ23     | IO       | DDRSS 数据            | AA4        |
| DDR0_DQ24     | IO       | DDRSS 数据            | AC2        |
| DDR0_DQ25     | IO       | DDRSS 数据            | AA2        |
| DDR0_DQ26     | IO       | DDRSS 数据            | AC4        |
| DDR0_DQ27     | IO       | DDRSS 数据            | AD2        |
| DDR0_DQ28     | IO       | DDRSS 数据            | AD3        |
| DDR0_DQ29     | IO       | DDRSS 数据            | AC3        |
| DDR0_DQ30     | IO       | DDRSS 数据            | AE4        |
| DDR0_DQ31     | IO       | DDRSS 数据            | AE3        |
| DDR0_DQS0     | IO       | DDRSS 数据选通          | D1         |
| DDR0_DQS0_n   | IO       | DDRSS 互补数据选通        | C1         |
| DDR0_DQS1     | IO       | DDRSS 数据选通          | J1         |
| DDR0_DQS1_n   | IO       | DDRSS 互补数据选通        | H1         |
| DDR0_DQS2     | IO       | DDRSS 数据选通          | W1         |
| DDR0_DQS2_n   | IO       | DDRSS 互补数据选通        | V1         |
| DDR0_DQS3     | IO       | DDRSS 数据选通          | AA1        |
| DDR0_DQS3_n   | IO       | DDRSS 互补数据选通        | AB1        |
| DDR0_ODT0     | O        | 用于片选 0 的 DDRSS 片上端接 | L5         |
| DDR0_ODT1     | O        | 用于片选 1 的 DDRSS 片上端接 | V6         |
| DDR0_RESET0_n | O        | DDRSS 复位            | AA5        |

- (1) 当配置为与 DDR4 存储器器件一起运行时，DDRSS 在列地址选通、行地址选通、片选 0 和片选 1 上实现不同的信号功能。当 DDRSS 配置为与 LPDDR4 存储器器件一起运行时，这些信号分别充当片选 1B、片选 0B、片选 0A 和片选 1A。有关更多信息，请参阅 [节 8.2.1 “DDR 电路板设计和布局布线指南”](#)。
- (2) 必须在该引脚和 VSS 之间连接一个外部  $240\Omega \pm 1\%$  电阻。不应向该引脚施加外部电压。

### 5.3.5 DSI

#### 5.3.5.1 MAIN 域

表 5-9. DSITX0 信号说明

| 信号名称 [1]                     | 引脚类型 [2] | 说明 [3]                   | AMH 引脚 [4] |
|------------------------------|----------|--------------------------|------------|
| DSI0_TXCLKN                  | IO       | DSI 差分发送时钟输出 ( 负 )       | AA12       |
| DSI0_TXCLKP                  | IO       | DSI 差分发送时钟输出 ( 正 )       | AA13       |
| DSI0_TXRCALIB <sup>(1)</sup> | A        | DSI 引脚连接到外部电阻器，用于片上电阻器校准 | Y16        |
| DSI0_TXN0                    | IO       | DSI 差分发送输出 ( 负 )         | AD11       |
| DSI0_TXN1                    | IO       | DSI 差分发送输出 ( 负 )         | AB13       |
| DSI0_TXN2                    | IO       | DSI 差分发送输出 ( 负 )         | AC12       |
| DSI0_TXN3                    | IO       | DSI 差分发送输出 ( 负 )         | AE14       |

**表 5-9. DSITX0 信号说明 (续)**

| 信号名称 [1]  | 引脚类型 [2] | 说明 [3]         | AMH 引脚 [4] |
|-----------|----------|----------------|------------|
| DSI0_TXP0 | IO       | DSI 差分发送输出 (正) | AD12       |
| DSI0_TXP1 | IO       | DSI 差分发送输出 (正) | AB14       |
| DSI0_TXP2 | IO       | DSI 差分发送输出 (正) | AC13       |
| DSI0_TXP3 | IO       | DSI 差分发送输出 (正) | AE15       |

(1) 必须在该引脚和 VSS 之间连接一个外部  $499\Omega \pm 1\%$  电阻器，该电阻器的最大功耗为  $7.2\text{mW}$ 。不应向该引脚施加外部电压。

### 5.3.6 DSS

#### 5.3.6.1 MAIN 域

**表 5-10. DSS0 信号说明**

| 信号名称 [1]        | 引脚类型 [2] | 说明 [3]       | AMH 引脚 [4] |
|-----------------|----------|--------------|------------|
| VOUT0_DE        | O        | 视频输出数据使能     | W21        |
| VOUT0_EXTPCLKIN | I        | 视频输出外部像素时钟输入 | AD24       |
| VOUT0_HSYNC     | O        | 视频输出水平同步     | AC20       |
| VOUT0_PCLK      | O        | 视频输出像素时钟输出   | Y21        |
| VOUT0_VSYNC     | O        | 视频输出垂直同步     | W20        |
| VOUT0_DATA0     | O        | 视频输出数据 0     | AE24       |
| VOUT0_DATA1     | O        | 视频输出数据 1     | W23        |
| VOUT0_DATA2     | O        | 视频输出数据 2     | AA23       |
| VOUT0_DATA3     | O        | 视频输出数据 3     | Y23        |
| VOUT0_DATA4     | O        | 视频输出数据 4     | AB23       |
| VOUT0_DATA5     | O        | 视频输出数据 5     | AD23       |
| VOUT0_DATA6     | O        | 视频输出数据 6     | AC23       |
| VOUT0_DATA7     | O        | 视频输出数据 7     | AE23       |
| VOUT0_DATA8     | O        | 视频输出数据 8     | AE22       |
| VOUT0_DATA9     | O        | 视频输出数据 9     | AC22       |
| VOUT0_DATA10    | O        | 视频输出数据 10    | W22        |
| VOUT0_DATA11    | O        | 视频输出数据 11    | AE21       |
| VOUT0_DATA12    | O        | 视频输出数据 12    | AD21       |
| VOUT0_DATA13    | O        | 视频输出数据 13    | AC21       |
| VOUT0_DATA14    | O        | 视频输出数据 14    | AA20       |
| VOUT0_DATA15    | O        | 视频输出数据 15    | Y20        |
| VOUT0_DATA16    | O        | 视频输出数据 16    | AC25       |
| VOUT0_DATA17    | O        | 视频输出数据 17    | AB25       |
| VOUT0_DATA18    | O        | 视频输出数据 18    | AA25       |
| VOUT0_DATA19    | O        | 视频输出数据 19    | W24        |
| VOUT0_DATA20    | O        | 视频输出数据 20    | Y24        |
| VOUT0_DATA21    | O        | 视频输出数据 21    | AD25       |
| VOUT0_DATA22    | O        | 视频输出数据 22    | AB24       |
| VOUT0_DATA23    | O        | 视频输出数据 23    | AC24       |

### 5.3.7 ECAP

#### 5.3.7.1 MAIN 域

表 5-11. ECAP0 信号说明

| 信号名称 [1]          | 引脚类型 [2] | 说明 [3]                           | AMH 引脚 [4] |
|-------------------|----------|----------------------------------|------------|
| ECAP0_IN_APWM_OUT | IO       | 增强型捕获 (ECAP) 输入或辅助 PWM (APWM) 输出 | C25、E20    |

表 5-12. ECAP1 信号说明

| 信号名称 [1]          | 引脚类型 [2] | 说明 [3]                           | AMH 引脚 [4]          |
|-------------------|----------|----------------------------------|---------------------|
| ECAP1_IN_APWM_OUT | IO       | 增强型捕获 (ECAP) 输入或辅助 PWM (APWM) 输出 | A22、B25、D25、E24、H23 |

表 5-13. ECAP2 信号说明

| 信号名称 [1]          | 引脚类型 [2] | 说明 [3]                           | AMH 引脚 [4]          |
|-------------------|----------|----------------------------------|---------------------|
| ECAP2_IN_APWM_OUT | IO       | 增强型捕获 (ECAP) 输入或辅助 PWM (APWM) 输出 | A24、B22、E25、F24、H21 |

### 5.3.8 仿真和调试

#### 5.3.8.1 MAIN 域

表 5-14. 布线信号说明

| 信号名称 [1]   | 引脚类型 [2] | 说明 [3]  | AMH 引脚 [4] |
|------------|----------|---------|------------|
| TRC_CLK    | O        | 跟踪时钟    | U22        |
| TRC_CTL    | O        | 跟踪控制    | U21        |
| TRC_DATA0  | O        | 跟踪数据 0  | U20        |
| TRC_DATA1  | O        | 跟踪数据 1  | V25        |
| TRC_DATA2  | O        | 跟踪数据 2  | T20        |
| TRC_DATA3  | O        | 跟踪数据 3  | T21        |
| TRC_DATA4  | O        | 跟踪数据 4  | V24        |
| TRC_DATA5  | O        | 跟踪数据 5  | W25        |
| TRC_DATA6  | O        | 跟踪数据 6  | Y25        |
| TRC_DATA7  | O        | 跟踪数据 7  | R25        |
| TRC_DATA8  | O        | 跟踪数据 8  | R24        |
| TRC_DATA9  | O        | 跟踪数据 9  | T25        |
| TRC_DATA10 | O        | 跟踪数据 10 | U24        |
| TRC_DATA11 | O        | 跟踪数据 11 | T24        |
| TRC_DATA12 | O        | 跟踪数据 12 | AA24       |
| TRC_DATA13 | O        | 跟踪数据 13 | P24        |
| TRC_DATA14 | O        | 跟踪数据 14 | P25        |
| TRC_DATA15 | O        | 跟踪数据 15 | T23        |
| TRC_DATA16 | O        | 跟踪数据 16 | U23        |
| TRC_DATA17 | O        | 跟踪数据 17 | T22        |
| TRC_DATA18 | O        | 跟踪数据 18 | U25        |
| TRC_DATA19 | O        | 跟踪数据 19 | AC24       |
| TRC_DATA20 | O        | 跟踪数据 20 | AB24       |
| TRC_DATA21 | O        | 跟踪数据 21 | AD25       |
| TRC_DATA22 | O        | 跟踪数据 22 | Y24        |

**表 5-14. 布线信号说明 (续)**

| 信号名称 [1]   | 引脚类型 [2] | 说明 [3]  | AMH 引脚 [4] |
|------------|----------|---------|------------|
| TRC_DATA23 | O        | 跟踪数据 23 | W24        |

### 5.3.8.2 MCU 域

**表 5-15. JTAG 信号说明**

| 信号名称 [1] | 引脚类型 [2] | 说明 [3]        | AMH 引脚 [4] |
|----------|----------|---------------|------------|
| EMU0     | IO       | 仿真控制 0        | B12        |
| EMU1     | IO       | 仿真控制 1        | D13        |
| TCK      | I        | JTAG 测试时钟输入   | C13        |
| TDI      | I        | JTAG 测试数据输入   | E13        |
| TDO      | OZ       | JTAG 测试数据输出   | C14        |
| TMS      | I        | JTAG 测试模式选择输入 | E14        |
| TRSTn    | I        | JTAG 复位       | B13        |

### 5.3.9 EPWM

#### 5.3.9.1 MAIN 域

**表 5-16. EPWM 信号说明**

| 信号名称 [1]       | 引脚类型 [2] | 说明 [3]                 | AMH 引脚 [4] |
|----------------|----------|------------------------|------------|
| EHRPWM_SOCA    | O        | EHRPWM 转换启动 A          | B25        |
| EHRPWM_SOCB    | O        | EHRPWM 转换启动 B          | A24        |
| EHRPWM_TZn_IN0 | I        | EHRPWM 触发区输入 0 (低电平有效) | C21、K24    |
| EHRPWM_TZn_IN1 | I        | EHRPWM 触发区输入 1 (低电平有效) | J25        |
| EHRPWM_TZn_IN2 | I        | EHRPWM 触发区输入 2 (低电平有效) | K25        |
| EHRPWM_TZn_IN3 | I        | EHRPWM 触发区输入 3 (低电平有效) | B23        |
| EHRPWM_TZn_IN4 | I        | EHRPWM 触发区输入 4 (低电平有效) | F20        |
| EHRPWM_TZn_IN5 | I        | EHRPWM 触发区输入 5 (低电平有效) | E20        |

**表 5-17. EPWM0 信号说明**

| 信号名称 [1]      | 引脚类型 [2] | 说明 [3]                | AMH 引脚 [4]  |
|---------------|----------|-----------------------|-------------|
| EHRPWM0_A     | IO       | EHRPWM 输出 A           | D20、G23、L21 |
| EHRPWM0_B     | IO       | EHRPWM 输出 B           | E20、G20、L20 |
| EHRPWM0_SYNCI | I        | 从外部引脚到 EHRPWM 模块的同步输入 | C24、K21     |
| EHRPWM0_SYNC0 | O        | 从 EHRPWM 模块到外部引脚的同步输出 | B24、K24     |

**表 5-18. EPWM1 信号说明**

| 信号名称 [1]  | 引脚类型 [2] | 说明 [3]      | AMH 引脚 [4]  |
|-----------|----------|-------------|-------------|
| EHRPWM1_A | IO       | EHRPWM 输出 A | B21、E24、K22 |
| EHRPWM1_B | IO       | EHRPWM 输出 B | B20、F23、K23 |

**表 5-19. EPWM2 信号说明**

| 信号名称 [1]  | 引脚类型 [2] | 说明 [3]      | AMH 引脚 [4]  |
|-----------|----------|-------------|-------------|
| EHRPWM2_A | IO       | EHRPWM 输出 A | A22、C24、J25 |
| EHRPWM2_B | IO       | EHRPWM 输出 B | B22、B24、K25 |

### 5.3.10 EQEP

#### 5.3.10.1 MAIN 域

表 5-20. EQEP0 信号说明

| 信号名称 [1]               | 引脚类型 [2] | 说明 [3]      | AMH 引脚 [4] |
|------------------------|----------|-------------|------------|
| EQEP0_A <sup>(1)</sup> | I        | EQEP 正交输入 A | D25        |
| EQEP0_B <sup>(1)</sup> | I        | EQEP 正交输入 B | E25        |
| EQEP0_I <sup>(1)</sup> | IO       | EQEP 索引     | F23        |
| EQEP0_S <sup>(1)</sup> | IO       | EQEP 选通     | E24        |

(1) 该 EQEP 输入信号具有去抖功能。有关 I/O 去抖配置的更多信息，请参阅 TRM 器件配置一章。

表 5-21. EQEP1 信号说明

| 信号名称 [1]               | 引脚类型 [2] | 说明 [3]      | AMH 引脚 [4] |
|------------------------|----------|-------------|------------|
| EQEP1_A <sup>(1)</sup> | I        | EQEP 正交输入 A | F24        |
| EQEP1_B <sup>(1)</sup> | I        | EQEP 正交输入 B | F25        |
| EQEP1_I <sup>(1)</sup> | IO       | EQEP 索引     | G20        |
| EQEP1_S <sup>(1)</sup> | IO       | EQEP 选通     | G23        |

(1) 该 EQEP 输入信号具有去抖功能。有关 I/O 去抖配置的更多信息，请参阅 TRM 器件配置一章。

表 5-22. EQEP2 信号说明

| 信号名称 [1]               | 引脚类型 [2] | 说明 [3]      | AMH 引脚 [4]        |
|------------------------|----------|-------------|-------------------|
| EQEP2_A <sup>(1)</sup> | I        | EQEP 正交输入 A | AC23、B25、E17      |
| EQEP2_B <sup>(1)</sup> | I        | EQEP 正交输入 B | A24、AE23、C19      |
| EQEP2_I <sup>(1)</sup> | IO       | EQEP 索引     | AB23、AD24、B23、D17 |
| EQEP2_S <sup>(1)</sup> | IO       | EQEP 选通     | A19、AD23、F20、P25  |

(1) 该 EQEP 输入信号具有去抖功能。有关 I/O 去抖配置的更多信息，请参阅 TRM 器件配置一章。

### 5.3.11 GPIO

#### 5.3.11.1 MAIN 域

表 5-23. GPIO0 信号说明

| 信号名称 [1] | 引脚类型 [2] | 说明 [3]  | AMH 引脚 [4] |
|----------|----------|---------|------------|
| GPIO0_0  | IO       | 通用输入/输出 | P23        |
| GPIO0_1  | IO       | 通用输入/输出 | N23        |
| GPIO0_2  | IO       | 通用输入/输出 | P22        |
| GPIO0_3  | IO       | 通用输入/输出 | L25        |
| GPIO0_4  | IO       | 通用输入/输出 | N24        |
| GPIO0_5  | IO       | 通用输入/输出 | N25        |
| GPIO0_6  | IO       | 通用输入/输出 | M24        |
| GPIO0_7  | IO       | 通用输入/输出 | N21        |
| GPIO0_8  | IO       | 通用输入/输出 | N22        |
| GPIO0_9  | IO       | 通用输入/输出 | P21        |
| GPIO0_10 | IO       | 通用输入/输出 | N20        |

**表 5-23. GPIO0 信号说明 (续)**

| 信号名称 [1]                | 引脚类型 [2] | 说明 [3]  | AMH 引脚 [4] |
|-------------------------|----------|---------|------------|
| GPIO0_11                | IO       | 通用输入/输出 | M25        |
| GPIO0_12                | IO       | 通用输入/输出 | L24        |
| GPIO0_13 <sup>(1)</sup> | IO       | 通用输入/输出 | L22        |
| GPIO0_14 <sup>(1)</sup> | IO       | 通用输入/输出 | L23        |
| GPIO0_15                | IO       | 通用输入/输出 | U22        |
| GPIO0_16                | IO       | 通用输入/输出 | U21        |
| GPIO0_17                | IO       | 通用输入/输出 | U20        |
| GPIO0_18                | IO       | 通用输入/输出 | V25        |
| GPIO0_19                | IO       | 通用输入/输出 | T20        |
| GPIO0_20                | IO       | 通用输入/输出 | T21        |
| GPIO0_21                | IO       | 通用输入/输出 | V24        |
| GPIO0_22                | IO       | 通用输入/输出 | W25        |
| GPIO0_23                | IO       | 通用输入/输出 | AC25       |
| GPIO0_24                | IO       | 通用输入/输出 | AB25       |
| GPIO0_25                | IO       | 通用输入/输出 | AA25       |
| GPIO0_26                | IO       | 通用输入/输出 | W24        |
| GPIO0_27                | IO       | 通用输入/输出 | Y24        |
| GPIO0_28                | IO       | 通用输入/输出 | AD25       |
| GPIO0_29                | IO       | 通用输入/输出 | AB24       |
| GPIO0_30                | IO       | 通用输入/输出 | AC24       |
| GPIO0_31                | IO       | 通用输入/输出 | Y25        |
| GPIO0_32                | IO       | 通用输入/输出 | R25        |
| GPIO0_33                | IO       | 通用输入/输出 | R24        |
| GPIO0_34                | IO       | 通用输入/输出 | T25        |
| GPIO0_35                | IO       | 通用输入/输出 | U24        |
| GPIO0_36                | IO       | 通用输入/输出 | T24        |
| GPIO0_37                | IO       | 通用输入/输出 | AA24       |
| GPIO0_38                | IO       | 通用输入/输出 | AD24       |
| GPIO0_39                | IO       | 通用输入/输出 | P24        |
| GPIO0_40                | IO       | 通用输入/输出 | P25        |
| GPIO0_41                | IO       | 通用输入/输出 | T23        |
| GPIO0_42                | IO       | 通用输入/输出 | U23        |
| GPIO0_43 <sup>(1)</sup> | IO       | 通用输入/输出 | T22        |
| GPIO0_44 <sup>(1)</sup> | IO       | 通用输入/输出 | U25        |
| GPIO0_45                | IO       | 通用输入/输出 | AE24       |
| GPIO0_46                | IO       | 通用输入/输出 | W23        |
| GPIO0_47                | IO       | 通用输入/输出 | AA23       |
| GPIO0_48                | IO       | 通用输入/输出 | Y23        |
| GPIO0_49                | IO       | 通用输入/输出 | AB23       |
| GPIO0_50                | IO       | 通用输入/输出 | AD23       |
| GPIO0_51                | IO       | 通用输入/输出 | AC23       |
| GPIO0_52                | IO       | 通用输入/输出 | AE23       |

**表 5-23. GPIO0 信号说明 (续)**

| 信号名称 [1]                | 引脚类型 [2] | 说明 [3]  | AMH 引脚 [4] |
|-------------------------|----------|---------|------------|
| GPIO0_53                | IO       | 通用输入/输出 | AE22       |
| GPIO0_54                | IO       | 通用输入/输出 | AC22       |
| GPIO0_55                | IO       | 通用输入/输出 | W22        |
| GPIO0_56                | IO       | 通用输入/输出 | AE21       |
| GPIO0_57                | IO       | 通用输入/输出 | AD21       |
| GPIO0_58                | IO       | 通用输入/输出 | AC21       |
| GPIO0_59                | IO       | 通用输入/输出 | AA20       |
| GPIO0_60                | IO       | 通用输入/输出 | Y20        |
| GPIO0_61                | IO       | 通用输入/输出 | AC20       |
| GPIO0_62                | IO       | 通用输入/输出 | W21        |
| GPIO0_63                | IO       | 通用输入/输出 | W20        |
| GPIO0_64                | IO       | 通用输入/输出 | Y21        |
| GPIO0_65 <sup>(1)</sup> | IO       | 通用输入/输出 | L21        |
| GPIO0_66 <sup>(1)</sup> | IO       | 通用输入/输出 | L20        |
| GPIO0_67 <sup>(1)</sup> | IO       | 通用输入/输出 | K22        |
| GPIO0_68 <sup>(1)</sup> | IO       | 通用输入/输出 | K23        |
| GPIO0_69 <sup>(1)</sup> | IO       | 通用输入/输出 | K21        |
| GPIO0_70 <sup>(1)</sup> | IO       | 通用输入/输出 | K24        |
| GPIO0_71 <sup>(1)</sup> | IO       | 通用输入/输出 | J25        |
| GPIO0_72 <sup>(1)</sup> | IO       | 通用输入/输出 | K25        |
| GPIO0_73                | IO       | 通用输入/输出 | B18        |
| GPIO0_74                | IO       | 通用输入/输出 | B17        |
| GPIO0_75                | IO       | 通用输入/输出 | A18        |
| GPIO0_76                | IO       | 通用输入/输出 | C17        |
| GPIO0_77                | IO       | 通用输入/输出 | A17        |
| GPIO0_78                | IO       | 通用输入/输出 | C16        |
| GPIO0_79                | IO       | 通用输入/输出 | A15        |
| GPIO0_80                | IO       | 通用输入/输出 | A16        |
| GPIO0_81                | IO       | 通用输入/输出 | B15        |
| GPIO0_82                | IO       | 通用输入/输出 | B16        |
| GPIO0_83                | IO       | 通用输入/输出 | A14        |
| GPIO0_84                | IO       | 通用输入/输出 | B14        |
| GPIO0_85                | IO       | 通用输入/输出 | F16        |
| GPIO0_86                | IO       | 通用输入/输出 | F17        |
| GPIO0_87                | IO       | 通用输入/输出 | A20        |
| GPIO0_88                | IO       | 通用输入/输出 | D16        |
| GPIO0_89                | IO       | 通用输入/输出 | B19        |
| GPIO0_90                | IO       | 通用输入/输出 | A21        |
| GPIO0_91                | IO       | 通用输入/输出 | D17        |

(1) 该 GPIO 输入信号具有去抖功能。有关 I/O 去抖配置的更多信息，请参阅 TRM 器件配置一章。

**表 5-24. GPIO1 信号说明**

| 信号名称 [1]                | 引脚类型 [2] | 说明 [3]  | AMH 引脚 [4] |
|-------------------------|----------|---------|------------|
| GPIO1_0                 | IO       | 通用输入/输出 | A19        |
| GPIO1_1                 | IO       | 通用输入/输出 | F19        |
| GPIO1_2                 | IO       | 通用输入/输出 | D19        |
| GPIO1_3                 | IO       | 通用输入/输出 | E19        |
| GPIO1_4                 | IO       | 通用输入/输出 | E16        |
| GPIO1_5                 | IO       | 通用输入/输出 | E17        |
| GPIO1_6                 | IO       | 通用输入/输出 | C19        |
| GPIO1_7                 | IO       | 通用输入/输出 | D25        |
| GPIO1_8                 | IO       | 通用输入/输出 | E25        |
| GPIO1_9                 | IO       | 通用输入/输出 | E24        |
| GPIO1_10                | IO       | 通用输入/输出 | F23        |
| GPIO1_11                | IO       | 通用输入/输出 | F24        |
| GPIO1_12                | IO       | 通用输入/输出 | F25        |
| GPIO1_13                | IO       | 通用输入/输出 | G23        |
| GPIO1_14                | IO       | 通用输入/输出 | G20        |
| GPIO1_15                | IO       | 通用输入/输出 | D20        |
| GPIO1_16 <sup>(1)</sup> | IO       | 通用输入/输出 | E20        |
| GPIO1_17                | IO       | 通用输入/输出 | B21        |
| GPIO1_18                | IO       | 通用输入/输出 | B20        |
| GPIO1_19                | IO       | 通用输入/输出 | C21        |
| GPIO1_20                | IO       | 通用输入/输出 | A22        |
| GPIO1_21                | IO       | 通用输入/输出 | B22        |
| GPIO1_22                | IO       | 通用输入/输出 | A23        |
| GPIO1_23                | IO       | 通用输入/输出 | C22        |
| GPIO1_24                | IO       | 通用输入/输出 | B23        |
| GPIO1_25                | IO       | 通用输入/输出 | F20        |
| GPIO1_26                | IO       | 通用输入/输出 | B25        |
| GPIO1_27                | IO       | 通用输入/输出 | A24        |
| GPIO1_28                | IO       | 通用输入/输出 | C24        |
| GPIO1_29                | IO       | 通用输入/输出 | B24        |
| GPIO1_30                | IO       | 通用输入/输出 | C25        |
| GPIO1_31 <sup>(1)</sup> | IOD      | 通用输入/输出 | C23        |
| GPIO1_42 <sup>(1)</sup> | IO       | 通用输入/输出 | H25        |
| GPIO1_43 <sup>(1)</sup> | IO       | 通用输入/输出 | H22        |
| GPIO1_44 <sup>(1)</sup> | IO       | 通用输入/输出 | H23        |
| GPIO1_45 <sup>(1)</sup> | IO       | 通用输入/输出 | H21        |
| GPIO1_46 <sup>(1)</sup> | IO       | 通用输入/输出 | J24        |
| GPIO1_47 <sup>(1)</sup> | IO       | 通用输入/输出 | H20        |
| GPIO1_48 <sup>(1)</sup> | IO       | 通用输入/输出 | D23        |
| GPIO1_49 <sup>(1)</sup> | IO       | 通用输入/输出 | D24        |
| GPIO1_50                | IO       | 通用输入/输出 | G22        |

表 5-24. GPIO1 信号说明 (续)

| 信号名称 [1] | 引脚类型 [2] | 说明 [3]  | AMH 引脚 [4] |
|----------|----------|---------|------------|
| GPIO1_51 | IO       | 通用输入/输出 | G21        |

(1) 该 GPIO 输入信号具有去抖功能。有关 I/O 去抖配置的更多信息，请参阅 TRM 器件配置一章。

### 5.3.11.2 MCU 域

表 5-25. MCU\_GPIO0 信号说明

| 信号名称 [1]         | 引脚类型 [2] | 说明 [3]  | AMH 引脚 [4] |
|------------------|----------|---------|------------|
| MCU_GPIO0_0 (1)  | IO       | 通用输入/输出 | B10        |
| MCU_GPIO0_1 (1)  | IO       | 通用输入/输出 | E10        |
| MCU_GPIO0_2      | IO       | 通用输入/输出 | C10        |
| MCU_GPIO0_3      | IO       | 通用输入/输出 | B11        |
| MCU_GPIO0_4      | IO       | 通用输入/输出 | D10        |
| MCU_GPIO0_5      | IO       | 通用输入/输出 | B6         |
| MCU_GPIO0_6      | IO       | 通用输入/输出 | C8         |
| MCU_GPIO0_7 (1)  | IO       | 通用输入/输出 | B8         |
| MCU_GPIO0_8 (1)  | IO       | 通用输入/输出 | B7         |
| MCU_GPIO0_9      | IO       | 通用输入/输出 | D8         |
| MCU_GPIO0_10     | IO       | 通用输入/输出 | D7         |
| MCU_GPIO0_11 (1) | IO       | 通用输入/输出 | C7         |
| MCU_GPIO0_12 (1) | IO       | 通用输入/输出 | C6         |
| MCU_GPIO0_13     | IO       | 通用输入/输出 | E8         |
| MCU_GPIO0_14     | IO       | 通用输入/输出 | D6         |
| MCU_GPIO0_15 (1) | IO       | 通用输入/输出 | F8         |
| MCU_GPIO0_16 (1) | IO       | 通用输入/输出 | E7         |
| MCU_GPIO0_17     | IOD      | 通用输入/输出 | E11        |
| MCU_GPIO0_18     | IOD      | 通用输入/输出 | D11        |
| MCU_GPIO0_19     | IOD      | 通用输入/输出 | A13        |
| MCU_GPIO0_20     | IOD      | 通用输入/输出 | C11        |
| MCU_GPIO0_21     | IO       | 通用输入/输出 | F14        |
| MCU_GPIO0_22     | IO       | 通用输入/输出 | B9         |
| MCU_GPIO0_23     | IO       | 通用输入/输出 | F13        |

(1) 该 GPIO 输入信号具有去抖功能。有关 I/O 去抖配置的更多信息，请参阅 TRM 器件配置一章。

### 5.3.12 GPMC

#### 5.3.12.1 MAIN 域

表 5-26. GPMC0 信号说明

| 信号名称 [1]       | 引脚类型 [2] | 说明 [3]                          | AMH 引脚 [4] |
|----------------|----------|---------------------------------|------------|
| GPMC0_ADVn_ALE | O        | GPMC 地址有效 (低电平有效) 或地址锁存使能       | R25        |
| GPMC0_CLK      | O        | GPMC 时钟                         | Y25        |
| GPMC0_DIR      | O        | GPMC 数据总线信号方向控制                 | P25        |
| GPMC0_FCLK_MUX | O        | GPMC 功能时钟输出                     | Y25        |
| GPMC0_OEn_REn  | O        | GPMC 输出使能 (低电平有效) 或读取使能 (低电平有效) | R24        |
| GPMC0_WEn      | O        | GPMC 写入使能 (低电平有效)               | T25        |

**表 5-26. GPMC0 信号说明 (续)**

| 信号名称 [1]  | 引脚类型 [2] | 说明 [3]                                                | AMH 引脚 [4] |
|-----------|----------|-------------------------------------------------------|------------|
| GPMC0_WPn | O        | GPMC 闪存写保护 (低电平有效)                                    | P24        |
| GPMC0_A0  | OZ       | GPMC 地址 0 输出。仅用于有效寻址 8 位数据非多路复用存储器                    | AE24       |
| GPMC0_A1  | OZ       | A/D 非多路复用模式下为 GPMC 地址 1 输出, A/D 多路复用模式下为地址 17         | W23        |
| GPMC0_A2  | OZ       | A/D 非多路复用模式下为 GPMC 地址 2 输出, A/D 多路复用模式下为地址 18         | AA23       |
| GPMC0_A3  | OZ       | A/D 非多路复用模式下为 GPMC 地址 3 输出, A/D 多路复用模式下为地址 19         | Y23        |
| GPMC0_A4  | OZ       | A/D 非多路复用模式下为 GPMC 地址 4 输出, A/D 多路复用模式下为地址 20         | AB23       |
| GPMC0_A5  | OZ       | A/D 非多路复用模式下为 GPMC 地址 5 输出, A/D 多路复用模式下为地址 21         | AD23       |
| GPMC0_A6  | OZ       | A/D 非多路复用模式下为 GPMC 地址 6 输出, A/D 多路复用模式下为地址 22         | AC23       |
| GPMC0_A7  | OZ       | A/D 非多路复用模式下为 GPMC 地址 7 输出, A/D 多路复用模式下为地址 23         | AE23       |
| GPMC0_A8  | OZ       | A/D 非多路复用模式下为 GPMC 地址 8 输出, A/D 多路复用模式下为地址 24         | AE22       |
| GPMC0_A9  | OZ       | A/D 非多路复用模式下为 GPMC 地址 9 输出, A/D 多路复用模式下为地址 25         | AC22       |
| GPMC0_A10 | OZ       | A/D 非多路复用模式下为 GPMC 地址 10 输出, A/D 多路复用模式下为地址 26        | W22        |
| GPMC0_A11 | OZ       | A/D 非多路复用模式下为 GPMC 地址 11 输出, A/D 多路复用模式下未使用           | AE21       |
| GPMC0_A12 | OZ       | A/D 非多路复用模式下为 GPMC 地址 12 输出, A/D 多路复用模式下未使用           | AD21       |
| GPMC0_A13 | OZ       | A/D 非多路复用模式下为 GPMC 地址 13 输出, A/D 多路复用模式下未使用           | AC21       |
| GPMC0_A14 | OZ       | A/D 非多路复用模式下为 GPMC 地址 14 输出, A/D 多路复用模式下未使用           | AA20       |
| GPMC0_A15 | OZ       | A/D 非多路复用模式下为 GPMC 地址 15 输出, A/D 多路复用模式下未使用           | Y20        |
| GPMC0_A16 | OZ       | A/D 非多路复用模式下为 GPMC 地址 16 输出, A/D 多路复用模式下未使用           | AC20       |
| GPMC0_A17 | OZ       | A/D 非多路复用模式下为 GPMC 地址 17 输出, A/D 多路复用模式下未使用           | W21        |
| GPMC0_A18 | OZ       | A/D 非多路复用模式下为 GPMC 地址 18 输出, A/D 多路复用模式下未使用           | W20        |
| GPMC0_A19 | OZ       | A/D 非多路复用模式下为 GPMC 地址 19 输出, A/D 多路复用模式下未使用           | Y21        |
| GPMC0_A20 | OZ       | A/D 非多路复用模式下为 GPMC 地址 20 输出, A/D 多路复用模式下未使用           | U25        |
| GPMC0_A21 | OZ       | A/D 非多路复用模式下为 GPMC 地址 21 输出, A/D 多路复用模式下未使用           | AD24       |
| GPMC0_A22 | OZ       | A/D 非多路复用模式下为 GPMC 地址 22 输出, A/D 多路复用模式下未使用           | P24        |
| GPMC0_AD0 | IO       | A/D 非多路复用模式下为 GPMC 数据 0 输入/输出, A/D 多路复用模式下为附加的地址 1 输出 | U22        |

表 5-26. GPMC0 信号说明 (续)

| 信号名称 [1]       | 引脚类型 [2] | 说明 [3]                                                     | AMH 引脚 [4] |
|----------------|----------|------------------------------------------------------------|------------|
| GPMC0_AD1      | IO       | A/D 非多路复用模式下为 GPMC 数据 1 输入/输出，<br>A/D 多路复用模式下为附加的地址 2 输出   | U21        |
| GPMC0_AD2      | IO       | A/D 非多路复用模式下为 GPMC 数据 2 输入/输出，<br>A/D 多路复用模式下为附加的地址 3 输出   | U20        |
| GPMC0_AD3      | IO       | A/D 非多路复用模式下为 GPMC 数据 3 输入/输出，<br>A/D 多路复用模式下为附加的地址 3 输出   | V25        |
| GPMC0_AD4      | IO       | A/D 非多路复用模式下为 GPMC 数据 4 输入/输出，<br>A/D 多路复用模式下为附加的地址 3 输出   | T20        |
| GPMC0_AD5      | IO       | A/D 非多路复用模式下为 GPMC 数据 5 输入/输出，<br>A/D 多路复用模式下为附加的地址 3 输出   | T21        |
| GPMC0_AD6      | IO       | A/D 非多路复用模式下为 GPMC 数据 6 输入/输出，<br>A/D 多路复用模式下为附加的地址 3 输出   | V24        |
| GPMC0_AD7      | IO       | A/D 非多路复用模式下为 GPMC 数据 7 输入/输出，<br>A/D 多路复用模式下为附加的地址 3 输出   | W25        |
| GPMC0_AD8      | IO       | A/D 非多路复用模式下为 GPMC 数据 8 输入/输出，<br>A/D 多路复用模式下为附加的地址 3 输出   | AC25       |
| GPMC0_AD9      | IO       | A/D 非多路复用模式下为 GPMC 数据 9 输入/输出，<br>A/D 多路复用模式下为附加的地址 3 输出   | AB25       |
| GPMC0_AD10     | IO       | A/D 非多路复用模式下为 GPMC 数据 10 输入/输出，<br>A/D 多路复用模式下为附加的地址 11 输出 | AA25       |
| GPMC0_AD11     | IO       | A/D 非多路复用模式下为 GPMC 数据 11 输入/输出，<br>A/D 多路复用模式下为附加的地址 12 输出 | W24        |
| GPMC0_AD12     | IO       | A/D 非多路复用模式下为 GPMC 数据 12 输入/输出，<br>A/D 多路复用模式下为附加的地址 13 输出 | Y24        |
| GPMC0_AD13     | IO       | A/D 非多路复用模式下为 GPMC 数据 13 输入/输出，<br>A/D 多路复用模式下为附加的地址 14 输出 | AD25       |
| GPMC0_AD14     | IO       | A/D 非多路复用模式下为 GPMC 数据 14 输入/输出，<br>A/D 多路复用模式下为附加的地址 15 输出 | AB24       |
| GPMC0_AD15     | IO       | A/D 非多路复用模式下为 GPMC 数据 15 输入/输出，<br>A/D 多路复用模式下为附加的地址 16 输出 | AC24       |
| GPMC0_BE0n_CLE | O        | GPMC 低位字节使能 (低电平有效) 或命令锁存使能                                | U24        |
| GPMC0_BE1n     | O        | GPMC 高位字节使能 (低电平有效)                                        | T24        |
| GPMC0_CSn0     | O        | GPMC 片选 0 (低电平有效)                                          | T23        |
| GPMC0_CSn1     | O        | GPMC 片选 1 (低电平有效)                                          | U23        |
| GPMC0_CSn2     | O        | GPMC 片选 2 (低电平有效)                                          | T22        |
| GPMC0_CSn3     | O        | GPMC 片选 3 (低电平有效)                                          | U25        |
| GPMC0_WAIT0    | I        | GPMC 外部等待指示                                                | AA24       |
| GPMC0_WAIT1    | I        | GPMC 外部等待指示                                                | AD24       |

### 5.3.13 I2C

#### 5.3.13.1 MAIN 域

表 5-27. I2C0 信号说明

| 信号名称 [1] | 引脚类型 [2] | 说明 [3] | AMH 引脚 [4] |
|----------|----------|--------|------------|
| I2C0_SCL | IOD      | I2C 时钟 | B25        |
| I2C0_SDA | IOD      | I2C 数据 | A24        |

**表 5-28. I2C1 信号说明**

| 信号名称 [1] | 引脚类型 [2] | 说明 [3] | AMH 引脚 [4] |
|----------|----------|--------|------------|
| I2C1_SCL | IOD      | I2C 时钟 | C24        |
| I2C1_SDA | IOD      | I2C 数据 | B24        |

**表 5-29. I2C2 信号说明**

| 信号名称 [1] | 引脚类型 [2] | 说明 [3] | AMH 引脚 [4]  |
|----------|----------|--------|-------------|
| I2C2_SCL | IOD      | I2C 时钟 | K23、T22     |
| I2C2_SDA | IOD      | I2C 数据 | K22、L20、U25 |

**表 5-30. I2C3 信号说明**

| 信号名称 [1] | 引脚类型 [2] | 说明 [3] | AMH 引脚 [4] |
|----------|----------|--------|------------|
| I2C3_SCL | IOD      | I2C 时钟 | A23、K21    |
| I2C3_SDA | IOD      | I2C 数据 | C22、K24    |

### 5.3.13.2 MCU 域

**表 5-31. MCU\_I2C0 信号说明**

| 信号名称 [1]     | 引脚类型 [2] | 说明 [3] | AMH 引脚 [4] |
|--------------|----------|--------|------------|
| MCU_I2C0_SCL | IOD      | I2C 时钟 | E11        |
| MCU_I2C0_SDA | IOD      | I2C 数据 | D11        |

### 5.3.13.3 WKUP 域

**表 5-32. WKUP\_I2C0 信号说明**

| 信号名称 [1]      | 引脚类型 [2] | 说明 [3] | AMH 引脚 [4] |
|---------------|----------|--------|------------|
| WKUP_I2C0_SCL | IOD      | I2C 时钟 | A13        |
| WKUP_I2C0_SDA | IOD      | I2C 数据 | C11        |

### 5.3.14 MCAN

#### 5.3.14.1 MAIN 域

**表 5-33. MCAN0 信号说明**

| 信号名称 [1] | 引脚类型 [2] | 说明 [3]    | AMH 引脚 [4] |
|----------|----------|-----------|------------|
| MCAN0_RX | I        | MCAN 接收数据 | F20        |
| MCAN0_TX | O        | MCAN 发送数据 | B23        |

**表 5-34. MCAN1 信号说明**

| 信号名称 [1] | 引脚类型 [2] | 说明 [3]    | AMH 引脚 [4]  |
|----------|----------|-----------|-------------|
| MCAN1_RX | I        | MCAN 接收数据 | D24、H22、U25 |
| MCAN1_TX | O        | MCAN 发送数据 | D23、H25、T22 |

#### 5.3.14.2 MCU 域

**表 5-35. MCU\_MCAN0 信号说明**

| 信号名称 [1]     | 引脚类型 [2] | 说明 [3]    | AMH 引脚 [4] |
|--------------|----------|-----------|------------|
| MCU_MCAN0_RX | I        | MCAN 接收数据 | D6         |
| MCU_MCAN0_TX | O        | MCAN 发送数据 | E8         |

**表 5-36. MCU\_MCAN1 信号说明**

| 信号名称 [1]     | 引脚类型 [2] | 说明 [3]    | AMH 引脚 [4] |
|--------------|----------|-----------|------------|
| MCU_MCAN1_RX | I        | MCAN 接收数据 | E7         |
| MCU_MCAN1_TX | O        | MCAN 发送数据 | F8         |

### 5.3.15 MCASP

#### 5.3.15.1 MAIN 域

**表 5-37. MCASP0 信号说明**

| 信号名称 [1]     | 引脚类型 [2] | 说明 [3]               | AMH 引脚 [4] |
|--------------|----------|----------------------|------------|
| MCASP0_ACLKR | IO       | MCASP 接收位时钟          | G20        |
| MCASP0_ACLKX | IO       | MCASP 发送位时钟          | F24        |
| MCASP0_AFSR  | IO       | MCASP 接收帧同步          | G23        |
| MCASP0_AFSX  | IO       | MCASP 发送帧同步          | F25        |
| MCASP0_AXR0  | IO       | MCASP 串行数据 ( 输入/输出 ) | F23        |
| MCASP0_AXR1  | IO       | MCASP 串行数据 ( 输入/输出 ) | E24        |
| MCASP0_AXR2  | IO       | MCASP 串行数据 ( 输入/输出 ) | E25        |
| MCASP0_AXR3  | IO       | MCASP 串行数据 ( 输入/输出 ) | D25        |

**表 5-38. MCASP1 信号说明**

| 信号名称 [1]     | 引脚类型 [2] | 说明 [3]               | AMH 引脚 [4]   |
|--------------|----------|----------------------|--------------|
| MCASP1_ACLKR | IO       | MCASP 接收位时钟          | K21、L23、U25  |
| MCASP1_ACLKX | IO       | MCASP 发送位时钟          | J25、P21、U24  |
| MCASP1_AFSR  | IO       | MCASP 接收帧同步          | K24、L22、T22  |
| MCASP1_AFSX  | IO       | MCASP 发送帧同步          | AA24、K25、N20 |
| MCASP1_AXR0  | IO       | MCASP 串行数据 ( 输入/输出 ) | K23、N22、T25  |
| MCASP1_AXR1  | IO       | MCASP 串行数据 ( 输入/输出 ) | K22、N21、R24  |
| MCASP1_AXR2  | IO       | MCASP 串行数据 ( 输入/输出 ) | L20、L22、R25  |
| MCASP1_AXR3  | IO       | MCASP 串行数据 ( 输入/输出 ) | L21、L23、Y25  |
| MCASP1_AXR4  | IO       | MCASP 串行数据 ( 输入/输出 ) | K24、T22      |
| MCASP1_AXR5  | IO       | MCASP 串行数据 ( 输入/输出 ) | K21、U25      |

**表 5-39. MCASP2 信号说明**

| 信号名称 [1]     | 引脚类型 [2] | 说明 [3]               | AMH 引脚 [4]   |
|--------------|----------|----------------------|--------------|
| MCASP2_ACLKR | IO       | MCASP 接收位时钟          | A21、AC24     |
| MCASP2_ACLKX | IO       | MCASP 发送位时钟          | A19、AD25、C22 |
| MCASP2_AFSR  | IO       | MCASP 接收帧同步          | AB24、E16     |
| MCASP2_AFSX  | IO       | MCASP 发送帧同步          | A23、D17、Y24  |
| MCASP2_AXR0  | IO       | MCASP 串行数据 ( 输入/输出 ) | AC25、B23、E17 |
| MCASP2_AXR1  | IO       | MCASP 串行数据 ( 输入/输出 ) | AB25、D19、F20 |
| MCASP2_AXR2  | IO       | MCASP 串行数据 ( 输入/输出 ) | AA25、E19     |
| MCASP2_AXR3  | IO       | MCASP 串行数据 ( 输入/输出 ) | F19、W24      |

**表 5-39. MCASP2 信号说明 (续)**

| 信号名称 [1]     | 引脚类型 [2] | 说明 [3]             | AMH 引脚 [4]   |
|--------------|----------|--------------------|--------------|
| MCASP2_AXR4  | IO       | MCASP 串行数据 (输入/输出) | A20、AB24、U22 |
| MCASP2_AXR5  | IO       | MCASP 串行数据 (输入/输出) | AC24、D16、U21 |
| MCASP2_AXR6  | IO       | MCASP 串行数据 (输入/输出) | B19、U20      |
| MCASP2_AXR7  | IO       | MCASP 串行数据 (输入/输出) | E16、V25      |
| MCASP2_AXR8  | IO       | MCASP 串行数据 (输入/输出) | A21、T20      |
| MCASP2_AXR9  | IO       | MCASP 串行数据 (输入/输出) | T21          |
| MCASP2_AXR10 | IO       | MCASP 串行数据 (输入/输出) | V24          |
| MCASP2_AXR11 | IO       | MCASP 串行数据 (输入/输出) | W25          |
| MCASP2_AXR12 | IO       | MCASP 串行数据 (输入/输出) | T24          |
| MCASP2_AXR13 | IO       | MCASP 串行数据 (输入/输出) | P25          |
| MCASP2_AXR14 | IO       | MCASP 串行数据 (输入/输出) | T23          |
| MCASP2_AXR15 | IO       | MCASP 串行数据 (输入/输出) | U23          |

### 5.3.16 MCSPI

#### 5.3.16.1 MAIN 域

**表 5-40. MCSPI0 信号说明**

| 信号名称 [1] | 引脚类型 [2] | 说明 [3]   | AMH 引脚 [4] |
|----------|----------|----------|------------|
| SPI0_CLK | IO       | SPI 时钟   | B21        |
| SPI0_CS0 | IO       | SPI 片选 0 | D20        |
| SPI0_CS1 | IO       | SPI 片选 1 | E20        |
| SPI0_CS2 | IO       | SPI 片选 2 | A23        |
| SPI0_CS3 | IO       | SPI 片选 3 | C22        |
| SPI0_D0  | IO       | SPI 数据 0 | B20        |
| SPI0_D1  | IO       | SPI 数据 1 | C21        |

**表 5-41. MCSPI1 信号说明**

| 信号名称 [1] | 引脚类型 [2] | 说明 [3]   | AMH 引脚 [4] |
|----------|----------|----------|------------|
| SPI1_CLK | IO       | SPI 时钟   | H20、N22    |
| SPI1_CS0 | IO       | SPI 片选 0 | J24、N21    |
| SPI1_CS1 | IO       | SPI 片选 1 | D24、L22    |
| SPI1_CS2 | IO       | SPI 片选 2 | H23        |
| SPI1_CS3 | IO       | SPI 片选 3 | D23        |
| SPI1_D0  | IO       | SPI 数据 0 | H25、P21    |
| SPI1_D1  | IO       | SPI 数据 1 | H22、N20    |

**表 5-42. MCSPI2 信号说明**

| 信号名称 [1] | 引脚类型 [2] | 说明 [3]   | AMH 引脚 [4]  |
|----------|----------|----------|-------------|
| SPI2_CLK | IO       | SPI 时钟   | B24、D23、G20 |
| SPI2_CS0 | IO       | SPI 片选 0 | B25、G23、H20 |
| SPI2_CS1 | IO       | SPI 片选 1 | C24、F24、H25 |
| SPI2_CS2 | IO       | SPI 片选 2 | A24、E24、J24 |

**表 5-42. MCSPI2 信号说明 (续)**

| 信号名称 [1] | 引脚类型 [2] | 说明 [3]   | AMH 引脚 [4]  |
|----------|----------|----------|-------------|
| SPI2_CS3 | IO       | SPI 片选 3 | C25、F25、H22 |
| SPI2_D0  | IO       | SPI 数据 0 | A22、D25、H23 |
| SPI2_D1  | IO       | SPI 数据 1 | B22、E25、H21 |

### 5.3.16.2 MCU 域

**表 5-43. MCU\_MCSPI0 信号说明**

| 信号名称 [1]     | 引脚类型 [2] | 说明 [3]   | AMH 引脚 [4] |
|--------------|----------|----------|------------|
| MCU_SPI0_CLK | IO       | SPI 时钟   | C10        |
| MCU_SPI0_CS0 | IO       | SPI 片选 0 | B10        |
| MCU_SPI0_CS1 | IO       | SPI 片选 1 | E10        |
| MCU_SPI0_CS2 | IO       | SPI 片选 2 | D8、E7      |
| MCU_SPI0_CS3 | IO       | SPI 片选 3 | E8         |
| MCU_SPI0_D0  | IO       | SPI 数据 0 | B11        |
| MCU_SPI0_D1  | IO       | SPI 数据 1 | D10        |

**表 5-44. MCU\_MCSPI1 信号说明**

| 信号名称 [1]     | 引脚类型 [2] | 说明 [3]   | AMH 引脚 [4] |
|--------------|----------|----------|------------|
| MCU_SPI1_CLK | IO       | SPI 时钟   | C6、E7      |
| MCU_SPI1_CS0 | IO       | SPI 片选 0 | C7         |
| MCU_SPI1_CS1 | IO       | SPI 片选 2 | F8         |
| MCU_SPI1_CS2 | IO       | SPI 片选 2 | D7、E7      |
| MCU_SPI1_CS3 | IO       | SPI 片选 3 | D6         |
| MCU_SPI1_D0  | IO       | SPI 数据 0 | B8         |
| MCU_SPI1_D1  | IO       | SPI 数据 1 | B7         |

### 5.3.17 MDIO

#### 5.3.17.1 MAIN 域

**表 5-45. MDIO0 信号说明**

| 信号名称 [1]   | 引脚类型 [2] | 说明 [3]  | AMH 引脚 [4] |
|------------|----------|---------|------------|
| MDIO0_MDC  | O        | MDIO 时钟 | F17        |
| MDIO0_MDIO | IO       | MDIO 数据 | F16        |

### 5.3.18 MMC

#### 5.3.18.1 MAIN 域

**表 5-46. MMC0 信号说明**

| 信号名称 [1]        | 引脚类型 [2] | 说明 [3]            | AMH 引脚 [4] |
|-----------------|----------|-------------------|------------|
| MMC0_CALPAD (1) | A        | MMC/SD/SDIO 校准电阻器 | AC5        |
| MMC0_CLK        | O        | MMC/SD/SDIO 时钟    | AA6        |
| MMC0_CMD        | IO       | MMC/SD/SDIO 命令    | AB8        |
| MMC0_DS         | I        | MMC 数据选通          | AD5        |
| MMC0_DAT0       | IO       | MMC/SD/SDIO 数据    | AC7        |
| MMC0_DAT1       | IO       | MMC/SD/SDIO 数据    | AB7        |
| MMC0_DAT2       | IO       | MMC/SD/SDIO 数据    | AD6        |

**表 5-46. MMC0 信号说明 (续)**

| 信号名称 [1]  | 引脚类型 [2] | 说明 [3]         | AMH 引脚 [4] |
|-----------|----------|----------------|------------|
| MMC0_DAT3 | IO       | MMC/SD/SDIO 数据 | AE5        |
| MMC0_DAT4 | IO       | MMC/SD/SDIO 数据 | AE6        |
| MMC0_DAT5 | IO       | MMC/SD/SDIO 数据 | AC6        |
| MMC0_DAT6 | IO       | MMC/SD/SDIO 数据 | AA7        |
| MMC0_DAT7 | IO       | MMC/SD/SDIO 数据 | AB6        |

(1) 必须在该引脚和 VSS 之间连接一个外部  $10k\Omega \pm 1\%$  电阻。不应向该引脚施加外部电压。

**表 5-47. MMC1 信号说明**

| 信号名称 [1]  | 引脚类型 [2] | 说明 [3]         | AMH 引脚 [4] |
|-----------|----------|----------------|------------|
| MMC1_CLK  | O        | MMC/SD/SDIO 时钟 | J24        |
| MMC1_CMD  | IO       | MMC/SD/SDIO 命令 | H20        |
| MMC1_SDCD | I        | SD 卡检测         | D23        |
| MMC1_SDWP | I        | SD 写保护         | D24        |
| MMC1_DAT0 | IO       | MMC/SD/SDIO 数据 | H21        |
| MMC1_DAT1 | IO       | MMC/SD/SDIO 数据 | H23        |
| MMC1_DAT2 | IO       | MMC/SD/SDIO 数据 | H22        |
| MMC1_DAT3 | IO       | MMC/SD/SDIO 数据 | H25        |

**表 5-48. MMC2 信号说明**

| 信号名称 [1]      | 引脚类型 [2] | 说明 [3]         | AMH 引脚 [4]  |
|---------------|----------|----------------|-------------|
| MMC2_CLK (1)  | O        | MMC/SD/SDIO 时钟 | K21         |
| MMC2_CMD      | IO       | MMC/SD/SDIO 命令 | K24         |
| MMC2_SDCD (2) | I        | SD 卡检测         | A23、C24、J25 |
| MMC2_SDWP (2) | I        | SD 写保护         | B24、C22、K25 |
| MMC2_DAT0     | IO       | MMC/SD/SDIO 数据 | K23         |
| MMC2_DAT1     | IO       | MMC/SD/SDIO 数据 | K22         |
| MMC2_DAT2     | IO       | MMC/SD/SDIO 数据 | L20         |
| MMC2_DAT3     | IO       | MMC/SD/SDIO 数据 | L21         |

- (1) 为了使 MMC2 正常工作，必须将 CTRLMMR\_PADCONFIG71 寄存器配置为设置 (1) RXACTIVE 位和复位 (0) TX\_DIS 位。  
 (2) 当 MMC2 端口连接到 UHS-I SD 卡 ( 该类卡需要 VDDSHV6 IO 电源轨在转换到其中一种 UHS-I 数据传输模式时，将其工作电压从 3.3V 更改为 1.8V ) 时，这些 MMCSD2 主机控制器输入信号必须多路复用到由 VDDSHV0 IO 电源轨 ( 而不是 VDDSHV6 IO 电源轨 ) 供电的引脚。

### 5.3.19 OLDI

#### 5.3.19.1 MAIN 域

**表 5-49. OLDOI 信号说明**

| 信号名称 [1]  | 引脚类型 [2] | 说明 [3]           | AMH 引脚 [4] |
|-----------|----------|------------------|------------|
| OLDOI_A0N | IO       | OLDOI 差分数据 ( 负 ) | AE20       |
| OLDOI_A0P | IO       | OLDOI 差分数据 ( 正 ) | AD20       |
| OLDOI_A1N | IO       | OLDOI 差分数据 ( 负 ) | AC19       |
| OLDOI_A1P | IO       | OLDOI 差分数据 ( 正 ) | AD19       |
| OLDOI_A2N | IO       | OLDOI 差分数据 ( 负 ) | AA19       |
| OLDOI_A2P | IO       | OLDOI 差分数据 ( 正 ) | AB19       |

表 5-49. OLDDI 信号说明 (续)

| 信号名称 [1]     | 引脚类型 [2] | 说明 [3]           | AMH 引脚 [4] |
|--------------|----------|------------------|------------|
| OLDDI0_A3N   | IO       | OLDDI 差分数据 ( 负 ) | AD18       |
| OLDDI0_A3P   | IO       | OLDDI 差分数据 ( 正 ) | AE19       |
| OLDDI0_A4N   | IO       | OLDDI 差分数据 ( 负 ) | AD17       |
| OLDDI0_A4P   | IO       | OLDDI 差分数据 ( 正 ) | AD16       |
| OLDDI0_A5N   | IO       | OLDDI 差分数据 ( 负 ) | AB17       |
| OLDDI0_A5P   | IO       | OLDDI 差分数据 ( 正 ) | AC17       |
| OLDDI0_A6N   | IO       | OLDDI 差分数据 ( 负 ) | AC16       |
| OLDDI0_A6P   | IO       | OLDDI 差分数据 ( 正 ) | AC15       |
| OLDDI0_A7N   | IO       | OLDDI 差分数据 ( 负 ) | AB16       |
| OLDDI0_A7P   | IO       | OLDDI 差分数据 ( 正 ) | AA16       |
| OLDDI0_CLK0N | IO       | OLDDI 差分时钟 ( 负 ) | AE18       |
| OLDDI0_CLK0P | IO       | OLDDI 差分时钟 ( 正 ) | AE17       |
| OLDDI0_CLK1N | IO       | OLDDI 差分时钟 ( 负 ) | AD15       |
| OLDDI0_CLK1P | IO       | OLDDI 差分时钟 ( 正 ) | AD14       |

### 5.3.20 OSPI

#### 5.3.20.1 MAIN 域

表 5-50. OSPI0 信号说明

| 信号名称 [1]         | 引脚类型 [2] | 说明 [3]                  | AMH 引脚 [4] |
|------------------|----------|-------------------------|------------|
| OSPI0_CLK        | O        | OSPI 时钟                 | P23        |
| OSPI0_DQS        | I        | OSPI 数据选通 (DQS) 或环回时钟输入 | P22        |
| OSPI0_ECC_FAIL   | I        | OSPI ECC 状态             | L23        |
| OSPI0_LBCLKO     | IO       | OSPI 环回时钟输出             | N23        |
| OSPI0_CSn0       | O        | OSPI 片选 0 ( 低电平有效 )     | M25        |
| OSPI0_CSn1       | O        | OSPI 片选 1 ( 低电平有效 )     | L24        |
| OSPI0_CSn2       | O        | OSPI 片选 2 ( 低电平有效 )     | L22        |
| OSPI0_CSn3       | O        | OSPI 片选 3 ( 低电平有效 )     | L23        |
| OSPI0_D0         | IO       | OSPI 数据 0               | L25        |
| OSPI0_D1         | IO       | OSPI 数据 1               | N24        |
| OSPI0_D2         | IO       | OSPI 数据 2               | N25        |
| OSPI0_D3         | IO       | OSPI 数据 3               | M24        |
| OSPI0_D4         | IO       | OSPI 数据 4               | N21        |
| OSPI0_D5         | IO       | OSPI 数据 5               | N22        |
| OSPI0_D6         | IO       | OSPI 数据 6               | P21        |
| OSPI0_D7         | IO       | OSPI 数据 7               | N20        |
| OSPI0_RESET_OUT0 | O        | OSPI 复位                 | L23        |
| OSPI0_RESET_OUT1 | O        | OSPI 复位                 | L22        |

### 5.3.21 电源

表 5-51. 电源信号说明

| 信号名称 [1]                 | 引脚类型 [2] | 说明 [3]          | AMH 引脚 [4] |
|--------------------------|----------|-----------------|------------|
| CAP_VDDSO <sup>(1)</sup> | CAP      | IO 组 0 的外部电容器连接 | 1A8        |

**表 5-51. 电源信号说明 (续)**

| 信号名称 [1]             | 引脚类型 [2] | 说明 [3]                                  | AMH 引脚 [4]                                 |
|----------------------|----------|-----------------------------------------|--------------------------------------------|
| CAP_VDD\$1 (1)       | CAP      | IO 组 1 的外部电容器连接                         | 1C10                                       |
| CAP_VDD\$2 (1)       | CAP      | IO 组 2 的外部电容器连接                         | 1B6                                        |
| CAP_VDD\$3 (1)       | CAP      | IO 组 3 的外部电容器连接                         | 1F10                                       |
| CAP_VDD\$5 (1)       | CAP      | IO 组 5 的外部电容器连接                         | 1B9                                        |
| CAP_VDD\$6 (1)       | CAP      | IO 组 6 的外部电容器连接                         | 1C9                                        |
| CAP_VDD\$CANUART (1) | CAP      | IO 组 CANUART 的外部电容器连接                   | 1B2                                        |
| CAP_VDD\$MCU (1)     | CAP      | IO 组 MCU 的外部电容器连接                       | 1B4                                        |
| VDDA_1P8_CSI_DSI     | PWR      | CSIRX0 和 DSITX0 1.8V 模拟电源               | 1K7                                        |
| VDDA_1P8_USB         | PWR      | USB0 和 USB1 1.8V 模拟电源                   | 1K5                                        |
| VDDA_1P8_OLDIO       | PWR      | OLDIO 1.8V 模拟电源                         | 1K10                                       |
| VDDA_3P3_USB         | PWR      | USB0 和 USB1 3.3V 模拟电源                   | Y11                                        |
| VDDA_CORE_CSI_DSI    | PWR      | CSIRX0 和 DSITX0 内核电源                    | 1K6                                        |
| VDDA_CORE_DSI_CLK    | PWR      | DSITX0 时钟内核电源                           | 1K8                                        |
| VDDA_CORE_USB        | PWR      | USB0 和 USB1 内核电源                        | 1J4                                        |
| VDDA_DDR_PLL0        | PWR      | DDR 校正 PLL 电源                           | 1F2                                        |
| VDDA MCU             | PWR      | RCOSC、POR、POK 和 MCU_PLL0 模拟电源           | 1C3                                        |
| VDDA_PLL0            | PWR      | MAIN_PLL0、MAIN_PLL1 和 MAIN_PLL2 模拟电源    | 1D4                                        |
| VDDA_PLL1            | PWR      | MAIN_PLL16、MAIN_PLL17 和 MAIN_PLL18 模拟电源 | 1H7                                        |
| VDDA_PLL2            | PWR      | MAIN_PLL6 模拟电源                          | 1F6                                        |
| VDDA_PLL3            | PWR      | MAIN_PLL12 模拟电源                         | 1F4                                        |
| VDDA_PLL4            | PWR      | MAIN_PLL8 和 MAIN_PLL15 模拟电源             | 1D7                                        |
| VDDA_TEMP0           | PWR      | TEMP0 模拟电源                              | 1F5                                        |
| VDDA_TEMP1           | PWR      | TEMP1 模拟电源                              | K20                                        |
| VDDA_TEMP2           | PWR      | TEMP2 模拟电源                              | 1D3                                        |
| VDDR_CORE            | PWR      | RAM、MMC0 PHY 内核以及 MMC0 DLL 模拟电源         | 1C8、1E5、<br>1H3、1J1、1K3                    |
| VDDSHV0              | PWR      | IO 组 0 的 IO 电源                          | 1B7                                        |
| VDDSHV1              | PWR      | IO 组 1 的 IO 电源                          | 1D10                                       |
| VDDSHV2              | PWR      | IO 组 2 的 IO 电源                          | 1B5                                        |
| VDDSHV3              | PWR      | IO 组 3 的 IO 电源                          | 1E10、1G10                                  |
| VDDSHV5              | PWR      | IO 组 5 的 IO 电源                          | 1A9                                        |
| VDDSHV6              | PWR      | IO 组 6 的 IO 电源                          | 1B10                                       |
| VDDSHV_CANUART       | PWR      | IO 组 CANUART 的 IO 电源                    | 1A2                                        |
| VDDSHV MCU           | PWR      | IO 组 MCU 的 IO 电源                        | 1B3                                        |
| VDDS_DDR             | PWR      | DDR PHY IO 电源                           | 1C1、1D2、<br>1E1、1F1、<br>1G2、1H1、<br>AE2、B1 |
| VDDS_DDR_C           | PWR      | DDR 时钟 IO 电源                            | 1E2                                        |
| VDDS_MMC0            | PWR      | MMC0 PHY IO 电源                          | 1K2                                        |
| VDDS_OSC0            | PWR      | MCU_OSC0 和 WKUP_LFOSC0 电源               | 1C2                                        |
| VDD_CANUART          | PWR      | CANUART 内核电源                            | 1A1                                        |

表 5-51. 电源信号说明 (续)

| 信号名称 [1] | 引脚类型 [2] | 说明 [3]         | AMH 引脚 [4]                                                                                                                                                                                                                                                                                                                                                           |
|----------|----------|----------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| VDD_CORE | PWR      | 内核电源           | 1C5、1C7、<br>1D6、1D8、<br>1E3、1E7、<br>1E9、1F8、<br>1G3、1G5、<br>1G7、1G9、<br>1H10、1H4、<br>1H6、1H8、<br>1J2、1J5、<br>1J7、1J9                                                                                                                                                                                                                                                 |
| VPP      | PWR      | 电子保险丝 ROM 编程电源 | F7                                                                                                                                                                                                                                                                                                                                                                   |
| VSS      | PWR      | 接地             | 1A3、1A5、<br>1A7、1B1、<br>1B8、1C4、<br>1C6、1D1、<br>1D5、1D9、<br>1E4、1E6、<br>1E8、1F3、<br>1F7、1F9、<br>1G1、1G4、<br>1G6、1G8、<br>1H2、1H5、<br>1H9、1J10、<br>1J3、1J6、<br>1J8、1K1、<br>1K9、A1、<br>A12、A25、<br>A6、A9、<br>AA21、AA3、<br>AB2、AC1、<br>AD22、AD4、<br>AE1、AE13、<br>AE16、AE25、<br>B3、C2、C20、<br>D14、D3、E1、<br>F3、G1、G4、<br>H2、K1、L4、<br>N1、P20、P4、<br>U1、U4、V3、<br>W2、Y1、Y4 |

(1) 如果相应的 VDDSHVx 引脚以 3.3V 电压运行，则该引脚必须始终通过 6.3V 或更高电压、0.8 $\mu$ F 至 1.5  $\mu$ F 电容器连接至 VSS。所选电容器必须在因直流偏置、工作温度和老化效应而降额后提供定义范围内的电容值。如果相应的 VDDSHVx 引脚仅在 1.8V 下运行，则有三个连接选项：连接到实现 3.3V 运行所需的同一去耦电容器，保持未连接状态，或连接到与相应 VDDSHVx 引脚相同的 1.8V 电源。

### 5.3.22 保留

表 5-52. 保留信号说明

| 信号名称 [1] | 引脚类型 [2] | 说明 [3]       | AMH 引脚 [4] |
|----------|----------|--------------|------------|
| RSVD0    | 不适用      | 保留，必须保持未连接状态 | Y13        |
| RSVD1    | 不适用      | 保留，必须保持未连接状态 | Y14        |
| RSVD2    | 不适用      | 保留，必须保持未连接状态 | Y17        |
| RSVD3    | 不适用      | 保留，必须保持未连接状态 | Y19        |
| RSVD4    | 不适用      | 保留，必须保持未连接状态 | AA17       |
| RSVD5    | 不适用      | 保留，必须保持未连接状态 | B5         |
| RSVD6    | 不适用      | 保留，必须保持未连接状态 | C5         |

**表 5-52. 保留信号说明 (续)**

| 信号名称 [1] | 引脚类型 [2] | 说明 [3]        | AMH 引脚 [4] |
|----------|----------|---------------|------------|
| RSVD7    | 不适用      | 保留, 必须保持未连接状态 | F6         |
| RSVD8    | 不适用      | 保留, 必须保持未连接状态 | F10        |
| RSVD9    | 不适用      | 保留, 必须保持未连接状态 | H5         |
| RSVD10   | 不适用      | 保留, 必须保持未连接状态 | K6         |

### 5.3.23 系统和其他

#### 5.3.23.1 启动模式配置

##### 5.3.23.1.1 MAIN 域

**表 5-53. Sysboot 信号说明**

| 信号名称 [1]   | 引脚类型 [2] | 说明 [3]    | AMH 引脚 [4] |
|------------|----------|-----------|------------|
| BOOTMODE00 | I        | 引导模式引脚 0  | U22        |
| BOOTMODE01 | I        | 引导模式引脚 1  | U21        |
| BOOTMODE02 | I        | 引导模式引脚 2  | U20        |
| BOOTMODE03 | I        | 引导模式引脚 3  | V25        |
| BOOTMODE04 | I        | 引导模式引脚 4  | T20        |
| BOOTMODE05 | I        | 引导模式引脚 5  | T21        |
| BOOTMODE06 | I        | 引导模式引脚 6  | V24        |
| BOOTMODE07 | I        | 引导模式引脚 7  | W25        |
| BOOTMODE08 | I        | 引导模式引脚 8  | AC25       |
| BOOTMODE09 | I        | 引导模式引脚 9  | AB25       |
| BOOTMODE10 | I        | 引导模式引脚 10 | AA25       |
| BOOTMODE11 | I        | 引导模式引脚 11 | W24        |
| BOOTMODE12 | I        | 引导模式引脚 12 | Y24        |
| BOOTMODE13 | I        | 引导模式引脚 13 | AD25       |
| BOOTMODE14 | I        | 引导模式引脚 14 | AB24       |
| BOOTMODE15 | I        | 引导模式引脚 15 | AC24       |

### 5.3.23.2 时钟

#### 5.3.23.2.1 MCU 域

**表 5-54. MCU 时钟信号说明**

| 信号名称 [1]    | 引脚类型 [2] | 说明 [3]  | AMH 引脚 [4] |
|-------------|----------|---------|------------|
| MCU_OSC0_XI | I        | 高频振荡器输入 | A10        |
| MCU_OSC0_XO | O        | 高频振荡器输出 | A11        |

#### 5.3.23.2.2 WKUP 域

**表 5-55. WKUP 时钟信号说明**

| 信号名称 [1]       | 引脚类型 [2] | 说明 [3]               | AMH 引脚 [4] |
|----------------|----------|----------------------|------------|
| WKUP_LFOSC0_XI | I        | 低频 (32.768KHz) 振荡器输入 | A7         |
| WKUP_LFOSC0_XO | O        | 低频 (32.768KHz) 振荡器输出 | A8         |

### 5.3.23.3 系统

#### 5.3.23.3.1 MAIN 域

表 5-56. 系统信号说明

| 信号名称 [1]          | 引脚类型 [2] | 说明 [3]                                                                           | AMH 引脚 [4]      |
|-------------------|----------|----------------------------------------------------------------------------------|-----------------|
| AUDIO_EXT_REFCLK0 | IO       | McASP 的外部时钟输入或 McASP 的输出                                                         | A23、C19、F23、Y23 |
| AUDIO_EXT_REFCLK1 | IO       | McASP 的外部时钟输入或 McASP 的输出                                                         | C22、F25、P24     |
| CLKOUT0           | O        | RMII 时钟输出 (50MHz)。该引脚用作外部 RMII PHY 的时钟源，并且还必须路由回相应的 RMII[x]_REF_CLK 引脚以确保器件正常运行。 | A19、C16、C25     |
| EXTINTn           | I        | 外部中断                                                                             | C23             |
| EXT_REFCLK1       | I        | 主域的外部时钟输入                                                                        | C25             |
| MAIN_ERRORn       | IO       | 主域 ESM 的错误信号输出                                                                   | E20、E24、P25     |
| OBSCLK0           | O        | 主域观察时钟输出，仅用于测试和调试目的                                                              | AA25            |
| OBSCLK1           | O        | 主域观察时钟输出，仅用于测试和调试目的                                                              | B25             |
| PORz_OUT          | O        | 主域 POR 状态输出                                                                      | H24             |
| RESETSTATz        | O        | 主域热复位状态输出                                                                        | G25             |
| RESET_REQz        | I        | 主域外部热复位请求输入                                                                      | G24             |
| SYSCLKOUT0        | O        | 主域系统时钟输出 (4 分频)，仅用于测试和调试目的                                                       | C25             |

#### 5.3.23.3.2 MCU 域

表 5-57. MCU 系统信号说明

| 信号名称 [1]        | 引脚类型 [2] | 说明 [3]                        | AMH 引脚 [4] |
|-----------------|----------|-------------------------------|------------|
| MCU_ERRORn      | IO       | MCU 域 ESM 的错误信号输出             | G6         |
| MCU_EXT_REFCLK0 | I        | MCU 域的外部输入                    | E10、F8     |
| MCU_OBSCLK0     | O        | MCU 域观察时钟输出，仅用于测试和调试目的        | E10        |
| MCU_PORz        | I        | MCU 和主域冷复位                    | H6         |
| MCU_RESETSTATz  | O        | MCU 域热复位状态输出                  | F14        |
| MCU_RESETz      | I        | MCU 和主域热复位                    | F11        |
| MCU_SYSCLKOUT0  | O        | MCU 域系统时钟输出 (除以 4)，仅用于测试和调试目的 | E10        |

#### 5.3.23.3.3 WKUP 域

表 5-58. WKUP 系统信号说明

| 信号名称 [1]     | 引脚类型 [2] | 说明 [3]                                        | AMH 引脚 [4] |
|--------------|----------|-----------------------------------------------|------------|
| PMIC_LPM_EN0 | O        | 双功能 PMIC 控制输出，低功耗模式 (低电平有效) 或 PMIC 使能 (高电平有效) | B9         |
| WKUP_CLKOUT0 | O        | WKUP 域 CLKOUT0 输出                             | F13        |

#### 5.3.23.4 VMON

表 5-59. VMON 信号说明

| 信号名称 [1]     | 引脚类型 [2] | 说明 [3]             | AMH 引脚 [4] |
|--------------|----------|--------------------|------------|
| VMON_1P8_SOC | A        | 1.8V SoC 电源的电压监测输入 | 1A10       |
| VMON_3P3_SOC | A        | 3.3V SoC 电源的电压监测输入 | 1A4        |

**表 5-59. VMON 信号说明 (续)**

| 信号名称 [1]  | 引脚类型 [2] | 说明 [3]                                                            | AMH 引脚 [4] |
|-----------|----------|-------------------------------------------------------------------|------------|
| VMON_VSYS | A        | 电压监控输入, 0.45V (+/-3%) 固定阈值。与外部精密分压器配合使用, 以监控更高的电压轨, 例如 PMIC 输入电源。 | 1A6        |

### 5.3.24 计时器

#### 5.3.24.1 MAIN 域

**表 5-60. 计时器信号说明**

| 信号名称 [1]  | 引脚类型 [2] | 说明 [3]                 | AMH 引脚 [4] |
|-----------|----------|------------------------|------------|
| TIMER_IO0 | IO       | 计时器输入和输出 (未连接到单个计时器实例) | C24、H25    |
| TIMER_IO1 | IO       | 计时器输入和输出 (未连接到单个计时器实例) | B24、H22    |
| TIMER_IO2 | IO       | 计时器输入和输出 (未连接到单个计时器实例) | B23、H23    |
| TIMER_IO3 | IO       | 计时器输入和输出 (未连接到单个计时器实例) | F20、H21    |
| TIMER_IO4 | IO       | 计时器输入和输出 (未连接到单个计时器实例) | C25、J24    |
| TIMER_IO5 | IO       | 计时器输入和输出 (未连接到单个计时器实例) | A24、H20    |
| TIMER_IO6 | IO       | 计时器输入和输出 (未连接到单个计时器实例) | A23、D23    |
| TIMER_IO7 | IO       | 计时器输入和输出 (未连接到单个计时器实例) | C22、D24    |

#### 5.3.24.2 MCU 域

**表 5-61. MCU\_TIMER 信号说明**

| 信号名称 [1]      | 引脚类型 [2] | 说明 [3]                 | AMH 引脚 [4] |
|---------------|----------|------------------------|------------|
| MCU_TIMER_IO0 | IO       | 计时器输入和输出 (未连接到单个计时器实例) | B8、D6      |
| MCU_TIMER_IO1 | IO       | 计时器输入和输出 (未连接到单个计时器实例) | B7、E10     |
| MCU_TIMER_IO2 | IO       | 计时器输入和输出 (未连接到单个计时器实例) | F8         |
| MCU_TIMER_IO3 | IO       | 计时器输入和输出 (未连接到单个计时器实例) | E7         |

#### 5.3.24.3 WKUP 域

**表 5-62. WKUP\_TIMER 信号说明**

| 信号名称 [1]       | 引脚类型 [2] | 说明 [3]                 | AMH 引脚 [4] |
|----------------|----------|------------------------|------------|
| WKUP_TIMER_IO0 | IO       | 计时器输入和输出 (未连接到单个计时器实例) | C7、E8      |
| WKUP_TIMER_IO1 | IO       | 计时器输入和输出 (未连接到单个计时器实例) | B10、C6     |

### 5.3.25 UART

#### 5.3.25.1 MAIN 域

**表 5-63. UART0 信号说明**

| 信号名称 [1]   | 引脚类型 [2] | 说明 [3]            | AMH 引脚 [4] |
|------------|----------|-------------------|------------|
| UART0_CTSn | I        | UART 允许发送 (低电平有效) | A23        |
| UART0_RTSn | O        | UART 请求发送 (低电平有效) | C22        |
| UART0_RXD  | I        | UART 接收数据         | A22        |
| UART0_TXD  | O        | UART 发送数据         | B22        |

**表 5-64. UART1 信号说明**

| 信号名称 [1]   | 引脚类型 [2] | 说明 [3]            | AMH 引脚 [4] |
|------------|----------|-------------------|------------|
| UART1_CTSn | I        | UART 允许发送 (低电平有效) | D25        |

表 5-64. UART1 信号说明 (续)

| 信号名称 [1]   | 引脚类型 [2] | 说明 [3]              | AMH 引脚 [4] |
|------------|----------|---------------------|------------|
| UART1_DCDn | I        | UART 数据载波检测 (低电平有效) | B25        |
| UART1_DSRn | I        | UART 数据集就绪 (低电平有效)  | A24        |
| UART1_DTRn | O        | UART 数据终端就绪 (低电平有效) | B23        |
| UART1_RIn  | I        | UART 振铃指示器          | F20        |
| UART1_RTSn | O        | UART 请求发送 (低电平有效)   | E25        |
| UART1_RXD  | I        | UART 接收数据           | C24、G23    |
| UART1_TXD  | O        | UART 发送数据           | B24、G20    |

表 5-65. UART2 信号说明

| 信号名称 [1]   | 引脚类型 [2] | 说明 [3]            | AMH 引脚 [4]        |
|------------|----------|-------------------|-------------------|
| UART2_CTSn | I        | UART 允许发送 (低电平有效) | AB24、H21、Y21      |
| UART2_RTSn | O        | UART 请求发送 (低电平有效) | AC24、H23、W20      |
| UART2_RXD  | I        | UART 接收数据         | A23、AC25、AE24、H25 |
| UART2_TXD  | O        | UART 发送数据         | AB25、C22、H22、W23  |

表 5-66. UART3 信号说明

| 信号名称 [1]   | 引脚类型 [2] | 说明 [3]            | AMH 引脚 [4]    |
|------------|----------|-------------------|---------------|
| UART3_CTSn | I        | UART 允许发送 (低电平有效) | D24、W21       |
| UART3_RTSn | O        | UART 请求发送 (低电平有效) | AC20、D23      |
| UART3_RXD  | I        | UART 接收数据         | AA23、AA25、J24 |
| UART3_TXD  | O        | UART 发送数据         | H20、W24、Y23   |

表 5-67. UART4 信号说明

| 信号名称 [1]   | 引脚类型 [2] | 说明 [3]            | AMH 引脚 [4]        |
|------------|----------|-------------------|-------------------|
| UART4_CTSn | I        | UART 允许发送 (低电平有效) | Y20               |
| UART4_RTSn | O        | UART 请求发送 (低电平有效) | AA20              |
| UART4_RXD  | I        | UART 接收数据         | AB23、J25、T22、Y24  |
| UART4_TXD  | O        | UART 发送数据         | AD23、AD25、K25、U25 |

表 5-68. UART5 信号说明

| 信号名称 [1]   | 引脚类型 [2] | 说明 [3]            | AMH 引脚 [4]            |
|------------|----------|-------------------|-----------------------|
| UART5_CTSn | I        | UART 允许发送 (低电平有效) | AC21、P22              |
| UART5_RTSn | O        | UART 请求发送 (低电平有效) | AD21、N23              |
| UART5_RXD  | I        | UART 接收数据         | AB24、AC23、B23、L21、L22 |
| UART5_TXD  | O        | UART 发送数据         | AC24、AE23、F20、L20、L23 |

**表 5-69. UART6 信号说明**

| 信号名称 [1]   | 引脚类型 [2] | 说明 [3]              | AMH 引脚 [4]                        |
|------------|----------|---------------------|-----------------------------------|
| UART6_CTSn | I        | UART 允许发送 ( 低电平有效 ) | AE21、N20                          |
| UART6_RTSn | O        | UART 请求发送 ( 低电平有效 ) | P21、W22                           |
| UART6_RXD  | I        | UART 接收数据           | AD24、AE22、<br>D23、D25、<br>K21、N21 |
| UART6_TXD  | O        | UART 发送数据           | AC22、D24、<br>E25、K24、<br>N22、P24  |

### 5.3.25.2 MCU 域

**表 5-70. MCU\_UART0 信号说明**

| 信号名称 [1]       | 引脚类型 [2] | 说明 [3]              | AMH 引脚 [4] |
|----------------|----------|---------------------|------------|
| MCU_UART0_CTSn | I        | UART 允许发送 ( 低电平有效 ) | B8         |
| MCU_UART0_RTSn | O        | UART 请求发送 ( 低电平有效 ) | B7         |
| MCU_UART0_RXD  | I        | UART 接收数据           | B6         |
| MCU_UART0_TXD  | O        | UART 发送数据           | C8         |

### 5.3.25.3 WKUP 域

**表 5-71. WKUP\_UART0 信号说明**

| 信号名称 [1]        | 引脚类型 [2] | 说明 [3]              | AMH 引脚 [4] |
|-----------------|----------|---------------------|------------|
| WKUP_UART0_CTSn | I        | UART 允许发送 ( 低电平有效 ) | C7         |
| WKUP_UART0_RTSn | O        | UART 请求发送 ( 低电平有效 ) | C6         |
| WKUP_UART0_RXD  | I        | UART 接收数据           | D8         |
| WKUP_UART0_TXD  | O        | UART 发送数据           | D7         |

## 5.3.26 USB

### 5.3.26.1 MAIN 域

**表 5-72. USB0 信号说明**

| 信号名称 [1]                   | 引脚类型 [2] | 说明 [3]                  | AMH 引脚 [4] |
|----------------------------|----------|-------------------------|------------|
| USB0_DM                    | IO       | USB 2.0 差分数据 ( 负 )      | AE8        |
| USB0_DP                    | IO       | USB 2.0 差分数据 ( 正 )      | AE7        |
| USB0_DRVVBUS               | O        | USB VBUS 控制输出 ( 高电平有效 ) | G22        |
| USB0_RCALIB <sup>(1)</sup> | A        | 连接到校准电阻的引脚              | Y8         |
| USB0_VBUS <sup>(2)</sup>   | A        | USB 电平转换的 VBUS 输入       | Y7         |

(1) 必须在该引脚和 VSS 之间连接一个外部  $499\Omega \pm 1\%$  电阻器，该电阻器的最大功耗为  $7.2\text{mW}$ 。不应向该引脚施加外部电压。

(2) 需要使用外部电阻分压器来限制施加到该器件引脚的电压。有关更多信息，请参阅节 8.2.4 USB VBUS 设计指南。

**表 5-73. USB1 信号说明**

| 信号名称 [1]                   | 引脚类型 [2] | 说明 [3]                  | AMH 引脚 [4] |
|----------------------------|----------|-------------------------|------------|
| USB1_DM                    | IO       | USB 2.0 差分数据 ( 负 )      | AE10       |
| USB1_DP                    | IO       | USB 2.0 差分数据 ( 正 )      | AE9        |
| USB1_DRVVBUS               | O        | USB VBUS 控制输出 ( 高电平有效 ) | G21        |
| USB1_RCALIB <sup>(1)</sup> | A        | 连接到校准电阻的引脚              | 1K4        |

**表 5-73. USB1 信号说明 (续)**

| 信号名称 [1]                 | 引脚类型 [2] | 说明 [3]            | AMH 引脚 [4] |
|--------------------------|----------|-------------------|------------|
| USB1_VBUS <sup>(2)</sup> | A        | USB 电平转换的 VBUS 输入 | Y10        |

(1) 必须在该引脚和 VSS 之间连接一个外部  $499\Omega \pm 1\%$  电阻器，该电阻器的最大功耗为 7.2mW。不应向该引脚施加外部电压。

(2) 需要使用外部电阻分压器来限制施加到该器件引脚的电压。有关更多信息，请参阅节 8.2.4 USB VBUS 设计指南。

## 5.4 引脚连接要求

本节介绍了具有特定连接要求的封装焊球和未使用封装焊球的连接要求。

### 备注

除非另有说明，否则必须为所有电源引脚提供节 6.5 建议运行条件中指定的电压。

### 备注

需要补充说明的是，“保持未连接状态”或“无连接”(NC) 表示这些器件焊球编号不能连接任何信号布线。

**表 5-74. 连接要求**

| AMH<br>焊球<br>编号                                                                                                    | 焊球名称                                                                                                                                                                                                               | 连接要求                                                                                                                                         |
|--------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------|
| G6<br>B13                                                                                                          | MCU_ERRORn<br>TRSTn                                                                                                                                                                                                | 这些焊球均必须通过单独的外部拉电阻器连接到 VSS，以确保如果 PCB 信号布线已连接并且未由连接的器件主动驱动，与这些焊球关联的输入会保持为有效的逻辑低电平。如果没有 PCB 信号布线连接到焊球，则可以使用内部下拉来保持有效的逻辑低电平。                     |
| B12<br>D13<br>F11<br>G24<br>C13<br>E13<br>E14                                                                      | EMU0<br>EMU1<br>MCU_RESETz<br>RESET_REQz<br>TCK<br>TDI<br>TMS                                                                                                                                                      | 这些焊球每一个均必须通过单独的外部拉电阻器连接到相应的电源 <sup>(1)</sup> ，以确保如果信号布线 PCB 已连接并且未由连接的器件主动驱动，则与这些焊球相关的输入保持为有效的逻辑高电平。如果没有 PCB 信号布线连接到焊球，则可以使用内部上拉来保持有效的逻辑高电平。 |
| E11<br>D11<br>A13<br>C11                                                                                           | MCU_I2C0_SCL<br>MCU_I2C0_SDA<br>WKUP_I2C0_SCL<br>WKUP_I2C0_SDA                                                                                                                                                     | 这些焊球均必须通过单独的外部拉电阻器连接到相应的电源 <sup>(1)</sup> 或 VSS，以确保与这些焊球相关的输入相应地保持为有效的逻辑高电平或低电平，从而实现所选的信号功能。                                                 |
| U22<br>U21<br>U20<br>V25<br>T20<br>T21<br>V24<br>W25<br>AC25<br>AB25<br>AA25<br>W24<br>Y24<br>AD25<br>AB24<br>AC24 | GPMC0_AD0<br>GPMC0_AD1<br>GPMC0_AD2<br>GPMC0_AD3<br>GPMC0_AD4<br>GPMC0_AD5<br>GPMC0_AD6<br>GPMC0_AD7<br>GPMC0_AD8<br>GPMC0_AD9<br>GPMC0_AD10<br>GPMC0_AD11<br>GPMC0_AD12<br>GPMC0_AD13<br>GPMC0_AD14<br>GPMC0_AD15 | 这些焊球每一个均必须通过单独的外部拉电阻器连接到相应的电源 <sup>(1)</sup> 或 VSS，以确保与这些焊球相关的输入相应地保持为有效的逻辑高电平或低电平，从而选择所需的器件引导模式。                                            |
| 1G2<br>1H1<br>AE2<br>B1<br>1C1<br>1D2<br>1E1<br>1F1<br>1E2                                                         | VDDS_DDR<br>VDDS_DDR<br>VDDS_DDR<br>VDDS_DDR<br>VDDS_DDR<br>VDDS_DDR<br>VDDS_DDR<br>VDDS_DDR<br>VDDS_DDR_C                                                                                                         | 如果不使用 DDRSS，则必须将这些焊球中的每一个直接连接到 VSS。                                                                                                          |

表 5-74. 连接要求 (续)

| AMH<br>焊球<br>编号 | 焊球名称         | 连接要求                                                                                                                                               |
|-----------------|--------------|----------------------------------------------------------------------------------------------------------------------------------------------------|
| T6              | DDR0_ACT_n   |                                                                                                                                                    |
| K3              | DDR0_ALERT_n |                                                                                                                                                    |
| T5              | DDR0_CAS_n   |                                                                                                                                                    |
| T1              | DDR0_PAR     |                                                                                                                                                    |
| P6              | DDR0_RAS_n   |                                                                                                                                                    |
| T4              | DDR0_WE_n    |                                                                                                                                                    |
| K5              | DDR0_A0      |                                                                                                                                                    |
| L2              | DDR0_A1      |                                                                                                                                                    |
| L3              | DDR0_A2      |                                                                                                                                                    |
| M2              | DDR0_A3      |                                                                                                                                                    |
| N2              | DDR0_A4      |                                                                                                                                                    |
| K2              | DDR0_A5      |                                                                                                                                                    |
| N3              | DDR0_A6      |                                                                                                                                                    |
| L1              | DDR0_A7      |                                                                                                                                                    |
| M1              | DDR0_A8      |                                                                                                                                                    |
| T2              | DDR0_A9      |                                                                                                                                                    |
| R2              | DDR0_A10     |                                                                                                                                                    |
| N5              | DDR0_A11     |                                                                                                                                                    |
| P3              | DDR0_A12     |                                                                                                                                                    |
| P2              | DDR0_A13     |                                                                                                                                                    |
| N6              | DDR0_BA0     |                                                                                                                                                    |
| K4              | DDR0_BA1     |                                                                                                                                                    |
| Y6              | DDR0_BG0     |                                                                                                                                                    |
| U6              | DDR0_BG1     |                                                                                                                                                    |
| Y5              | DDR0_CAL0    |                                                                                                                                                    |
| R1              | DDR0_CK0     |                                                                                                                                                    |
| P1              | DDR0_CK0_n   |                                                                                                                                                    |
| N4              | DDR0_CKE0    |                                                                                                                                                    |
| P5              | DDR0_CKE1    |                                                                                                                                                    |
| L6              | DDR0_CS0_n   | 如果不使用 DDRSS，请保持未连接状态。                                                                                                                              |
| T3              | DDR0_CS1_n   |                                                                                                                                                    |
| C3              | DDR0_DM0     | 注意：仅当 VDDS_DDR 和 VDDS_DDR_C 连接到 VSS 时，此列表中的 DDR0 引脚才能保持未连接状态。当 VDDS_DDR 和 VDDS_DDR_C 连接到电源时，必须按照 <a href="#">DDR 电路板设计和布局布线指南</a> 中的定义来连接 DDR0 引脚。 |
| H3              | DDR0_DM1     |                                                                                                                                                    |
| V4              | DDR0_DM2     |                                                                                                                                                    |
| AD1             | DDR0_DM3     |                                                                                                                                                    |
| B2              | DDR0_DQ0     |                                                                                                                                                    |
| A3              | DDR0_DQ1     |                                                                                                                                                    |
| A4              | DDR0_DQ2     |                                                                                                                                                    |
| A5              | DDR0_DQ3     |                                                                                                                                                    |
| A2              | DDR0_DQ4     |                                                                                                                                                    |
| B4              | DDR0_DQ5     |                                                                                                                                                    |
| D2              | DDR0_DQ6     |                                                                                                                                                    |
| C4              | DDR0_DQ7     |                                                                                                                                                    |
| E2              | DDR0_DQ8     |                                                                                                                                                    |
| F1              | DDR0_DQ9     |                                                                                                                                                    |
| G5              | DDR0_DQ10    |                                                                                                                                                    |
| F2              | DDR0_DQ11    |                                                                                                                                                    |
| G3              | DDR0_DQ12    |                                                                                                                                                    |
| H4              | DDR0_DQ13    |                                                                                                                                                    |
| J2              | DDR0_DQ14    |                                                                                                                                                    |
| G2              | DDR0_DQ15    |                                                                                                                                                    |
| U2              | DDR0_DQ16    |                                                                                                                                                    |
| U3              | DDR0_DQ17    |                                                                                                                                                    |
| U5              | DDR0_DQ18    |                                                                                                                                                    |
| V5              | DDR0_DQ19    |                                                                                                                                                    |
| V2              | DDR0_DQ20    |                                                                                                                                                    |
| Y2              | DDR0_DQ21    |                                                                                                                                                    |
| Y3              | DDR0_DQ22    |                                                                                                                                                    |
| AA4             | DDR0_DQ23    |                                                                                                                                                    |
| AC2             | DDR0_DQ24    |                                                                                                                                                    |
| AA2             | DDR0_DQ25    |                                                                                                                                                    |
| AC4             | DDR0_DQ26    |                                                                                                                                                    |
| AD2             | DDR0_DQ27    |                                                                                                                                                    |

**表 5-74. 连接要求 (续)**

| AMH<br>焊球<br>编号                                                                               | 焊球名称                                                                                                                                                                                                        | 连接要求                                                                                                                                                                                                                                                     |
|-----------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| AD3<br>AC3<br>AE4<br>AE3<br>D1<br>C1<br>J1<br>H1<br>W1<br>V1<br>AA1<br>AB1<br>L5<br>V6<br>AA5 | DDR0_DQ28<br>DDR0_DQ29<br>DDR0_DQ30<br>DDR0_DQ31<br>DDR0_DQS0<br>DDR0_DQS0_n<br>DDR0_DQS1<br>DDR0_DQS1_n<br>DDR0_DQS2<br>DDR0_DQS2_n<br>DDR0_DQS2<br>DDR0_DQS2_n<br>DDR0_ODT0<br>DDR0_ODT1<br>DDR0_RESET0_n |                                                                                                                                                                                                                                                          |
| 1K2                                                                                           | VDDS_MMC0                                                                                                                                                                                                   | 如果不使用 MMC0，则这些焊球均必须连接到任何不违反器件电源时序要求的 1.8V 电源。                                                                                                                                                                                                            |
| AC5<br>AA6<br>AB8<br>AD5<br>AC7<br>AB7<br>AD6<br>AE5<br>AE6<br>AC6<br>AA7<br>AB6              | MMC0_CALPAD<br>MMC0_CLK<br>MMC0_CMD<br>MMC0_DS<br>MMC0_DAT0<br>MMC0_DAT1<br>MMC0_DAT2<br>MMC0_DAT3<br>MMC0_DAT4<br>MMC0_DAT5<br>MMC0_DAT6<br>MMC0_DAT7                                                      | 如果不使用 MMC0，则这些焊球每一个均必须保持未连接状态。                                                                                                                                                                                                                           |
| 1J4<br>1K5<br>Y11                                                                             | VDDA_CORE_USB<br>VDDA_1P8_USB<br>VDDA_3P3_USB                                                                                                                                                               | USB0 与 USB1 共享这些电源轨，因此在使用 USB0 或 USB1 时，这些焊球每一个均必须连接到有效的电源。<br>如果不使用 USB0 和 USB1，则这些焊球每一个均必须直接连接到 VSS。                                                                                                                                                   |
| AE8<br>AE7<br>Y8<br>Y7<br>AE10<br>AE9<br>1K4<br>Y10                                           | USB0_DM<br>USB0_DP<br>USB0_RCALIB<br>USB0_VBUS<br>USB1_DM<br>USB1_DP<br>USB1_RCALIB<br>USB1_VBUS                                                                                                            | 如果不使用 USB0 或 USB1，请将相应的 DM、DP 和 VBUS 焊球保持未连接状态。<br>注意：仅当 VDDA_CORE_USB、VDDA_1P8_USB 和 VDDA_3P3_USB 连接到 VSS 时，USB0_RCALIB 和 USB1_RCALIB 引脚才能保持未连接状态。当 VDDA_CORE_USB、VDDA_1P8_USB 和 VDDA_3P3_USB 连接到电源时，USB0_RCALIB 和 USB1_RCALIB 引脚必须通过单独的适当外部电阻器连接到 VSS。 |
| 1K6<br>IK8<br>IK7                                                                             | VDDA_CORE_CSI_DSI<br>VDDA_CORE_DSI_CLK<br>VDDA_1P8_CSI_DSI                                                                                                                                                  | 如果不使用 CSIRX0 和 DSITX0 并且需要器件边界扫描功能，这些焊球每一个均必须连接至有效电源。<br>如果不使用 CSIRX0 和 DSITX0，并且不需要器件边界扫描功能，这些焊球每一个均可以直接连接到 VSS。                                                                                                                                        |
| AE12<br>AE11<br>AB11<br>AB10<br>AA15                                                          | CSI0_RXCLKN<br>CSI0_RXCLKP<br>CSI0_RXN0<br>CSI0_RXP0<br>CSI0_RXRCALIB                                                                                                                                       | 如果不使用 CSIRX0，则保持未连接状态。                                                                                                                                                                                                                                   |
| AC10<br>AC9                                                                                   | CSI0_RXN1<br>CSI0_RXP1                                                                                                                                                                                      | 如果 CSIRX0 未使用或仅在单通道模式下运行，请保持未连接状态。                                                                                                                                                                                                                       |
| AA10<br>AA9                                                                                   | CSI0_RXN2<br>CSI0_RXP2                                                                                                                                                                                      | 如果 CSIRX0 未使用或仅在单通道或双通道模式下运行，请保持未连接状态。                                                                                                                                                                                                                   |
| AD9<br>AD8                                                                                    | CSI0_RXN3<br>CSI0_RXP3                                                                                                                                                                                      | 如果 CSIRX0 未使用或仅在单通道、双通道或三通道模式下运行，请保持未连接状态。                                                                                                                                                                                                               |

表 5-74. 连接要求 (续)

| AMH<br>焊球<br>编号                                                                                                                                              | 焊球名称                                                                                                                                                                                                                                                                     | 连接要求                                                                                      |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------|
| AA12<br>AA13<br>AD11<br>AD12<br>Y16                                                                                                                          | DSI0_TXCLKN<br>DSI0_TXCLKP<br>DSI0_TXN0<br>DSI0_TXP0<br>DSI0_TXRCALIB                                                                                                                                                                                                    | 如果不使用 DSITX0，则保持未连接状态。                                                                    |
| AB13<br>AB14                                                                                                                                                 | DSI0_TXN1<br>DSI0_TXP1                                                                                                                                                                                                                                                   | 如果 DSITX0 未使用或仅在单通道模式下运行，请保持未连接状态。                                                        |
| AC12<br>AC13                                                                                                                                                 | DSI0_TXN2<br>DSI0_TXP2                                                                                                                                                                                                                                                   | 如果 DSITX0 未使用或仅在单通道或双通道模式下运行，请保持未连接状态。                                                    |
| AE14<br>AE15                                                                                                                                                 | DSI0_TXN3<br>DSI0_TXP3                                                                                                                                                                                                                                                   | 如果 DSITX0 未使用或仅在单通道、双通道或三通道模式下运行，请保持未连接状态。                                                |
| AE20<br>AD20<br>AC19<br>AD19<br>AA19<br>AB19<br>AD18<br>AE19<br>AD17<br>AD16<br>AB17<br>AC17<br>AC16<br>AC15<br>AB16<br>AA16<br>AE18<br>AE17<br>AD15<br>AD14 | OLDI0_A0N<br>OLDI0_A0P<br>OLDI0_A1N<br>OLDI0_A1P<br>OLDI0_A2N<br>OLDI0_A2P<br>OLDI0_A3N<br>OLDI0_A3P<br>OLDI0_A4N<br>OLDI0_A4P<br>OLDI0_A5N<br>OLDI0_A5P<br>OLDI0_A6N<br>OLDI0_A6P<br>OLDI0_A7N<br>OLDI0_A7P<br>OLDI0_CLK0N<br>OLDI0_CLK0P<br>OLDI0_CLK1N<br>OLDI0_CLK1P | 如果不使用 OLDI0，则保持未连接状态。                                                                     |
| 1A6                                                                                                                                                          | VMON_VSYS                                                                                                                                                                                                                                                                | 如果不使用 VMON_VSYS，这个焊球必须直接连接至 VSS。                                                          |
| 1A10<br>1A4                                                                                                                                                  | VMON_1P8_SOC<br>VMON_3P3_SOC                                                                                                                                                                                                                                             | 如果 VMON_1P8_SOC 和 VMON_3P3_SOC 未用于监控 SOC 电源轨，则这些焊球必须保持连接到各自的 1.8V 和 3.3V 电源轨，或者直接连接到 VSS。 |

(1) 要确定与任何 IO 关联的电源，请参阅引脚属性表中的“电源”一列。

### 备注

内部拉电阻器很弱，在某些工作条件下可能无法提供足够的电流来保持有效的逻辑电平。当连接到具有相反逻辑电平泄漏的元件时，或者当外部噪声源与连接到仅由内部电阻器拉至有效逻辑电平的焊球的信号布线耦合时，可能会出现这种情况。因此，建议使用外部拉电阻器来在具有外部连接的焊球上保持有效的逻辑电平。

很多处理器 I/O 默认处于关闭状态，并且可能需要外部拉电阻器才能将任何所连接器件的输入保持在有效逻辑状态，直到软件初始化相应的 I/O。引脚属性表的“复位 RX/TX/PULL 期间的焊球状态”和“复位 RX/TX/PULL 后的焊球状态”列中定义了可配置器件 IO 的状态。任何输入缓冲器 (RX) 关闭的 IO 都可以浮动，而不会损坏器件。但是，任何已打开输入缓冲器 (RX) 的 IO 不得浮动到  $V_{ILSS}$  和  $V_{IHSS}$  之间的任何电位。输入缓冲器可以进入高电流状态，如果允许在这些电平之间浮动，则可能会损坏 IO 单元。

## 6 规格

### 6.1 绝对最大额定值

在工作结温范围内测得 (除非另有说明) <sup>(1)</sup> <sup>(2)</sup>

| 参数                | 最小值  | 最大值  | 单位 |
|-------------------|------|------|----|
| VDD_CORE          | -0.3 | 1.05 | V  |
| VDDR_CORE         | -0.3 | 1.05 | V  |
| VDD_CANUART       | -0.3 | 1.05 | V  |
| VDDA_CORE_CSI_DSI | -0.3 | 1.05 | V  |
| VDDA_CORE_DSI_CLK | -0.3 | 1.05 | V  |
| VDDA_CORE_USB     | -0.3 | 1.05 | V  |
| VDDA_DDR_PLL0     | -0.3 | 1.05 | V  |
| VDDS_DDR          | -0.3 | 1.57 | V  |
| VDDS_DDR_C        | -0.3 | 1.57 | V  |
| VDDS_MMCO         | -0.3 | 1.98 | V  |
| VDDS_OSC0         | -0.3 | 1.98 | V  |
| VDDA MCU          | -0.3 | 1.98 | V  |
| VDDA_PLL0         | -0.3 | 1.98 | V  |
| VDDA_PLL1         | -0.3 | 1.98 | V  |
| VDDA_PLL2         | -0.3 | 1.98 | V  |
| VDDA_PLL3         | -0.3 | 1.98 | V  |
| VDDA_PLL4         | -0.3 | 1.98 | V  |
| VDDA_1P8_CSI_DSI  | -0.3 | 1.98 | V  |
| VDDA_1P8_OLDIO    | -0.3 | 1.98 | V  |
| VDDA_1P8_USB      | -0.3 | 1.98 | V  |
| VDDA_TEMP0        | -0.3 | 1.98 | V  |
| VDDA_TEMP1        | -0.3 | 1.98 | V  |
| VDDA_TEMP2        | -0.3 | 1.98 | V  |
| VPP               | -0.3 | 1.98 | V  |
| VDDSHV_CANUART    | -0.3 | 3.63 | V  |
| VDDSHV MCU        | -0.3 | 3.63 | V  |
| VDDSHV0           | -0.3 | 3.63 | V  |
| VDDSHV1           | -0.3 | 3.63 | V  |
| VDDSHV2           | -0.3 | 3.63 | V  |
| VDDSHV3           | -0.3 | 3.63 | V  |
| VDDSHV5           | -0.3 | 3.63 | V  |
| VDDSHV6           | -0.3 | 3.63 | V  |
| VDDA_3P3_USB      | -0.3 | 3.63 | V  |

在工作结温范围内测得 (除非另有说明) <sup>(1) (2)</sup>

| 参数                               |                                                                           | 最小值  | 最大值                      | 单位 |
|----------------------------------|---------------------------------------------------------------------------|------|--------------------------|----|
| 所有失效防护 IO 引脚的稳态最大电压              | MCU_PORz                                                                  | -0.3 | 3.63                     | V  |
|                                  | 以 1.8V 运行时的 MCU_I2C0_SCL、MCU_I2C0_SDA、WKUP_I2C0_SCL、WKUP_I2C0_SDA、EXTINTn | -0.3 | 1.98 <sup>(3)</sup>      | V  |
|                                  | 以 3.3V 运行时的 MCU_I2C0_SCL、MCU_I2C0_SDA、WKUP_I2C0_SCL、WKUP_I2C0_SDA、EXTINTn | -0.3 | 3.63 <sup>(3)</sup>      | V  |
|                                  | VMON_1P8_SOC                                                              | -0.3 | 1.98                     | V  |
|                                  | VMON_3P3_SOC                                                              | -0.3 | 3.63                     | V  |
| 所有其他 IO 引脚的稳态最大电压 <sup>(5)</sup> | VMON_VSYS <sup>(4)</sup>                                                  | -0.3 | 1.98                     | V  |
|                                  | USB0_VBUS、USB1_VBUS <sup>(6)</sup>                                        | -0.3 | 3.6                      | V  |
|                                  | 所有其他 IO 引脚                                                                | -0.3 | IO 电源电压 + 0.3            | V  |
| IO 引脚的瞬态过冲和下冲                    | 20% 信号周期期间 20% 的 IO 电源电压<br>(请参阅图 6-1 IO 瞬态电压范围)                          |      | 0.2 × VDD <sup>(7)</sup> | V  |
| 闩锁性能 <sup>(8)</sup>              | 电流测试                                                                      | -100 | 100                      | mA |
|                                  | 过压 (OV) 测试                                                                |      | 1.5 × VDD <sup>(7)</sup> | V  |
| T <sub>STG</sub>                 | 贮存温度                                                                      | -55  | +150                     | °C |

- (1) 超出“绝对最大额定值”运行可能会对器件造成永久损坏。绝对最大额定值并不表示器件在这些条件下或在建议运行条件以外的任何其他条件下能够正常运行。如果超出节 6.5 建议运行条件,但在绝对最大额定值范围内使用,器件可能不会完全正常运行,这可能影响器件的可靠性、功能和性能并缩短器件寿命。
- (2) 除非另有说明,否则所有电压值均以 VSS 为基准。
- (3) 这些失效防护引脚的绝对最大额定值取决于其 IO 电源工作电压。因此,该值也由 I2C 开漏和失效防护 (I2C OD FS) 电气特性一节中的最大 V<sub>IH</sub> 值定义,其中电气特性表具有针对 1.8V 模式和 3.3V 模式的不同参数值。
- (4) VMON\_VSYS 引脚提供了一种监测系统电源的方法。有关更多信息,请参阅节 8.2.5 系统电源监测设计指南。
- (5) 此参数适用于所有不具有失效防护功能的 IO 引脚,该要求适用于所有 IO 电源电压值。例如,如果施加到特定 IO 电源的电压为 0V,则由该电源供电的任何 IO 的有效输入电压范围将为 -0.3V 至 +0.3V。每当外设不是由用于为相应 IO 电源供电的相同电源供电时,都应特别注意。所连接的外设绝不能提供超出有效输入电压范围的电压(包括电源斜升和斜降序列),这一点很重要。
- (6) 需要使用外部电阻分压器来限制施加到该器件引脚的电压。有关更多信息,请参阅节 8.2.4 USB 设计指南。
- (7) VDD 是 IO 相应电源引脚上的电压。
- (8) 对于电流脉冲注入(电流测试):
  - 引脚应力符合 JEDEC JESD78 (II 级),并施加额定 IO 引脚注入电流和钳位电压(最大推荐 IO 电压的 1.5 倍和最大推荐 IO 电压的负 0.5 倍)。

对于过压性能(过压 (OV) 测试):

- 电源应力符合 JEDEC JESD78 (II 级) 并施加额定电压注入。

失效防护 IO 终端的设计使其不依赖于相应的 IO 电源电压。这样便可在相应 IO 电源关闭时,将外部电压源连接到这些 IO 终端。MCU\_I2C0\_SCL、MCU\_I2C0\_SDA、WKUP\_I2C0\_SCL、WKUP\_I2C0\_SDA、EXTINTn、VMON\_1P8\_SOC、VMON\_3P3\_SOC 和 MCU\_PORz 是仅有的失效防护 IO 端子。所有其他 IO 终端都不具有失效防护功能,对其施加的电压应限制为节 6.1 中的所有 IO 引脚的稳态最大电压参数定义的值。



A.  $T_{overshoot} + T_{undershoot} < T_{period}$  的 20%

图 6-1. IO 瞬态电压范围

## 6.2 未通过 AEC - Q100 认证的器件的 ESD 等级

|             |            |                                                          | 值          | 单位 |
|-------------|------------|----------------------------------------------------------|------------|----|
| $V_{(ESD)}$ | 静电放电 (ESD) | 人体放电模型 (HBM)，符合 ANSI/ESDA/JEDEC JS-001 标准 <sup>(1)</sup> | $\pm 1000$ | V  |
|             |            | 充电器件模型 (CDM)，符合 ANSI/ESDA/JEDEC JS-002 标准 <sup>(2)</sup> | $\pm 250$  |    |

(1) JEDEC 文档 JEP155 指出：500V HBM 时能够在标准 ESD 控制流程下安全生产。

(2) JEDEC 文档 JEP157 指出：250V CDM 时能够在标准 ESD 控制流程下安全生产。

## 6.3 符合 AEC - Q100 标准的器件的 ESD 等级

|             |      |                                                  | 值          | 单位 |
|-------------|------|--------------------------------------------------|------------|----|
| $V_{(ESD)}$ | 静电放电 | 人体放电模型 (HBM)，符合 AEC - Q100-002 标准 <sup>(1)</sup> | $\pm 1000$ | V  |
|             |      | 充电器件模型 (CDM)，符合 AEC - Q100-011 标准                | $\pm 750$  |    |
|             |      | 所有其他引脚                                           | $\pm 250$  |    |

(1) AEC - Q100-002 指示 HBM 应力测试应当符合 ANSI/ESDA/JEDEC JS-001 规范。

## 6.4 上电小时数 (POH)

| 上电小时数 (POH) <sup>(1) (2) (3)</sup> |               |                      |
|------------------------------------|---------------|----------------------|
| 结温范围 ( $T_J$ )                     |               | 使用寿命 (POH)           |
| 125°C 工业和汽车 <sup>(4)</sup>         | -40°C 至 105°C | 100000               |
|                                    | -40°C 至 125°C | 20000 <sup>(5)</sup> |

(1) 为方便起见，单独提供这些信息，并且未扩展或修改适用于 TI 半导体产品的 TI 标准条款和条件下提供的保修范围。

(2) 除非上表中另有说明，否则器件在额定温度下支持所有电压域和工作条件。

(3) POH 是电压、温度和时间的函数。在较高电压和温度下使用会导致 POH 降低。

(4) 应选择 -40 至 105C 或 -40 至 125C 温度曲线并在应用的整个生命周期内应用。为了延长温度和/或 POH 的目的而混合使用这些温度曲线可能会导致可靠性故障风险增加，因此不建议这样做。

(5) -40 至 125C 温度曲线定义为 20000 小时通电时间，此时结温如下所示：5% (-40°C)、65% (70°C)、20% (110°C) 和 10% (125°C)。

## 6.5 建议运行条件

在工作结温范围内测得 (除非另有说明)

| 电源名称                             | 说明                                      | 最小值 <sup>(1)</sup>                                       | 标称值                | 最大值 <sup>(1)</sup> | 单位    |
|----------------------------------|-----------------------------------------|----------------------------------------------------------|--------------------|--------------------|-------|
| VDD_CORE <sup>(2)</sup>          | 内核电源<br>CSIRX0 和 DSITX0 内核电源            | 0.75V 工作电压                                               | 0.715              | 0.75               | 0.79  |
| VDDA_CORE_CSI_DSI <sup>(2)</sup> |                                         | 0.85V 工作电压                                               | 0.81               | 0.85               | 0.895 |
| VDDA_CORE_DSI_CLK <sup>(2)</sup> | DSITX0 时钟内核电源<br>USB0 和 USB1 内核电源       | 0.75V 工作电压                                               | 0.715              | 0.75               | 0.79  |
| VDDA_CORE_USB <sup>(2)</sup>     |                                         | 0.85V 工作电压                                               | 0.81               | 0.85               | 0.895 |
| VDDA_DDR_PLL0 <sup>(2)</sup>     | DDR 去偏斜 PLL 电源                          |                                                          |                    |                    | V     |
| VDD_CANUART <sup>(3)</sup>       | CANUART 内核电源                            | 0.75V 工作电压                                               | 0.715              | 0.75               | 0.79  |
|                                  |                                         | 0.85V 工作电压                                               | 0.81               | 0.85               | 0.895 |
| VDDR_CORE                        | RAM、MMC0 PHY 内核以及 MMC0 DLL 模拟电源         | 0.81                                                     | 0.85               | 0.895              | V     |
| VDDS_DDR <sup>(4)</sup>          | DDR PHY IO 电源                           | 1.1V 工作电压                                                | 1.06               | 1.1                | 1.17  |
| VDDS_DDR_C <sup>(4)</sup>        | DDR 时钟 IO 电源                            |                                                          |                    |                    | V     |
| VDDS_MMC0                        | MMC0 PHY IO 电源                          | 1.71                                                     | 1.8                | 1.89               | V     |
| VDDS_OSC0                        | MCU_OSC0 和 WKUP_LFOSC0 电源               | 1.71                                                     | 1.8                | 1.89               | V     |
| VDDA MCU                         | RCOSC、POR、POK 和 MCU_PLL0 模拟电源           | 1.71                                                     | 1.8                | 1.89               | V     |
| VDDA_PLL0                        | MAIN_PLL0、MAIN_PLL1 和 MAIN_PLL2 模拟电源    | 1.71                                                     | 1.8                | 1.89               | V     |
| VDDA_PLL1                        | MAIN_PLL16、MAIN_PLL17 和 MAIN_PLL18 模拟电源 | 1.71                                                     | 1.8                | 1.89               | V     |
| VDDA_PLL2                        | MAIN_PLL6 模拟电源                          | 1.71                                                     | 1.8                | 1.89               | V     |
| VDDA_PLL3                        | MAIN_PLL12 模拟电源                         | 1.71                                                     | 1.8                | 1.89               | V     |
| VDDA_PLL4                        | MAIN_PLL8 和 MAIN_PLL15 模拟电源             | 1.71                                                     | 1.8                | 1.89               | V     |
| VDDA_1P8_CSI_DSI                 | CSIRX0 和 DSITX0 1.8V 模拟电源               | 1.71                                                     | 1.8                | 1.89               | V     |
| VDDA_1P8_OLDIO                   | OLDIO 1.8V 模拟电源                         | 1.71                                                     | 1.8                | 1.89               | V     |
| VDDA_1P8_USB                     | USB0 和 USB1 1.8V 模拟电源                   | 1.71                                                     | 1.8                | 1.89               | V     |
| VDDA_TEMP0                       | TEMP0 模拟电源                              | 1.71                                                     | 1.8                | 1.89               | V     |
| VDDA_TEMP1                       | TEMP1 模拟电源                              | 1.71                                                     | 1.8                | 1.89               | V     |
| VDDA_TEMP2                       | TEMP2 模拟电源                              | 1.71                                                     | 1.8                | 1.89               | V     |
| VPP                              | 电子保险丝 ROM 编程电源                          | 请参阅 <sup>(5)</sup> 请参阅 <sup>(5)</sup> 请参阅 <sup>(5)</sup> | 1.71               | 1.8                | 1.89  |
| VMON_1P8_SOC                     | 1.8V SoC 电源的电压监测器                       |                                                          |                    |                    | V     |
| VDDA_3P3_USB                     | USB0 和 USB1 3.3V 模拟电源                   |                                                          | 3.135              | 3.3                | 3.465 |
| VMON_3P3_SOC                     | 3.3V SoC 电源的电压监测器                       | 3.135                                                    | 3.3                | 3.465              | V     |
| VMON_VSYS                        | 系统电源的电压监测                               | 0                                                        | 请参阅 <sup>(6)</sup> | 1                  | V     |
| USB0_VBUS                        | USB0 电平转换的 VBUS 输入                      | 0                                                        | 请参阅 <sup>(7)</sup> | 3.465              | V     |
| USB1_VBUS                        | USB1 电平转换的 VBUS 输入                      | 0                                                        | 请参阅 <sup>(7)</sup> | 3.465              | V     |
| VDDSHV_CANUART <sup>(8)</sup>    | IO 组 CANUART 的双电压 IO 电源                 | 1.8V 工作电压                                                | 1.71               | 1.8                | 1.89  |
|                                  |                                         | 3.3V 工作电压                                                | 3.135              | 3.3                | 3.465 |
| VDDSHV MCU                       | IO 组 MCU 的双电压 IO 电源                     | 1.8V 工作电压                                                | 1.71               | 1.8                | 1.89  |
|                                  |                                         | 3.3V 工作电压                                                | 3.135              | 3.3                | 3.465 |
| VDDSHV0                          | IO 组 0 的双电压 IO 电源                       | 1.8V 工作电压                                                | 1.71               | 1.8                | 1.89  |
|                                  |                                         | 3.3V 工作电压                                                | 3.135              | 3.3                | 3.465 |
| VDDSHV1                          | IO 组 1 的双电压 IO 电源                       | 1.8V 工作电压                                                | 1.71               | 1.8                | 1.89  |
|                                  |                                         | 3.3V 工作电压                                                | 3.135              | 3.3                | 3.465 |
| VDDSHV2                          | IO 组 2 的双电压 IO 电源                       | 1.8V 工作电压                                                | 1.71               | 1.8                | 1.89  |
|                                  |                                         | 3.3V 工作电压                                                | 3.135              | 3.3                | 3.465 |

在工作结温范围内测得 (除非另有说明)

| 电源名称           | 说明                | 最小值 <sup>(1)</sup> | 标称值   | 最大值 <sup>(1)</sup> | 单位    |
|----------------|-------------------|--------------------|-------|--------------------|-------|
| VDDSHV3        | IO 组 3 的双电压 IO 电源 | 1.8V 工作电压          | 1.71  | 1.8                | 1.89  |
|                |                   | 3.3V 工作电压          | 3.135 | 3.3                | 3.465 |
| VDDSHV5        | IO 组 5 的双电压 IO 电源 | 1.8V 工作电压          | 1.71  | 1.8                | 1.89  |
|                |                   | 3.3V 工作电压          | 3.135 | 3.3                | 3.465 |
| VDDSHV6        | IO 组 6 的双电压 IO 电源 | 1.8V 工作电压          | 1.71  | 1.8                | 1.89  |
|                |                   | 3.3V 工作电压          | 3.135 | 3.3                | 3.465 |
| T <sub>J</sub> | 工作结温范围            | 125°C 工业和汽车        | -40   | 125                | °C    |

- (1) 在器件正常运行期间，器件焊球上的电压在任何时间段绝不能降至 MIN 电压以下或升至 MAX 电压以上。
- (2) VDD\_CORE、VDDA\_CORE\_CSI\_DSI、VDDA\_CORE\_DSI\_CLK、VDDA\_CORE\_USB 和 VDDA\_DDR\_PLL0 应来自同一电源。应注意确保 VDD\_CORE 和 VDDA\_CORE\_USB 之间的电压差处于 +/- 1% 之内。
- (3) 当使用部分 IO 或仅 IO + DDR 自刷新低功耗模式时，VDD\_CANUART 应连接到常开型电源。当不使用 Partial IO 或 IO Only + DDR 自刷新低功耗模式时，VDD\_CANUART 应连接到与 VDD\_CORE、VDDA\_CORE\_CSI\_DSI、VDDA\_CORE\_USB 和 VDDA\_DDR\_PLL0 相同的电源。
- (4) VDDS\_DDR 和 VDDS\_DDR\_C 应来自同一电源。
- (5) 有关基于电子保险丝使用情况的 VPP 电源电压，请参阅 [OTP 电子保险丝编程的建议运行条件](#) 表。
- (6) VMON\_VSYS 引脚提供了一种监测系统电源的方法。有关更多信息，请参阅 [节 8.2.5 系统电源监测设计指南](#)。
- (7) 需要使用外部电阻分压器来限制施加到该器件引脚的电压。有关更多信息，请参阅 [节 8.2.4 USB 设计指南](#)。
- (8) 当使用部分 IO 或仅 IO + DDR 自刷新低功耗模式时，VDDSHV\_CANUART 应连接到常开型电源。当使用部分 IO 或仅 IO + DDR 自刷新低功耗模式时，VDDSHV\_CANUART 应连接到任何有效 IO 电源。

## 6.6 运行性能点

表 6-1 定义了每个器件速度等级的时钟的最大工作频率，表 6-2 定义了器件子系统和内核时钟的仅有有效运行性能点 (OPP)。

表 6-1. 器件速度等级

| 速度等级 | VDD_CORE (V) <sup>(1)</sup> | 最大工作频率 (MHz)        |           |         |              |           |            |     |     | 最大转换率 (MT/s) <sup>(2)</sup> |      |
|------|-----------------------------|---------------------|-----------|---------|--------------|-----------|------------|-----|-----|-----------------------------|------|
|      |                             | A53SS (Cortex-A53x) | 主域 SYSCLK | MCU R5F | MCU 域 SYSCLK | 设备管理器 R5F | 设备管理器域 CLK | HSM | GPU |                             |      |
| O    | 0.75/0.85                   | 1000                | 500       | 800     | 400          | 800       | 400        | 400 | 560 | 500                         | 3200 |
| S    | 0.75                        | 1250                | 500       | 800     | 400          | 800       | 400        | 400 | 560 | 500                         | 3200 |
|      | 0.85                        | 1400                |           |         |              |           |            |     |     |                             |      |
| T    | 0.75                        | 1250                | 500       | 800     | 400          | 800       | 400        | 400 | 320 | 500                         | 3200 |
|      | 0.85                        | 1400                |           |         |              |           |            |     |     |                             |      |
| U    | 0.75                        | 1250                | 500       | 800     | 400          | 800       | 400        | 400 | 720 | 500                         | 3200 |
|      | 0.85                        | 1400                |           |         |              |           |            |     | 800 |                             |      |
| V    | 0.75                        | 1250                | 500       | 800     | 400          | 800       | 400        | 400 | 720 | 500                         | 3733 |
|      | 0.85                        | 1400                |           |         |              |           |            |     | 800 |                             |      |

(1) 额定工作电压，请参阅建议运行条件。

(2) 最大 DDR 频率将根据系统中使用的特定存储器类型 ( 供应商 ) 以及根据 PCB 实现进行限制。有关可实现最大 DDR 频率的适当 PCB 实现，请参阅 [DDR 电路板设计和布局布线指南](#)。

表 6-2. 器件运行性能点

| OPP | A53SS <sup>(1)</sup>  | 固定工作频率选项 (MHz) <sup>(2)</sup> |         |              |           |            |     |           | MT/s <sup>(3)</sup> |                      |
|-----|-----------------------|-------------------------------|---------|--------------|-----------|------------|-----|-----------|---------------------|----------------------|
|     |                       | 主域 SYSCLK                     | MCU R5F | MCU 域 SYSCLK | 设备管理器 R5F | 设备管理器域 CLK | HSM | GPU       |                     |                      |
| 高电平 | 从 ARMO PLL 旁路至速度等级最大值 | 500                           | 800     | 400          | 800       | 400        | 400 | 高达速度等级最大值 | 500、400、200 或 100   | 从 DDR PLL 旁路至速度等级最大值 |
|     |                       | 250                           | 400     | 200          | 400       | 133        | 133 |           |                     |                      |

(1) 默认工作频率，在启动时由软件设置。支持启动后动态频率调节。

(2) 固定工作频率，在启动时由软件设置。

(3) 最大 DDR 频率将根据系统中使用的特定存储器类型 ( 供应商 ) 以及根据 PCB 实现进行限制。有关可实现最大 DDR 频率的适当 PCB 实现，请参阅 [DDR 电路板设计和布局布线指南](#)。

(4) 源自 DDR0\_CK0 和 DDR0\_CK0\_n 的 DDR PLL 输出，通常以频率单位定义。因此，在旁路模式下运行时，“DDR PLL 旁路”事务速率等于 DDR PLL 输出频率的 2 倍。

## 6.7 功耗摘要

有关器件功耗的信息，请参阅 [AM62P 功耗估算工具](#) 用户指南。

## 6.8 电气特性

### 备注

节 6.8 中所述的接口或信号对应于多路复用模式 0 ( 主信号功能 ) 中可用的接口或信号。

这些表中介绍的焊球上多路复用的所有接口或信号都具有相同的直流电气特性，除非多路复用涉及 **PHY** 和 **GPIO** 组合，在这种情况下，会为不同的复用模式 ( 功能 ) 指定不同的直流电气特性。

### 6.8.1 I2C 开漏和失效防护 (I2C OD FS) 电气特性

在建议运行条件下 ( 除非另有说明 )

| 参数                            | 测试条件    | 最小值                     | 典型值                     | 最大值  | 单位      |
|-------------------------------|---------|-------------------------|-------------------------|------|---------|
| <b>1.8V 模式</b>                |         |                         |                         |      |         |
| $V_{IL}$                      | 输入低电压   |                         | $0.3 \times VDD^{(1)}$  |      | V       |
| $V_{ILSS}$                    | 输入低电压稳态 |                         | $0.3 \times VDD^{(1)}$  |      | V       |
| $V_{IH}$                      | 输入高电压   | $0.7 \times VDD^{(1)}$  | 1.98 <sup>(2)</sup>     |      | V       |
| $V_{IHSS}$                    | 输入高电压稳态 | $0.7 \times VDD^{(1)}$  |                         |      | V       |
| $V_{HYS}$                     | 输入迟滞电压  | $0.1 \times VDD^{(1)}$  |                         |      | mV      |
| $I_{IN}^{(3)}$                | 输入漏电流。  | $V_I = 1.8V$            |                         | 10   | $\mu A$ |
|                               |         | $V_I = 0V$              |                         | -10  | $\mu A$ |
| $V_{OL}$                      | 输出低电压   |                         | $0.2 \times VDD^{(1)}$  |      | V       |
| $I_{OL}^{(4)}$                | 低电平输出电流 | $V_{OL(MAX)}$           | 10                      |      | mA      |
| $SR_I^{(6)}$                  | 输入压摆率   |                         | 18 <sup>(5)</sup>       |      |         |
|                               |         |                         | 或<br>$1.8E+6$           |      | V/s     |
| <b>3.3V 模式</b> <sup>(7)</sup> |         |                         |                         |      |         |
| $V_{IL}$                      | 输入低电压   |                         | $0.3 \times VDD^{(1)}$  |      | V       |
| $V_{ILSS}$                    | 输入低电压稳态 |                         | $0.25 \times VDD^{(1)}$ |      | V       |
| $V_{IH}$                      | 输入高电压   | $0.7 \times VDD^{(1)}$  | 3.63 <sup>(2)</sup>     |      | V       |
| $V_{IHSS}$                    | 输入高电压稳态 | $0.7 \times VDD^{(1)}$  |                         |      | V       |
| $V_{HYS}$                     | 输入迟滞电压  | $0.05 \times VDD^{(1)}$ |                         |      | mV      |
| $I_{IN}^{(3)}$                | 输入漏电流。  | $V_I = 3.3V$            |                         | 10   | $\mu A$ |
|                               |         | $V_I = 0V$              |                         | -10  | $\mu A$ |
| $V_{OL}$                      | 输出低电压   |                         |                         | 0.4  | V       |
| $I_{OL}^{(4)}$                | 低电平输出电流 | $V_{OL(MAX)}$           | 10                      |      | mA      |
| $SR_I^{(6)}$                  | 输入压摆率   |                         | 33 <sup>(5)</sup>       |      |         |
|                               |         |                         | 或<br>$3.3E+7$           | 8E+7 | V/s     |

(1)  $VDD$  表示相应的电源。有关电源名称和相应焊球的详细信息，请参阅引脚属性表的 **POWER** 列。

(2) 该值还定义了 IO 的“绝对最大额定值”值。

(3) 此参数定义了将端子用作输入、非驱动输出或同时用作输入和非驱动输出时的漏电流。

(4)  $I_{OL}$  参数定义了器件能够保持指定  $V_{OL}$  值的最小低电平输出电流。此参数定义的值应被视为系统实现可提供的最大电流，而系统实现需要为附加元件保持指定的  $V_{OL}$  值。

(5)  $f$  = 输入信号的切换频率 ( 以 Hz 为单位 ) 。

(6) 此最小值参数仅适用于在相应的时序和开关特性部分中未定义的输入信号功能。选择会产生最大值的最小值参数。

(7) 在 3.3V 模式下操作 IO 时，不支持 I2C HS 模式。

### 6.8.2 失效防护复位 (FS 复位) 电气特性

在建议运行条件下测得 (除非另有说明)

| 参数             |         | 测试条件         | 最小值                          | 典型值                        | 最大值     | 单位 |
|----------------|---------|--------------|------------------------------|----------------------------|---------|----|
| $V_{IL}$       | 输入低电压   |              |                              | $0.3 \times V_{DDS\_OSC0}$ | V       |    |
| $V_{ILSS}$     | 输入低电压稳态 |              |                              | $0.3 \times V_{DDS\_OSC0}$ | V       |    |
| $V_{IH}$       | 输入高电压   |              | $0.7 \times V_{DDS\_OSC0}$   |                            | V       |    |
| $V_{IHSS}$     | 输入高电压稳态 |              | $0.7 \times V_{DDS\_OSC0}$   |                            | V       |    |
| $V_{HYS}$      | 输入迟滞电压  |              | 200                          |                            | mV      |    |
| $I_{IN}^{(1)}$ | 输入漏电流。  | $V_I = 1.8V$ |                              | 10                         | $\mu A$ |    |
|                |         | $V_I = 0V$   |                              | -10                        | $\mu A$ |    |
| $SR_I^{(3)}$   | 输入压摆率   |              | $18f^{(2)}$<br>或<br>$1.8E+6$ |                            | V/s     |    |

(1) 此参数定义了将端子用作输入时的漏电流。

(2)  $f$  = 输入信号的切换频率 (以 Hz 为单位)。

(3) 此最小值参数仅适用于在相应的时序和开关特性部分中未定义的输入信号功能。选择会产生最大值的最小值参数。

### 6.8.3 高频振荡器 (HFOSC) 电气特性

在建议运行条件下测得 (除非另有说明)

| 参数             |        | 测试条件         | 最小值                         | 典型值                         | 最大值     | 单位 |
|----------------|--------|--------------|-----------------------------|-----------------------------|---------|----|
| $V_{IL}$       | 输入低电压  |              |                             | $0.35 \times V_{DDS\_OSC0}$ | V       |    |
| $V_{IH}$       | 输入高电压  |              | $0.65 \times V_{DDS\_OSC0}$ |                             | V       |    |
| $V_{HYS}$      | 输入迟滞电压 |              | 49                          |                             | mV      |    |
| $I_{IN}^{(1)}$ | 输入漏电流。 | $V_I = 1.8V$ |                             | 10                          | $\mu A$ |    |
|                |        | $V_I = 0V$   |                             | -10                         | $\mu A$ |    |

(1) 此参数定义了将端子用作输入时的漏电流。

### 6.8.4 低频振荡器 (LFXOSC) 电气特性

在建议运行条件下测得 (除非另有说明)

| 参数             |        | 测试条件         | 最小值                         | 典型值                         | 最大值     | 单位 |
|----------------|--------|--------------|-----------------------------|-----------------------------|---------|----|
| $V_{IL}$       | 输入低电压  |              |                             | $0.30 \times V_{DDS\_OSC0}$ | V       |    |
| $V_{IH}$       | 输入高电压  |              | $0.70 \times V_{DDS\_OSC0}$ |                             | V       |    |
| $V_{HYS}$      | 输入迟滞电压 | 工作模式         | 85                          |                             | mV      |    |
|                |        | 旁路模式         | 324                         |                             | mV      |    |
| $I_{IN}^{(1)}$ | 输入漏电流。 | $V_I = 1.8V$ |                             | 10                          | $\mu A$ |    |
|                |        | $V_I = 0V$   |                             | -10                         | $\mu A$ |    |

(1) 此参数定义了将端子用作输入时的漏电流。

### 6.8.5 eMMCPHY 电气特性

在建议运行条件下测得 (除非另有说明)

| 参数           |         | 测试条件            | 最小值                          | 典型值                          | 最大值  | 单位        |
|--------------|---------|-----------------|------------------------------|------------------------------|------|-----------|
| $V_{IL}$     | 输入低电压   |                 |                              | $0.35 \times V_{DDSS\_MMC0}$ |      | V         |
| $V_{ILSS}$   | 输入低电压稳态 |                 |                              | 0.20                         |      | V         |
| $V_{IH}$     | 输入高电压   |                 | $0.65 \times V_{DDSS\_MMC0}$ |                              |      | V         |
| $V_{IHSS}$   | 输入高电压稳态 |                 | 1.4                          |                              |      | V         |
| $I_{IN}$ (1) | 输入漏电流。  | $V_I = 1.8V$    |                              |                              | 10   | $\mu A$   |
|              |         | $V_I = 0V$      |                              |                              | -10  | $\mu A$   |
| $R_{PU}$     | 上拉电阻器   |                 | 15                           | 20                           | 25   | $k\Omega$ |
| $R_{PD}$     | 下拉电阻器   |                 | 15                           | 20                           | 25   | $k\Omega$ |
| $V_{OL}$     | 输出低电压   | $I_{OL} = 2mA$  |                              |                              | 0.30 | V         |
| $V_{OH}$     | 输出高电压   | $I_{OH} = -2mA$ | $V_{DDSS\_MMC0}$<br>- 0.30   |                              |      | V         |
| $SR_I$       | 输入压摆率   |                 | 5E+8                         |                              |      | V/s       |

(1) 此参数定义了在未启用内部拉电阻的情况下，将端子用作输入、非驱动输出或同时用作输入和非驱动输出时的漏电流。

### 6.8.6 SDIO 电气特性

在建议运行条件下 (除非另有说明)

| 参数             | 测试条件    | 最小值                    | 典型值                    | 最大值 | 单位        |
|----------------|---------|------------------------|------------------------|-----|-----------|
| <b>1.8V 模式</b> |         |                        |                        |     |           |
| $V_{IL}$       | 输入低电压   |                        | 0.58                   |     | V         |
| $V_{ILSS}$     | 输入低电压稳态 |                        | 0.58                   |     | V         |
| $V_{IH}$       | 输入高电压   | 1.27                   |                        |     | V         |
| $V_{IHSS}$     | 输入高电压稳态 | 1.7                    |                        |     | V         |
| $V_{HYS}$      | 输入迟滞电压  | 150                    |                        |     | mV        |
| $I_{IN}$ (1)   | 输入漏电流。  | $V_I = 1.8V$           |                        | 10  | $\mu A$   |
|                |         | $V_I = 0V$             |                        | -10 | $\mu A$   |
| $R_{PU}$       | 上拉电阻器   | 40                     | 50                     | 60  | $k\Omega$ |
| $R_{PD}$       | 下拉电阻器   | 40                     | 50                     | 60  | $k\Omega$ |
| $V_{OL}$       | 输出低电压   |                        | 0.45                   |     | V         |
| $V_{OH}$       | 输出高电压   | $VDD$ (2) - 0.45       |                        |     | V         |
| $I_{OL}$ (3)   | 低电平输出电流 | $V_{OL(MAX)}$          | 4                      |     | mA        |
| $I_{OH}$ (3)   | 高电平输出电流 | $V_{OH(MIN)}$          | 4                      |     | mA        |
| $SR_I$ (5)     | 输入压摆率   | $18f$ (4)              |                        |     | V/s       |
|                |         | 或<br>$1.8E+6$          |                        |     |           |
| <b>3.3V 模式</b> |         |                        |                        |     |           |
| $V_{IL}$       | 输入低电压   |                        | $0.25 \times VDD$ (2)  |     | V         |
| $V_{ILSS}$     | 输入低电压稳态 |                        | $0.15 \times VDD$ (2)  |     | V         |
| $V_{IH}$       | 输入高电压   | $0.625 \times VDD$ (2) |                        |     | V         |
| $V_{IHSS}$     | 输入高电压稳态 | $0.625 \times VDD$ (2) |                        |     | V         |
| $V_{HYS}$      | 输入迟滞电压  | 150                    |                        |     | mV        |
| $I_{IN}$ (1)   | 输入漏电流。  | $V_I = 3.3V$           |                        | 10  | $\mu A$   |
|                |         | $V_I = 0V$             |                        | -10 | $\mu A$   |
| $R_{PU}$       | 上拉电阻器   | 40                     | 50                     | 60  | $k\Omega$ |
| $R_{PD}$       | 下拉电阻器   | 40                     | 50                     | 60  | $k\Omega$ |
| $V_{OL}$       | 输出低电压   |                        | $0.125 \times VDD$ (2) |     | V         |
| $V_{OH}$       | 输出高电压   | $0.75 \times VDD$ (2)  |                        |     | V         |
| $I_{OL}$ (3)   | 低电平输出电流 | $V_{OL(MAX)}$          | 6                      |     | mA        |
| $I_{OH}$ (3)   | 高电平输出电流 | $V_{OH(MIN)}$          | 10                     |     | mA        |
| $SR_I$ (5)     | 输入压摆率   | $33f$ (4)              |                        |     | V/s       |
|                |         | 或<br>$3.3E+6$          |                        |     |           |

(1) 此参数定义了在未启用内部拉电阻的情况下, 将端子用作输入、非驱动输出或同时用作输入和非驱动输出时的漏电流。

(2)  $VDD$  表示相应的电源。有关电源名称和相应焊球的详细信息, 请参阅引脚属性表的“电源”列。

(3)  $I_{OL}$  和  $I_{OH}$  参数定义了器件能够保持指定的  $V_{OL}$  和  $V_{OH}$  值的最小低电平输出电流和高电平输出电流。这些参数定义的值应被视为系统实现可提供的最大电流, 而系统实现需要为附加元件保持指定的  $V_{OL}$  和  $V_{OH}$  值。

(4)  $f$  = 输入信号的切换频率 (以 Hz 为单位)。

(5) 此最小值参数仅适用于在相应的时序和开关特性部分中未定义的输入信号功能。选择会产生最大值的最小值参数。

### 6.8.7 LVC MOS 电气特性

在建议运行条件下测得 (除非另有说明)

| 参数             | 测试条件                   | 最小值                               | 典型值                     | 最大值 | 单位        |
|----------------|------------------------|-----------------------------------|-------------------------|-----|-----------|
| <b>1.8V 模式</b> |                        |                                   |                         |     |           |
| $V_{IL}$       | 输入低电压                  |                                   | $0.35 \times VDD^{(1)}$ | V   |           |
| $V_{ILSS}$     | 输入低电压稳态                |                                   | $0.3 \times VDD^{(1)}$  | V   |           |
| $V_{IH}$       | 输入高电压                  | $0.65 \times VDD^{(1)}$           |                         | V   |           |
| $V_{IHSS}$     | 输入高电压稳态                | $0.85 \times VDD^{(1)}$           |                         | V   |           |
| $V_{HYS}$      | 输入迟滞电压                 | 150                               |                         | mV  |           |
| $I_{IN}^{(2)}$ | 输入漏电流。<br>$V_I = 1.8V$ |                                   |                         | 10  | $\mu A$   |
|                |                        | $V_I = 0V$                        |                         | -10 | $\mu A$   |
| $R_{PU}$       | 上拉电阻器                  | 15                                | 22                      | 30  | $k\Omega$ |
| $R_{PD}$       | 下拉电阻器                  | 15                                | 22                      | 30  | $k\Omega$ |
| $V_{OL}$       | 输出低电压                  |                                   | 0.45                    | V   |           |
| $V_{OH}$       | 输出高电压                  | $VDD^{(1)} - 0.45$                |                         | V   |           |
| $I_{OL}^{(3)}$ | 低电平输出电流                | $V_{OL(MAX)}$                     | 3                       |     | $mA$      |
| $I_{OH}^{(3)}$ | 高电平输出电流                | $V_{OH(MIN)}$                     | 3                       |     | $mA$      |
| $SR_I^{(5)}$   | 输入压摆率                  | 18f <sup>(4)</sup><br>或<br>1.8E+6 |                         |     | V/s       |
| <b>3.3V 模式</b> |                        |                                   |                         |     |           |
| $V_{IL}$       | 输入低电压                  |                                   | 0.8                     | V   |           |
| $V_{ILSS}$     | 输入低电压稳态                |                                   | 0.6                     | V   |           |
| $V_{IH}$       | 输入高电压                  | 2.0                               |                         | V   |           |
| $V_{IHSS}$     | 输入高电压稳态                | 2.0                               |                         | V   |           |
| $V_{HYS}$      | 输入迟滞电压                 | 150                               |                         | mV  |           |
| $I_{IN}^{(2)}$ | 输入漏电流。<br>$V_I = 3.3V$ |                                   |                         | 10  | $\mu A$   |
|                |                        | $V_I = 0V$                        |                         | -10 | $\mu A$   |
| $R_{PU}$       | 上拉电阻器                  | 15                                | 22                      | 30  | $k\Omega$ |
| $R_{PD}$       | 下拉电阻器                  | 15                                | 22                      | 30  | $k\Omega$ |
| $V_{OL}$       | 输出低电压                  |                                   | 0.4                     | V   |           |
| $V_{OH}$       | 输出高电压                  | 2.4                               |                         | V   |           |
| $I_{OL}^{(3)}$ | 低电平输出电流                | $V_{OL(MAX)}$                     | 5                       |     | $mA$      |
| $I_{OH}^{(3)}$ | 高电平输出电流                | $V_{OH(MIN)}$                     | 9                       |     | $mA$      |
| $SR_I^{(5)}$   | 输入压摆率                  | 33f <sup>(4)</sup><br>或<br>3.3E+6 |                         |     | V/s       |

- (1)  $VDD$  表示相应的电源。有关电源名称和相应焊球的详细信息，请参阅引脚属性表的“电源”列。
- (2) 此参数定义了在未启用内部拉电阻的情况下将端子用作输入、非驱动输出或同时用作输入和非驱动输出时的漏电流。
- (3)  $I_{OL}$  和  $I_{OH}$  参数定义了器件能够保持指定的  $V_{OL}$  和  $V_{OH}$  值的最小低电平输出电流和高电平输出电流。这些参数定义的值应被视为系统实现可提供的最大电流，而系统实现需要为附加元件保持指定的  $V_{OL}$  和  $V_{OH}$  值。
- (4)  $f$  = 输入信号的切换频率 (以 Hz 为单位)。
- (5) 此最小值参数仅适用于在相应的时序和开关特性部分中未定义的输入信号功能。选择会产生最大值的最小值参数。

### 6.8.8 OLDI LVDS (OLDI) 电气特性

在建议运行条件下测得 (除非另有说明)

| 参数               | 测试条件                              | 最小值   | 典型值   | 最大值 | 单位      |
|------------------|-----------------------------------|-------|-------|-----|---------|
| $V_{OH}$         | 电压, 输出高电平<br>差分负载 = 100 $\Omega$  |       | 1.5   |     | V       |
| $V_{OL}$         |                                   | 0.925 |       |     | V       |
| $V_{OCM}$        |                                   | 1.125 | 1.375 |     | V       |
| $\Delta V_{OCM}$ |                                   |       | 30    |     | mV      |
| $V_{OD}$         |                                   | 250   | 400   |     | mV      |
| $\Delta V_{OD}$  |                                   |       | 50    |     | mV      |
| $I_{OS}$         |                                   |       |       | -5  | mA      |
| $I_{OZ}$         | $V = VDD^{(1)}$<br>或<br>$V = VSS$ | -10   | 4     | 40  | $\mu$ A |

(1) VDD 表示相应的电源。有关电源名称和相应焊球的详细信息, 请参阅引脚属性表的“电源”列。

### 6.8.9 CSI-2 (D-PHY) 电气特性

#### 备注

CSIRX0 符合 2014 年 8 月 1 日发布的 MIPI DPHY v1.2 标准, 包括适用的 ECN 和勘误表。

### 6.8.10 DSI (D-PHY) 电气特性

#### 备注

DSITX0 符合 2014 年 8 月 1 日发布的 MIPI DPHY v1.2 标准, 包括适用的 ECN 和勘误表。

### 6.8.11 USB2PHY 电气特性

#### 备注

USB0 和 USB1 接口符合 2000 年 4 月 27 日发布的通用串行总线修订版 2.0 规范, 包括适用的 ECN 和勘误表。

### 6.8.12 DDR 电气特性

#### 备注

DDR 接口与符合 JESD209-4B 标准的 LPDDR4 器件兼容

## 6.9 一次性可编程 (OTP) 电子保险丝的 VPP 规格

本节规定了对 OTP 电子保险丝进行编程所需的运行条件。

### 6.9.1 OTP 电子保险丝编程的建议运行条件

在工作结温范围内测得 (除非另有说明)

| 参数                  | 说明                                                 | 最小值                       | 标称值    | 最大值  | 单位 |
|---------------------|----------------------------------------------------|---------------------------|--------|------|----|
| VDD_CORE            | OTP 运行期间内核域的电源电压范围                                 | 请参阅 <a href="#">节 6.5</a> |        | V    |    |
| VPP                 | 在没有硬件支持对电子保险丝 ROM 进行编程的情况下正常运行期间电子保险丝 ROM 域的电源电压范围 | NC <sup>(1)</sup>         |        | V    |    |
|                     | 在有硬件支持对电子保险丝 ROM 进行编程的情况下正常运行期间电子保险丝 ROM 域的电源电压范围  | 0                         |        | V    |    |
|                     | OTP 编程期间电子保险丝 ROM 域的电源电压范围 <sup>(2)</sup>          | 1.71                      | 1.8    | 1.89 | V  |
| I <sub>(VPP)</sub>  | VPP 电流                                             |                           | 400    | mA   |    |
| SR <sub>(VPP)</sub> | VPP 上电压摆率                                          |                           | 6E + 4 | V/s  |    |
| T <sub>j</sub>      | 对电子保险丝 ROM 进行编程时的工作结温范围。                           | 0                         | 25     | 85   | °C |

(1) NC 表示无连接。

(2) 电源电压范围包括直流误差和峰峰值噪声。

### 6.9.2 硬件要求

对 OTP 电子保险丝中的密钥进行编程时，必须满足以下硬件要求：

- 当不对 OTP 寄存器进行编程时，必须禁用 VPP 电源。
- 在执行正确的器件上电序列后，VPP 电源必须斜升 (有关更多详细信息，请参阅 [节 6.12.2.2 电源时序控制](#) )。

### 6.9.3 编程序列

OTP 电子保险丝的编程序列：

- 按照上电时序为电路板加电。上电和正常运行期间，VPP 端子上不应施加电压。
- 加载对电子保险丝进行编程所需的 OTP 写入软件 (请联系您当地的 TI 代表以获取 OTP 软件包)。
- 根据 [OTP 电子保险丝编程的建议运行条件](#) 中的规格在 VPP 端子上施加电压。
- 运行对 OTP 寄存器进行编程的软件。
- 验证 OTP 寄存器的内容后，移除 VPP 端子上的电压。

### 6.9.4 对硬件保修的影响

您同意使用安全密钥对 TI 器件进行电子熔断会永久改变它们。您确认，由于程序序列不正确或中止或者您省略了某个序列步骤等，电子保险丝可能会发生故障。此外，如果量产密钥的错误代码校正检查失败，或者映像未使用当前有效量产密钥进行签名和选择性加密，则 TI 器件可能无法安全启动。这些类型的情况将导致 TI 器件无法运行，TI 将无法确认在尝试使用电子保险丝之前 TI 器件是否符合其规格。因此，对于客户错误进行电子熔断的任何 TI 器件，TI 不承担任何责任 (保修责任或其他责任)。

## 6.10 热阻特性

本节提供了该器件上使用的热阻特性。

出于可靠性和可操作性方面的考虑，器件的最高结温必须达到或低于节 6.5 建议运行条件中确定的  $T_J$  值。

### 备注

热参数按照 JEDEC 标准 JESD51x 生成，不适用于设计参数。如果需要更准确的热表示，请下载处理器热模型，并将您的 PCB 设计导入热仿真环境。有关散热实施指南的详细信息，请参阅[散热解决方案指南](#)部分。

### 6.10.1 AMH 封装的热阻特性

建议在处于最坏的器件功耗情况下执行系统级热仿真。

| 编号  | 参数              | 说明      | AMH 封装                  |                         |
|-----|-----------------|---------|-------------------------|-------------------------|
|     |                 |         | °C/W <sup>(1) (3)</sup> | 气流 (m/s) <sup>(2)</sup> |
| T1  | $R_{\Theta JC}$ | 结点到外壳   | 0.86                    | 不适用                     |
| T2  | $R_{\Theta JB}$ | 结点到电路板  | 3.3                     | 不适用                     |
| T3  | $R_{\Theta JA}$ | 结点到环境空气 | 13.8                    | 0                       |
| T4  |                 | 结至流动空气  | 8.8                     | 1                       |
| T5  |                 |         | 7.7                     | 2                       |
| T6  |                 |         | 7.2                     | 3                       |
| T7  | $\Psi_{JT}$     | 结至封装顶部  | 0.50                    | 0                       |
| T8  |                 |         | 0.52                    | 1                       |
| T9  |                 |         | 0.53                    | 2                       |
| T10 |                 |         | 0.54                    | 3                       |
| T11 | $\Psi_{JB}$     | 结点到电路板  | 3.2                     | 0                       |
| T12 |                 |         | 2.8                     | 1                       |
| T13 |                 |         | 2.7                     | 2                       |
| T14 |                 |         | 2.6                     | 3                       |

(1) 以上值基于 JEDEC 定义的 2S2P 系统（基于 JEDEC 定义的 1S0P 系统的 Theta JC [ $R_{\Theta JC}$ ] 值除外），将随环境和应用的变化而更改。有关更多信息，请参阅以下 EIA/JEDEC 标准：

- JESD51-2, *Integrated Circuits Thermal Test Method Environment Conditions - Natural Convection (Still Air)*
- JESD51-3, *Low Effective Thermal Conductivity Test Board for Leaded Surface Mount Packages*
- JESD51-6, *Integrated Circuit Thermal Test Method Environmental Conditions - Forced Convection (Moving Air)*
- JESD51-7, *High Effective Thermal Conductivity Test Board for Leaded Surface Mount Packages*
- JESD51-9, *Test Boards for Area Array Surface Mount Packages*

(2) m/s = 米/秒。

(3) °C/W = 摄氏度/瓦。

## 6.11 温度传感器特性

本节总结了电压和温度模块 (VTM) 片上温度传感器特性。

出于操作和可靠性方面的考虑，器件的最高结温必须达到或低于建议运行条件中确定的  $T_J$  值。

表 6-3. VTM 裸片温度传感器特性

| 参数        |             | 测试<br>条件      | 最小值 | 典型值 | 最大值 | 单位 |
|-----------|-------------|---------------|-----|-----|-----|----|
| $T_{acc}$ | VTM 温度传感器精度 | -40°C 至 125°C | -5  | 5   | 5   | °C |

## 6.12 时序和开关特性

### 备注

时序要求和开关特性值可能会根据器件表征结果而变化。

### 备注

除非另有说明，否则必须使用每个焊盘配置寄存器中的默认 SLEWRATE 设置来确保时序。

### 6.12.1 时序参数和信息

节 6.12 时序和开关特性 中使用的时序参数符号是根据 JEDEC 标准 100 创建的。为了缩短符号，表 6-4 中缩写了某些引脚名称和其他相关术语：

表 6-4. 时序参数下标

| 符号    | 参数            |
|-------|---------------|
| c     | 周期时间 ( 周期 )   |
| d     | 延时时间          |
| dis   | 禁用时间          |
| en    | 启用时间          |
| h     | 保持时间          |
| su    | 设置时间          |
| START | 起始位           |
| t     | 转换时间          |
| v     | 有效时间          |
| W     | 脉冲持续时间 ( 宽度 ) |
| X     | 未知、改变或者不关心级别  |
| F     | 下降时间          |
| H     | 高             |
| L     | 低             |
| R     | 上升时间          |
| V     | 有效            |
| IV    | 无效            |
| AE    | 有效边沿          |
| FE    | 第一个边沿         |
| LE    | 最后一个边沿        |
| Z     | 高阻抗           |

## 6.12.2 电源要求

本节介绍了确保器件正常运行的电源要求。

### 备注

除非在信号说明 和引脚连接要求 中另有说明，否则必须使用建议运行条件一节中指定的电压为所有电源焊球供电。

#### 6.12.2.1 电源压摆率要求

为了维持内部 ESD 保护器件的安全工作范围，TI 建议将电源的最大压摆率限制为小于  $18\text{mV}/\mu\text{s}$ 。例如，如图 6-2 所示，对于高于  $100\mu\text{s}$  的  $1.8\text{V}$  电源，TI 建议采用电源电压斜坡转换时间。

图 6-2 介绍了器件中的电源压摆率要求。



图 6-2. 电源电压转换时间和压摆率

### 6.12.2.2 电源时序

本节使用电源序列图和相关注释来介绍电源序列要求。每个电源序列图都展示了每个器件电源轨的预期顺序。这是通过将每个器件电源轨分配给一个或多个波形来完成的。双电压电源轨可能与多个波形相关联，相关注释将说明哪种波形适用。每个波形定义了相关电源轨的转换区域，并显示其与其他电源轨的转换区域的顺序关系。与电源时序图相关的注释提供了这些要求的更多详细信息。有关上电要求的详细信息，请参阅上电序列一节；有关断电要求的详细信息，请参阅断电序列一节。

使用两种类型的电源转换区域来简化电源时序图。提供了图 6-3 和图 6-4 中显示的图例及其说明，以阐明每个转换区域代表什么。

图 6-3 定义了具有多个电源轨的转换区域，这些电源轨可能来自多个电源或单个电源。转换区域内所示的转换代表一种用例，其中使用多个电源来提供与该波形相关的电源轨，允许这些电源在该区域内的不同时间升降，因为它们彼此之间没有任何特定的顺序要求。



图 6-3. 多电源转换图例

图 6-4 定义了具有一个或多个电源轨的转换区域，这些电源轨必须来自单个公共电源。该区域内没有显示任何转换来表示转换区域内的单个斜坡。



图 6-4. 单个公共电源转换图例

### 6.12.2.2.1 上电时序

表 6-5 和图 6-5 介绍了器件上电时序。

#### 备注

本节中定义的电源时序要求不包括进入或退出低功耗模式。有关进入或退出部分 IO 低功耗模式的要求的更多信息，请参阅 [节 6.12.2.3 部分 IO 电源时序](#)。

#### 备注

只要电源轨降至建议运行条件中定义的最小值以下，就必须先关闭所有电源轨并使电压衰减到 300mV 以下，然后启动新的上电序列。唯一的例外是在进入/退出部分 IO 低功耗模式时，此时 VDDSHV\_CANUART 和 VDD\_CANUART 由常开型电源供电。对于此用例，允许 VDDSHV\_CANUART 和 VDD\_CANUART 电源轨保持开启状态。

**表 6-5. 上电时序 - 电源/信号分配**

请参阅：[图 6-5](#)

| 波形 | 电源/信号名称                                                                                                                                                                                                                                                                                                                                            |
|----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| A  | VSYS <sup>(1)</sup> 、VMON_VSYS <sup>(2)</sup>                                                                                                                                                                                                                                                                                                      |
| B  | VDDSHV_CANUART <sup>(3)</sup> 、VDDSHV_MCU <sup>(3)</sup> 、VDDSHV0 <sup>(3)</sup> 、VDDSHV1 <sup>(3)</sup> 、VDDSHV2 <sup>(3)</sup> 、VDDSHV3 <sup>(3)</sup> 、VDDA_3P3_USB、VMON_3P3_SOC <sup>(4)</sup>                                                                                                                                                 |
| C  | VDDSHV_CANUART <sup>(5)</sup> 、VDDSHV_MCU <sup>(5)</sup> 、VDDSHV0 <sup>(5)</sup> 、VDDSHV1 <sup>(5)</sup> 、VDDSHV2 <sup>(5)</sup> 、VDDSHV3 <sup>(5)</sup> 、VDDS_MMCO、VDDA MCU、VDDS_OSC0、VDDA_PLL0、VDDA_PLL1、VDDA_PLL2、VDDA_PLL3、VDDA_PLL4、VDDA_1P8_CSI_DSI、VDDA_1P8_OLDI0、VDDA_1P8_USB、VDDA_TEMP0、VDDA_TEMP1、VDDA_TEMP2、VMON_1P8_SOC <sup>(6)</sup> |
| D  | VDDSHV5 <sup>(7)</sup> 、VDDSHV6 <sup>(7)</sup>                                                                                                                                                                                                                                                                                                     |
| E  | VDDS_DDR <sup>(8)</sup> 、VDDS_DDR_C <sup>(8)</sup>                                                                                                                                                                                                                                                                                                 |
| F  | VDD_CANUART <sup>(9)</sup>                                                                                                                                                                                                                                                                                                                         |
| G  | VDD_CANUART <sup>(10)</sup> 、VDD_CORE <sup>(10) (12)</sup> 、VDDA_CORE_CSI_DSI <sup>(10)</sup> 、VDDA_CORE_DSI_CLK <sup>(10)</sup> 、VDDA_CORE_USB0 <sup>(10)</sup> 、VDDA_DDR_PLL0 <sup>(10)</sup>                                                                                                                                                    |
| H  | VDD_CANUART <sup>(11)</sup> 、VDD_CORE <sup>(11) (12)</sup> 、VDDA_CORE_CSI_DSI <sup>(11)</sup> 、VDDA_CORE_DSI_CLK <sup>(11)</sup> 、VDDA_CORE_USB0 <sup>(11)</sup> 、VDDA_DDR_PLL0 <sup>(11)</sup> 、VDDR_CORE <sup>(12)</sup>                                                                                                                         |
| I  | VPP <sup>(13)</sup>                                                                                                                                                                                                                                                                                                                                |
| J  | MCU_PORZ                                                                                                                                                                                                                                                                                                                                           |
| K  | MCU_OSC0_XI、MCU_OSC0_XO                                                                                                                                                                                                                                                                                                                            |

(1) VSYS 表示为整个系统供电的电源的名称。该电源应是一个预调节电源，为电源管理器件提供电源，而电源管理器件为所有其他电源提供电源。

(2) VMON\_VSYS 输入用于通过外部电阻分压器电路监测 VSYS。有关更多信息，请参阅 [节 8.2.5 系统电源监测设计指南](#)。

(3) VDDSHV\_CANUART、VDDSHV\_MCU 和 VDDSHVx [x=0-3] 是双电压 IO 电源，可根据应用要求以 1.8V 或 3.3V 的电压运行。

当使用部分 IO 低功耗模式时，VDDSHV\_CANUART 应连接到常开型电源，或者当不使用部分 IO 低功耗模式时，应连接到任何有效的 IO 电源。当 VDDSHV\_CANUART 未连接至常开型电源且工作电压为 3.3V 时，应在该波形定义的 3.3V 斜坡周期内使用其他 3.3V 电源进行斜升。

当任何 VDDSHV\_MCU 和 VDDSHVx [x=0-3] IO 电源以 3.3V 运行时，它们应在该波形定义的 3.3V 斜坡周期内与其他 3.3V 电源一起斜升。

(4) VMON\_3P3\_SOC 输入用于监测电源电压，并应连接到相应的 3.3V 电源。

(5) VDDSHV\_CANUART、VDDSHV\_MCU 和 VDDSHVx [x=0-3] 是双电压 IO 电源，可根据应用要求以 1.8V 或 3.3V 的电压运行。

当使用部分 IO 低功耗模式时，VDDSHV\_CANUART 应连接到常开型电源，或者当不使用部分 IO 低功耗模式时，应连接到任何有效的 IO 电源。当 VDDSHV\_CANUART 未连接至常开型电源且工作电压为 1.8V 时，应在该波形定义的 1.8V 斜坡周期内使用其他 1.8V 电源进行斜升。

当任何 VDDSHV\_MCU 和 VDDSHVx [x=0-3] IO 电源以 1.8V 运行时，它们应在该波形定义的 1.8V 斜坡周期内与其他 1.8V 电源一起斜升。

(6) VMON\_1P8\_SOC 输入用于监测电源电压，并应连接到相应的 1.8V 电源。

- (7) VDDSHV5 和 VDDSHV6 旨在支持上电、下电或不依赖于其他电源轨的动态电压变化。这是支持 UHS-I SD 卡所必需的功能。
- (8) VDDS\_DDR 和 VDDS\_DDR\_C 应由同一电源供电，以便它们一起斜升。
- (9) 当使用部分 IO 低功耗模式时，VDD\_CANUART 应连接到常开型电源。
- 当 VDD\_CANUART 连接到常开型电源时，上电或断电期间施加到 VDD\_CORE 的电势绝不能大于施加到 VDD\_CANUART 的电势 + 0.18V。这要求 VDD\_CANUART 在 VDD\_CORE 之前斜升并在 VDD\_CORE 之后斜降。除了为 VDD\_CORE 定义的斜坡要求之外，VDD\_CANUART 没有任何斜坡要求。
- (10) 在不使用部分 IO 低功耗模式时，VDD\_CANUART 应连接到与 VDD\_CORE、VDDA\_CORE\_CSI\_DSI、VDDA\_CORE\_DSI\_CLK、VDDA\_CORE\_USB 和 VDDA\_DDR\_PLL0 相同的电源。VDD\_CANUART、VDD\_CORE、VDDA\_CORE\_CSI\_DSI、VDDA\_CORE\_DSI\_CLK、VDDA\_CORE\_USB 和 VDDA\_DDR\_PLL0 可在 0.75V 或 0.85V 下运行。当这些电源在 0.75V 下运行时，它们应在 VDDR\_CORE 之前按照该波形的定义进行斜升。
- (11) 在不使用部分 IO 低功耗模式时，VDD\_CANUART 应连接到与 VDD\_CORE、VDDA\_CORE\_CSI\_DSI、VDDA\_CORE\_DSI\_CLK、VDDA\_CORE\_USB 和 VDDA\_DDR\_PLL0 相同的电源。VDD\_CANUART、VDD\_CORE、VDDA\_CORE\_CSI\_DSI、VDDA\_CORE\_DSI\_CLK、VDDA\_CORE\_USB 和 VDDA\_DDR\_PLL0 可在 0.75V 或 0.85V 下运行。当这些电源在 0.85V 下运行时，它们应由与 VDDR\_CORE 相同的电源供电，并在该波形定义的 0.85V 斜坡周期内斜升。
- (12) 在上电或断电期间，施加到 VDDR\_CORE 的电势绝不能大于施加到 VDD\_CORE 的电势 + 0.18V。当 VDD\_CORE 工作电压为 0.75V 时，这要求 VDD\_CORE 在 VDDR\_CORE 之前斜升并在 VDDR\_CORE 之后斜降。除了为 VDD\_CORE 定义的斜坡要求之外，VDD\_CORE 没有任何斜坡要求。
- VDD\_CORE 和 VDDR\_CORE 应由同一电源供电，因此当 VDD\_CORE 以 0.85V 电压运行时，这些电压会一起升降。
- (13) VPP 是 1.8V 电子保险丝编程电源，在上电/断电序列期间以及正常器件运行期间，应保持悬空（高阻态）或接地。该电源应仅在对电子保险丝进行编程时提供。



图 6-5. 上电时序

### 6.12.2.2.2 下电时序

表 6-6 和图 6-6 介绍了器件下电时序。

#### 备注

本节中定义的电源时序要求不包括进入或退出低功耗模式。有关进入或退出部分 IO 低功耗模式的要求的更多信息，请参阅 [节 6.12.2.3 部分 IO 电源时序](#)。

#### 备注

只要电源轨降至建议运行条件中定义的最小值以下，就必须先关闭所有电源轨并使电压衰减到 300mV 以下，然后启动新的上电序列。唯一的例外是在进入/退出部分 IO 低功耗模式时，此时 VDDSHV\_CANUART 和 VDD\_CANUART 由常开型电源供电。对于此用例，允许 VDDSHV\_CANUART 和 VDD\_CANUART 电源轨保持开启状态。

**表 6-6. 下电时序 - 电源/信号分配**

请参阅：[图 6-6](#)

| 波形 | 电源/信号名称                                                                                                                                                                                                                                                                                                                             |
|----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| A  | VSYS、VMON_VSYS                                                                                                                                                                                                                                                                                                                      |
| B  | VDDSHV_CANUART <sup>(1)</sup> 、VDDSHV MCU <sup>(1)</sup> 、VDDSHV0 <sup>(1)</sup> 、VDDSHV1 <sup>(1)</sup> 、VDDSHV2 <sup>(1)</sup> 、VDDSHV3 <sup>(1)</sup> 、VDDA_3P3_USB、VMON_3P3_SOC                                                                                                                                                 |
| C  | VDDSHV_CANUART <sup>(2)</sup> 、VDDSHV MCU <sup>(2)</sup> 、VDDSHV0 <sup>(2)</sup> 、VDDSHV1 <sup>(2)</sup> 、VDDSHV2 <sup>(2)</sup> 、VDDSHV3 <sup>(2)</sup> 、VDDS_MMCO、VDDA MCU、VDDS_OSC0、VDDA_PLL0、VDDA_PLL1、VDDA_PLL2、VDDA_PLL3、VDDA_PLL4、VDDA_1P8_CSI_DSI、VDDA_1P8_OLDIO、VDDA_1P8_USB、VDDA_TEMP0、VDDA_TEMP1、VDDA_TEMP2、VMON_1P8_SOC |
| D  | VDDSHV5 <sup>(3)</sup> 、VDDSHV6 <sup>(3)</sup>                                                                                                                                                                                                                                                                                      |
| E  | VDDS_DDR、VDDS_DDR_C                                                                                                                                                                                                                                                                                                                 |
| F  | VDD_CANUART <sup>(4)</sup>                                                                                                                                                                                                                                                                                                          |
| G  | VDD_CANUART <sup>(5)</sup> 、VDD_CORE <sup>(5)</sup> 、VDDA_CORE_CSI_DSI <sup>(5)</sup> 、VDDA_CORE_DSI_CLK <sup>(5)</sup> 、VDDA_CORE_USB0 <sup>(5)</sup> 、VDDA_DDR_PLL0 <sup>(6)</sup>                                                                                                                                                |
| H  | VDD_CANUART <sup>(6)</sup> 、VDD_CORE <sup>(6)</sup> 、VDDA_CORE_CSI_DSI <sup>(6)</sup> 、VDDA_CORE_DSI_CLK <sup>(6)</sup> 、VDDA_CORE_USB0 <sup>(6)</sup> 、VDDA_DDR_PLL0 <sup>(6)</sup> 、VDDR_CORE                                                                                                                                     |
| I  | VPP                                                                                                                                                                                                                                                                                                                                 |
| J  | MCU_PORz                                                                                                                                                                                                                                                                                                                            |
| K  | MCU_OSC0_XI、MCU_OSC0_XO                                                                                                                                                                                                                                                                                                             |

- (1) 当工作电压为 3.3V 时为 VDDSHV\_CANUART、VDDSHV MCU 和 VDDSHVx [x=0-3]。
- (2) 当工作电压为 1.8V 时为 VDDSHV\_CANUART、VDDSHV MCU 和 VDDSHVx [x=0-3]。
- (3) VDDSHV5 和 VDDSHV6 旨在支持上电、下电或不依赖于其他电源轨的动态电压变化。这是支持 UHS-I SD 卡所必需的功能。
- (4) 当连接到用于部分 IO 低功耗模式的常开型电源时为 VDD\_CANUART。
- (5) 当工作电压为 0.75V 时为 VDD\_CANUART、VDD\_CORE、VDDA\_CORE\_CSI\_DSI、VDDA\_CORE\_DSI\_CLK、VDDA\_CORE\_USB0 和 VDDA\_DDR\_PLL0
- (6) 当工作电压为 0.85V 时为 VDD\_CANUART、VDD\_CORE、VDDA\_CORE\_CSI\_DSI、VDDA\_CORE\_DSI\_CLK、VDDA\_CORE\_USB0 和 VDDA\_DDR\_PLL0



图 6-6. 下电时序

### 6.12.2.2.3 部分 IO 电源时序

本节介绍进入或退出低功耗模式时的电源序列要求。

有关该器件支持的低功耗模式以及分配给每个低功耗模式的名称的更多信息，请参阅技术参考手册的“器件配置”一章中的“功耗模式”一节。

部分 IO 是唯一需要更改器件电源轨电源的低功耗模式。在部分 IO 模式下工作时，除 VDD\_CANUART 和 VDDSHV\_CANUART 之外的所有电源轨均关闭。进入部分 IO 所需的电源序列与节 6.12.2.2.2 下电时序中定义的序列相同，但 VDD\_CANUART 和 VDDSHV\_CANUART 除外，这两者保持上电状态。退出部分 IO 所需的电源序列与节 6.12.2.2.1 上电时序中定义的序列相同，但 VDD\_CANUART 和 VDDSHV\_CANUART 除外，这两者已上电。

### 6.12.3 系统时序

有关子系统多路复用信号特性和其他说明信息的更多详情，请参阅信号说明和详细说明部分中的相应小节。

#### 6.12.3.1 复位时序

本节中提供的表和图定义了复位相关信号的时序条件、时序要求和开关特性。

**表 6-7. 复位时序条件**

| 参数              |        | 最小值                       | 最大值    | 单位   |
|-----------------|--------|---------------------------|--------|------|
| <b>输入条件</b>     |        |                           |        |      |
| SR <sub>I</sub> | 输入压摆率  | VDD <sup>(1)</sup> = 1.8V | 0.0018 | V/ns |
|                 |        | VDD <sup>(1)</sup> = 3.3V | 0.0033 | V/ns |
| <b>输出条件</b>     |        |                           |        |      |
| C <sub>L</sub>  | 输出负载电容 |                           | 30     | pF   |

(1) VDD 表示相应的电源。有关电源名称和相应焊球的详细信息，请参阅引脚属性表的“电源”列。

**表 6-8. MCU\_PORz 时序要求**

请参阅图 6-7

| 编号   | 参数                                         | 最小值                                                        | 最大值     | 单位 |
|------|--------------------------------------------|------------------------------------------------------------|---------|----|
| RST1 | t <sub>h</sub> (SUPPLIES_VALID - MCU_PORz) | 保持时间，在电源有效之后 MCU_PORz 在上电时有效 (低电平) (使用外部晶体电路)              | 9500000 | ns |
| RST2 |                                            | 保持时间，在电源有效且外部时钟稳定之后 MCU_PORz 在上电时有效 (低电平) (使用外部 LVCMS 时钟源) | 1200    | ns |
| RST3 | t <sub>w</sub> (MCU_PORzL)                 | 脉冲宽度，在上电之后 MCU_PORz 为低电平 (不移除电源或系统基准时钟 MCU_OSC0_XI/XO)     | 1200    | ns |



**图 6-7. MCU\_PORz 时序要求**

表 6-9. MCU\_RESETSTATz 和 RESETSTATz 开关特性

请参阅图 6-8

| 编号   | 参数                                 | 最小值                                                                  | 最大值             | 单位 |
|------|------------------------------------|----------------------------------------------------------------------|-----------------|----|
| RST4 | $t_d(MCU\_PORzL-MCU\_RESETSTATzL)$ | 延迟时间, MCU_PORz 有效 (低电平) 到 MCU_RESETSTATz 有效 (低电平)                    | 0               | ns |
| RST5 | $t_d(MCU\_PORzH-MCU\_RESETSTATzH)$ | 延迟时间, MCU_PORz 无效 (高电平) 到 MCU_RESETSTATz 无效 (高电平)                    | $6120^*S^{(1)}$ | ns |
| RST6 | $t_d(MCU\_PORzL-RESETSTATzL)$      | 延迟时间, MCU_PORz 有效 (低电平) 到 RESETSTATz 有效 (低电平)                        | 0               | ns |
| RST7 | $t_d(MCU\_PORzH-RESETSTATzH)$      | 延迟时间, MCU_PORz 无效 (高电平) 到 RESETSTATz 无效 (高电平)                        | $9195^*S^{(1)}$ | ns |
| RST8 | $t_w(MCU\_RESETSTATzL)$            | 脉冲宽度, MCU_RESETSTATz 低电平 (SW_MCU_WARMRST)                            | $966^*S^{(1)}$  | ns |
| RST9 | $t_w(RESETSTATzL)$                 | 脉冲宽度, RESETSTATz 低电平 (SW_MCU_WARMRST、SW_MAIN_PORz 或 SW_MAIN_WARMRST) | $4040^*S$       | ns |

(1)  $S = MCU\_OSCO\_XI/XO$  时钟周期 (以 ns 为单位)。

图 6-8. MCU\_RESETSTATz 和 RESETSTATz 开关特性

表 6-10. MCU\_RESETz 时序要求

请参阅图 6-9

| 编号    | 参数                                 | 最小值                         | 最大值  | 单位 |
|-------|------------------------------------|-----------------------------|------|----|
| RST10 | $t_w(MCU\_RESETzL)$ <sup>(1)</sup> | 脉冲宽度, MCU_RESETz 有效 ( 低电平 ) | 1200 | ns |

(1) 仅当所有电源有效且 MCU\_PORz 已在指定时间内置为有效后, 该时序参数才有效。

表 6-11. MCU\_RESETSTATz 和 RESETSTATz 开关特性

请参阅图 6-9

| 编号    | 参数                                   | 最小值                                                     | 最大值            | 单位 |
|-------|--------------------------------------|---------------------------------------------------------|----------------|----|
| RST11 | $t_d(MCU\_RESETzL-MCU\_RESETSTATzL)$ | 延迟时间, MCU_RESETz 有效 ( 低电平 ) 到 MCU_RESETSTATz 有效 ( 低电平 ) | 0              | ns |
| RST12 | $t_d(MCU\_RESETzH-MCU\_RESETSTATzH)$ | 延迟时间, MCU_RESETz 无效 ( 高电平 ) 到 MCU_RESETSTATz 无效 ( 高电平 ) | $966*S^{(1)}$  | ns |
| RST13 | $t_d(MCU\_RESETzL-RESETSTATzL)$      | 延迟时间, MCU_RESETz 有效 ( 低电平 ) 到 RESETSTATz 有效 ( 低电平 )     | 960            | ns |
| RST14 | $t_d(MCU\_RESETzH-RESETSTATzH)$      | 延迟时间, MCU_RESETz 无效 ( 高电平 ) 到 RESETSTATz 无效 ( 高电平 )     | $4040*S^{(1)}$ | ns |

(1)  $S = MCU\_OSC0\_XI/XO$  时钟周期 ( 以 ns 为单位 )。



图 6-9. MCU\_RESETz、MCU\_RESETSTATz 和 RESETSTATz 时序要求和开关特性

表 6-12. RESET\_REQz 时序要求

请参阅图 6-10

| 编号    | 参数                               | 最小值                         | 最大值  | 单位 |
|-------|----------------------------------|-----------------------------|------|----|
| RST15 | $t_w(\text{RESET\_REQzL})^{(1)}$ | 脉冲宽度, RESET_REQz 有效 ( 低电平 ) | 1200 | ns |

(1) 仅当所有电源有效且 MCU\_PORz 已在指定时间内置为有效后, 该时序参数才有效。

表 6-13. RESETSTATz 开关特性

请参阅图 6-10

| 编号    | 参数                                     | 最小值                                                 | 最大值            | 单位 |
|-------|----------------------------------------|-----------------------------------------------------|----------------|----|
| RST16 | $t_d(\text{RESET\_REQzL-RESETSTATzL})$ | 延迟时间, RESET_REQz 有效 ( 低电平 ) 到 RESETSTATz 有效 ( 低电平 ) | $900*T^{(1)}$  | ns |
| RST17 | $t_d(\text{RESET\_REQzH-RESETSTATzH})$ | 延迟时间, RESET_REQz 无效 ( 高电平 ) 到 RESETSTATz 无效 ( 高电平 ) | $4040*S^{(2)}$ | ns |

(1)  $T$  = 复位隔离时间 ( 取决于软件 )(2)  $S$  = MCU\_OSC0\_XI/XO 时钟周期 ( 以 ns 为单位 )。

图 6-10. RESET\_REQz 和 RESETSTATz 时序要求和开关特性

表 6-14. EMUx 时序要求

请参阅图 6-11

| 编号    | 参数                              | 最小值                                    | 最大值         | 单位 |
|-------|---------------------------------|----------------------------------------|-------------|----|
| RST18 | $t_{su}(\text{EMUx-MCU\_PORz})$ | 建立时间, MCU_PORz 无效 ( 高电平 ) 之前的 EMU[1:0] | $3*S^{(1)}$ | ns |
| RST19 | $t_h(\text{MCU\_PORz - EMUx})$  | 保持时间, MCU_PORz 无效 ( 高电平 ) 之后的 EMU[1:0] | 10          | ns |

(1)  $S$  = MCU\_OSC0\_XI/XO 时钟周期 ( 以 ns 为单位 )。

图 6-11. EMUx 时序要求

表 6-15. BOOTMODE 时序要求

请参阅图 6-12

| 编号    | 参数                                                                                                            | 最小值         | 最大值 | 单位 |
|-------|---------------------------------------------------------------------------------------------------------------|-------------|-----|----|
| RST23 | $t_{su}(\text{BOOTMODE-PORz\_OUT})$ 建立时间, BOOTMODE[15:00] 在 PORz_OUT 高电平之前有效 (外部 MCU PORz 事件或软件 SW_MAIN_PORz) | $3*S^{(1)}$ |     | ns |
| RST24 | $t_h(\text{PORz\_OUT - BOOTMODE})$ 保持时间, BOOTMODE[15:00] 在 PORz_OUT 高电平之后有效 (外部 MCU PORz 事件或软件 SW_MAIN_PORz)  | 0           |     | ns |

(1)  $S = \text{MCU\_OSC0\_XI/XO}$  时钟周期 (以 ns 为单位)。

表 6-16. PORz\_OUT 开关特性

请参阅图 6-12

| 编号    | 参数                                                                             | 最小值  | 最大值 | 单位 |
|-------|--------------------------------------------------------------------------------|------|-----|----|
| RST25 | $t_d(\text{MCU\_PORzL-PORz\_OUT})$ 延迟时间, MCU_PORz 有效 (低电平) 到 PORz_OUT 有效 (低电平) | 0    |     | ns |
| RST26 | $t_d(\text{MCU\_PORzH-PORz\_OUT})$ 延迟时间, MCU_PORz 无效 (高电平) 到 PORz_OUT 无效 (高电平) | 1840 |     | ns |
| RST27 | $t_w(\text{PORz\_OUTL})$ 脉冲宽度, PORz_OUT 低电平 (MCU_PORz 或 SW_MAIN_PORz)          | 1200 |     | ns |



图 6-12. BOOTMODE 时序要求和 PORz\_OUT 开关特性

### 6.12.3.2 错误信号时序

本节中提供的表和图定义了 MCU\_ERRORn 的时序条件和开关特性。

表 6-17. 错误信号时序条件

| 参数             | 最小值    | 最大值 | 单位 |
|----------------|--------|-----|----|
| <b>输出条件</b>    |        |     |    |
| C <sub>L</sub> | 输出负载电容 | 30  | pF |

表 6-18. MCU\_ERRORn 开关特性

请参阅图 6-13

| 编号   | 参数                                           | 最小值                                              | 最大值                                | 单位 |
|------|----------------------------------------------|--------------------------------------------------|------------------------------------|----|
| ERR1 | t <sub>c</sub> (MCU_ERRORn)                  | 最小周期时间, MCU_ERRORn (启用 PWM 模式)                   | (P*H)+(P*L) <sup>(1) (3) (4)</sup> | ns |
| ERR2 | t <sub>w</sub> (MCU_ERRORn)                  | 最小脉冲宽度, MCU_ERRORn 有效 (禁用 PWM 模式) <sup>(5)</sup> | P*R <sup>(1) (2)</sup>             | ns |
| ERR3 | t <sub>d</sub> (ERROR_CONDITION-MCU_ERRORnL) | 延迟时间, 错误条件到 MCU_ERRORn 有效 <sup>(5)</sup>         | 50*P <sup>(1)</sup>                | ns |

(1) P = ESM 功能时钟周期 (以 ns 为单位)。

(2) R = 错误引脚计数器预加载寄存器计数值。

(3) H = 错误引脚 PWM 高预加载寄存器计数值。

(4) L = 错误引脚 PWM 低预加载寄存器计数值。

(5) 启用 PWM 模式后, MCU\_ERRORn 会在 ERR3 后停止切换, 并将保持其值 (高电平或低电平), 直到错误被清除。禁用 PWM 模式时, MCU\_ERRORn 为低电平有效。



图 6-13. MCU\_ERRORn 时序要求和开关特性

### 6.12.3.3 时钟时序

本节中提供的表和图定义了时钟信号的时序条件、时序要求和开关特性。

**表 6-19. 时钟时序条件**

| 参数              |        | 最小值                         | 最大值 | 单位    |
|-----------------|--------|-----------------------------|-----|-------|
| <b>输入条件</b>     |        |                             |     |       |
| SR <sub>I</sub> | 输入压摆率  | 0.5                         |     | V/ns  |
| <b>输出条件</b>     |        |                             |     |       |
| C <sub>L</sub>  | 输出负载电容 | 5ns ≤ t <sub>c</sub> < 8ns  |     | 5 pF  |
|                 |        | 8ns ≤ t <sub>c</sub> < 20ns |     | 10 pF |
|                 |        | 20ns ≤ t <sub>c</sub>       |     | 30 pF |

**表 6-20. 时钟时序要求**

请参阅图 6-14

| 编号   |                                     |                                | 最小值                   | 最大值                   | 单位 |
|------|-------------------------------------|--------------------------------|-----------------------|-----------------------|----|
| CLK1 | t <sub>c</sub> (EXT_REFCLK1)        | 最小周期时间 , EXT_REFCLK1           | 10                    |                       | ns |
| CLK2 | t <sub>w</sub> (EXT_REFCLK1H)       | 脉冲持续时间 , EXT_REFCLK1 高电平       | E*0.45 <sup>(1)</sup> | E*0.55 <sup>(1)</sup> | ns |
| CLK3 | t <sub>w</sub> (EXT_REFCLK1L)       | 脉冲持续时间 , EXT_REFCLK1 低电平       | E*0.45 <sup>(1)</sup> | E*0.55 <sup>(1)</sup> | ns |
| CLK1 | t <sub>c</sub> (MCU_EXT_REFCLK0)    | 最小周期时间 , MCU_EXT_REFCLK0       | 10                    |                       | ns |
| CLK2 | t <sub>w</sub> (MCU_EXT_REFCLK0H)   | 脉冲持续时间 , MCU_EXT_REFCLK0 高电平   | F*0.45 <sup>(2)</sup> | F*0.55 <sup>(2)</sup> | ns |
| CLK3 | t <sub>w</sub> (MCU_EXT_REFCLK0L)   | 脉冲持续时间 , MCU_EXT_REFCLK0 低电平   | F*0.45 <sup>(2)</sup> | F*0.55 <sup>(2)</sup> | ns |
| CLK1 | t <sub>c</sub> (AUDIO_EXT_REFCLK0)  | 最小周期时间 , AUDIO_EXT_REFCLK0     | 20                    |                       | ns |
| CLK2 | t <sub>w</sub> (AUDIO_EXT_REFCLK0H) | 脉冲持续时间 , AUDIO_EXT_REFCLK0 高电平 | G*0.45 <sup>(3)</sup> | G*0.55 <sup>(3)</sup> | ns |
| CLK3 | t <sub>w</sub> (AUDIO_EXT_REFCLK0L) | 脉冲持续时间 , AUDIO_EXT_REFCLK0 低电平 | G*0.45 <sup>(3)</sup> | G*0.55 <sup>(3)</sup> | ns |
| CLK1 | t <sub>c</sub> (AUDIO_EXT_REFCLK1)  | 最小周期时间 , AUDIO_EXT_REFCLK1     | 20                    |                       | ns |
| CLK2 | t <sub>w</sub> (AUDIO_EXT_REFCLK1H) | 脉冲持续时间 , AUDIO_EXT_REFCLK1 高电平 | H*0.45 <sup>(4)</sup> | H*0.55 <sup>(4)</sup> | ns |
| CLK3 | t <sub>w</sub> (AUDIO_EXT_REFCLK1L) | 脉冲持续时间 , AUDIO_EXT_REFCLK1 低电平 | H*0.45 <sup>(4)</sup> | H*0.55 <sup>(4)</sup> | ns |

(1) E = EXT\_REFCLK1 周期时间 (以 ns 为单位)。

(2) F = MCU\_EXT\_REFCLK0 周期时间 (以 ns 为单位)。

(3) G = AUDIO\_EXT\_REFCLK0 周期时间 (以 ns 为单位)。

(4) H = AUDIO\_EXT\_REFCLK1 周期时间 (以 ns 为单位)。



**图 6-14. 时钟时序要求**

表 6-21. 时钟开关特性

请参阅图 6-15

| 编号   | 参数                                |                                             | 最小值                   | 最大值                   | 单位 |
|------|-----------------------------------|---------------------------------------------|-----------------------|-----------------------|----|
| CLK4 | $t_c(\text{SYSCLKOUT0})$          | 最小周期时间 , SYSCLKOUT0                         | 8                     |                       | ns |
| CLK5 | $t_w(\text{SYSCLKOUT0H})$         | 脉冲持续时间 , SYSCLKOUT0 高电平                     | A*0.4 <sup>(1)</sup>  | A*0.6 <sup>(1)</sup>  | ns |
| CLK6 | $t_w(\text{SYSCLKOUT0L})$         | 脉冲持续时间 , SYSCLKOUT0 低电平                     | A*0.4 <sup>(1)</sup>  | A*0.6 <sup>(1)</sup>  | ns |
| CLK4 | $t_c(\text{OBCLK0})$              | 最小周期时间 , OBCLK0                             | 5                     |                       | ns |
| CLK5 | $t_w(\text{OBCLK0H})$             | 脉冲持续时间 , OBCLK0 高电平                         | B*0.45 <sup>(2)</sup> | B*0.55 <sup>(2)</sup> | ns |
| CLK6 | $t_w(\text{OBCLK0L})$             | 脉冲持续时间 , OBCLK0 低电平                         | B*0.45 <sup>(2)</sup> | B*0.55 <sup>(2)</sup> | ns |
| CLK4 | $t_c(\text{OBCLK1})$              | 最小周期时间 , OBCLK1                             | 5                     |                       | ns |
| CLK5 | $t_w(\text{OBCLK1H})$             | 脉冲持续时间 , OBCLK1 高电平                         | F*0.45 <sup>(3)</sup> | F*0.55 <sup>(3)</sup> | ns |
| CLK6 | $t_w(\text{OBCLK1L})$             | 脉冲持续时间 , OBCLK1 低电平                         | F*0.45 <sup>(3)</sup> | F*0.55 <sup>(3)</sup> | ns |
| CLK4 | $t_c(\text{CLKOUT0})$             | 最小周期时间 , CLKOUT0                            | 20                    |                       | ns |
| CLK5 | $t_w(\text{CLKOUT0H})$            | 脉冲持续时间 , CLKOUT0 高电平                        | C*0.4 <sup>(4)</sup>  | C*0.6 <sup>(4)</sup>  | ns |
| CLK6 | $t_w(\text{CLKOUT0L})$            | 脉冲持续时间 , CLKOUT0 低电平                        | C*0.4 <sup>(4)</sup>  | C*0.6 <sup>(4)</sup>  | ns |
| CLK4 | $t_c(\text{MCU_SYSCLKOUT0})$      | 最小周期时间 , MCU_SYSCLKOUT0                     | 10                    |                       | ns |
| CLK5 | $t_w(\text{MCU_SYSCLKOUT0H})$     | 脉冲持续时间 , MCU_SYSCLKOUT0 高电平                 | E*0.4 <sup>(5)</sup>  | E*0.6 <sup>(5)</sup>  | ns |
| CLK6 | $t_w(\text{MCU_SYSCLKOUT0L})$     | 脉冲持续时间 , MCU_SYSCLKOUT0 低电平                 | E*0.4 <sup>(5)</sup>  | E*0.6 <sup>(5)</sup>  | ns |
| CLK4 | $t_c(\text{MCU_OBCLK0})$          | 最小周期时间 , MCU_OBCLK0                         | 5                     |                       | ns |
| CLK5 | $t_w(\text{MCU_OBCLK0H})$         | 脉冲持续时间 , MCU_OBCLK0 高电平                     | D*0.45 <sup>(6)</sup> | D*0.55 <sup>(6)</sup> | ns |
| CLK6 | $t_w(\text{MCU_OBCLK0L})$         | 脉冲持续时间 , MCU_OBCLK0 低电平                     | D*0.45 <sup>(6)</sup> | D*0.55 <sup>(6)</sup> | ns |
| CLK4 | $t_c(\text{WKUP_CLKOUT0})$        | 最小周期时间 , WKUP_CLKOUT0                       | 5                     |                       | ns |
| CLK5 | $t_w(\text{WKUP_CLKOUT0H})$       | 脉冲持续时间 , WKUP_CLKOUT0 高电平                   | W*0.4 <sup>(7)</sup>  | W*0.6 <sup>(7)</sup>  | ns |
| CLK6 | $t_w(\text{WKUP_CLKOUT0L})$       | 脉冲持续时间 , WKUP_CLKOUT0 低电平                   | W*0.4 <sup>(7)</sup>  | W*0.6 <sup>(7)</sup>  | ns |
| CLK4 | $t_c(\text{AUDIO_EXT_REFCLK0})$   | 最小周期时间 , AUDIO_EXT_REFCLK0<br>( McASP 时钟源 ) | 20                    |                       | ns |
|      |                                   | 最小周期时间 , AUDIO_EXT_REFCLK0<br>( PLL 时钟源 )   | 10                    |                       | ns |
| CLK5 | $t_w(\text{AUDIO_EXT_REFCLK0 H})$ | 脉冲持续时间 , AUDIO_EXT_REFCLK0 高电平              | G*0.4 <sup>(8)</sup>  | G*0.6 <sup>(8)</sup>  | ns |
| CLK6 | $t_w(\text{AUDIO_EXT_REFCLK0 L})$ | 脉冲持续时间 , AUDIO_EXT_REFCLK0 低电平              | G*0.4 <sup>(8)</sup>  | G*0.6 <sup>(8)</sup>  | ns |
| CLK4 | $t_c(\text{AUDIO_EXT_REFCLK1})$   | 最小周期时间 , AUDIO_EXT_REFCLK1<br>( McASP 时钟源 ) | 20                    |                       | ns |
|      |                                   | 最小周期时间 , AUDIO_EXT_REFCLK1<br>( PLL 时钟源 )   | 10                    |                       | ns |
| CLK5 | $t_w(\text{AUDIO_EXT_REFCLK1 H})$ | 脉冲持续时间 , AUDIO_EXT_REFCLK1 高电平              | J*0.4 <sup>(9)</sup>  | J*0.6 <sup>(9)</sup>  | ns |
| CLK6 | $t_w(\text{AUDIO_EXT_REFCLK1 L})$ | 脉冲持续时间 , AUDIO_EXT_REFCLK1 低电平              | J*0.4 <sup>(9)</sup>  | J*0.6 <sup>(9)</sup>  | ns |

- (1) A = SYSCLKOUT0 周期时间 ( 以 ns 为单位 )。
- (2) B = OBCLK0 周期时间 ( 以 ns 为单位 )。
- (3) F = OBCLK1 周期时间 ( 以 ns 为单位 )。
- (4) C = CLKOUT0 周期时间 ( 以 ns 为单位 )。
- (5) E = MCU\_SYSCLKOUT0 周期时间 ( 以 ns 为单位 )。
- (6) D = MCU\_OBCLK0 周期时间 ( 以 ns 为单位 )。
- (7) W = WKUP\_CLKOUT0 周期时间 ( 以 ns 为单位 )。
- (8) G = AUDIO\_EXT\_REFCLK0 周期时间 ( 以 ns 为单位 )。
- (9) J = AUDIO\_EXT\_REFCLK1 周期时间 ( 以 ns 为单位 )。



图 6-15. 时钟开关特性

#### 6.12.4 时钟规范

##### 6.12.4.1 输入时钟/振荡器

需要使用各种外部时钟输入/输出来驱动器件。这些输入时钟信号总结如下：

- MCU\_OSC0\_XO/MCU\_OSC0\_XI - 连接到内部高频振荡器 (MCU\_HFOSC0) 的外部主晶体接口引脚，该振荡器是内部基准时钟 HFOSC0\_CLKOUT 的默认时钟源。
- WKUP\_LFOSC0\_XO/WKUP\_LFOSC0\_XI - 连接到内部低频振荡器 (WKUP\_LFOSC0) 的外部晶振接口引脚，该振荡器提供可选的 32768Hz 基准时钟。
- 通用时钟输入
  - MCU\_EXT\_REFCLK0 - 可选的外部系统时钟。
  - EXT\_REFCLK1 - 可选的外部系统时钟。
- 外部视频像素时钟输入
  - VOUT0\_EXTPCLKIN - 对 DSS 的 GPIO 端口而言是可选的。
- 外部 CPTS 基准时钟输入
  - CP\_GEMAC\_CPTS0\_RFT\_CLK - CPTS\_RFT\_CLK 的可选基准时钟输入。
- 外部音频基准时钟输入/输出
  - AUDIO\_EXT\_REFCLK[1:0] - 配置为输入时的可选 McASP 高频输入时钟。

有关输入时钟接口的详细信息，请参阅器件 TRM 的器件配置一章中的时钟一节。

#### 6.12.4.1.1 MCU\_OSC0 内部振荡器时钟源

图 6-16 展示了建议的晶体电路。用于实现振荡器电路的所有分立式元件必须尽可能靠近 MCU\_OSC0\_XI 和 MCU\_OSC0\_XO 引脚放置。



图 6-16. MCU\_OSC0 晶体实现

晶体必须处于基本工作模式并且并联谐振。表 6-22 总结了所需的电气约束。

表 6-22. MCU\_OSC0 晶体电路要求

| 参数             |          |  |                          | 最小值                 | 典型值       | 最大值      | 单位  |
|----------------|----------|--|--------------------------|---------------------|-----------|----------|-----|
| $F_{xtal}$     |          |  |                          | 25                  |           |          | MHz |
| $F_{xtal}$     |          |  |                          | 未使用以太网 RGMII 和 RMII | $\pm 100$ | $\pm 50$ | ppm |
|                |          |  |                          |                     |           |          |     |
| $C_{L1+PCBXI}$ |          |  |                          | 12                  | 24        | 24       | pF  |
| $C_{L2+PCBXO}$ |          |  |                          | 12                  | 24        | 24       | pF  |
| $C_L$          |          |  |                          | 6                   | 12        | 12       | pF  |
| $C_{shunt}$    | 晶体电路并联电容 |  | $ESR_{xtal} = 30 \Omega$ | 25MHz               |           | 7        | pF  |
|                |          |  | $ESR_{xtal} = 40 \Omega$ | 25MHz               |           | 5        | pF  |
|                |          |  | $ESR_{xtal} = 50 \Omega$ | 25MHz               |           | 5        | pF  |
| $ESR_{xtal}$   | 晶体有效串联电阻 |  |                          | (1)                 |           | $\Omega$ |     |

(1) 晶体的最大 ESR 是晶体频率和并联电容的函数。请参阅  $C_{shunt}$  参数。

选择晶体时，系统设计必须根据最坏情况和系统预期寿命来考虑晶体的温度和老化特性。

表 6-23 详细说明了振荡器的开关特性。

表 6-23. MCU\_OSC0 开关特性 - 晶体模式

| 参数         |             | 最小值 | 典型值 | 最大值  | 单位 |
|------------|-------------|-----|-----|------|----|
| $C_{XI}$   | XI 电容       |     |     | 1.60 | pF |
| $C_{XO}$   | XO 电容       |     |     | 1.50 | pF |
| $C_{XIXO}$ | XI 至 XO 互电容 |     |     | 0.05 | pF |
| $t_s$      | 启动时间        |     | 4   |      | ms |



图 6-17. MCU\_OSC0 启动时间

#### 6.12.4.1.1.1 负载电容

晶体电路的设计必须能够向晶体施加适当的容性负载，如晶体制造商所定义的。该电路的容性负载  $C_L$  是分立式电容器  $C_{L1}$ 、 $C_{L2}$  以及一些寄生电容的组合。将晶体电路元件到 MCU\_OSC0\_XI 和 MCU\_OSC0\_XO 的 PCB 信号引线具有接地寄生电容、 $C_{PCBXI}$  和  $C_{PCBXO}$ ，PCB 设计人员应该能够提取每条信号引线的寄生电容。MCU\_OSC0 电路和器件封装具有组合的接地寄生电容、 $C_{PCBXI}$  和  $C_{PCBXO}$ ，表 6-23 定义了这些寄生电容值。



图 6-18. 负载电容

在选择图 6-16 中的负载电容器  $C_{L1}$  和  $C_{L2}$  时应满足以下公式。公式中的  $C_L$  是晶体制造商指定的负载。

$$C_L = [(C_{L1} + C_{PCBXI} + C_{XI}) \times (C_{L2} + C_{PCBXO} + C_{XO})] / [(C_{L1} + C_{PCBXI} + C_{XI}) + (C_{L2} + C_{PCBXO} + C_{XO})]$$

要确定  $C_{L1}$  和  $C_{L2}$  的值，请将容性负载值  $C_L$  乘以 2。使用该结果，减去  $C_{PCBXI} + C_{XI}$  的组合值可确定  $C_{L1}$  的值，减去  $C_{PCBXO} + C_{XO}$  的组合值可确定  $C_{L2}$  的值。例如，如果  $C_L = 10\text{pF}$ ， $C_{PCBXI} = 2.9\text{pF}$ ， $C_{XI} = 0.5\text{pF}$ ， $C_{PCBXO} = 3.7\text{pF}$ ， $C_{XO} = 0.5\text{pF}$ ，则  $C_{L1} = [(2C_L) - (C_{PCBXI} + C_{XI})] = [(2 \times 10\text{pF}) - 2.9\text{pF} - 0.5\text{pF}] = 16.6\text{pF}$  and  $C_{L2} = [(2C_L) - (C_{PCBXO} + C_{XO})] = [(2 \times 10\text{pF}) - 3.7\text{pF} - 0.5\text{pF}] = 15.8\text{pF}$

#### 6.12.4.1.1.2 并联电容

晶体电路的设计还必须使其不超过表 6-22 中定义的 MCU\_OSC0 工作条件的最大并联电容。晶体电路的并联电容  $C_{shunt}$  是晶体并联电容和寄生作用的组合。将晶体电路组件连接到 MCU\_OSC0 的 PCB 信号引线彼此之间存在互

寄生电容  $C_{PCBXIXO}$  , PCB 设计人员应该能够提取这些信号引线之间的互寄生电容。器件封装还具有互寄生电容  $C_{XIXO}$  , 表 6-23 定义了该互寄生电容值。

PCB 布线的设计应尽量减消 XI 和 XO 信号引线之间的互电容。这通常是通过使信号引线较短并且使其不相互靠近来实现的。当布局要求这些信号靠近布线时, 还可以通过在这些信号之间放置接地引线来尽可能减小互电容。在选择晶体时, 应尽量减小 PCB 上的互电容以提供尽可能大的裕度, 这一点非常重要。



图 6-19. 并联电容

应选择满足以下公式的晶体。公式中的  $C_O$  是晶体制造商指定的最大并联电容。

$$C_{\text{shunt}} \geq C_O + C_{PCBXIXO} + C_{XIXO}$$

例如, 当所用的晶体为 25MHz , ESR = 30Ω ,  $C_{PCBXIXO} = 0.04\text{pF}$  ,  $C_{XIXO} = 0.01\text{pF}$  , 且晶体的并联电容小于等于  $6.95\text{pF}$  时, 应满足该公式。

#### 6.12.4.1.2 MCU\_OSC0\_LVCMOS 数字时钟源

图 6-20 展示了当 MCU\_OSC0\_XI 连接到 1.8V LVCMOS 方波数字时钟源时建议的振荡器连接。

##### 备注

1. 当振荡器上电时，MCU\_OSC0\_XI 上不允许出现直流稳态情况。这是不允许的，因为 MCU\_OSC0\_XI 在内部交流耦合到比较器，当向输入施加直流时，该比较器可能会进入未知状态。因此，只要 MCU\_OSC0\_XI 不在不同逻辑状态之间切换，应用软件就必须使 MCU\_OSC0 断电。
2. 为 MCU\_OSC0\_XI 输入提供时钟源的 LVCMOS 时钟信号必须具有单调转换。该时钟源应通过放置在时钟源附近的串联端接电阻器以点对点连接的方式连接到 MCU\_OSC0\_XI。串联端接电阻值应使时钟源输出阻抗与传输线路阻抗相匹配。例如，如果时钟源的输出阻抗为 30 欧姆，并且 PCB 信号布线的特征阻抗为 50 欧姆，则串联端接电阻值需要为 20 欧姆。这样的电阻可以完全吸收从未端接传输线路的远端返回的反射，从而避免在信号上引入任何非单调事件。
3. 应最大限度缩短将 LVCMOS 时钟源连接到 MCU\_OSC0\_XI 的 PCB 布线长度。这样可以减小容性负载并降低外部噪声源耦合到时钟信号中的可能性。减小容性负载可优化时钟信号的上升/下降时间，从而降低系统中出现抖动的可能性。



图 6-20. 与 1.8V LVCMOS 兼容的时钟输入

表 6-24. MCU\_OSC0 LVCMOS 数字时钟源要求

| 参数                  |                                    | 最小值                  | 典型值 | 最大值        | 单位  |
|---------------------|------------------------------------|----------------------|-----|------------|-----|
| $F_{xtal}$          | 频率                                 |                      | 25  |            | MHz |
|                     | 频率稳定性和容差                           | 未使用以太网 RGMII 和 RMII  |     | $\pm 100$  | ppm |
|                     |                                    | RGMII 和 RMII 使用衍生的时钟 |     | $\pm 50$   |     |
| DC                  | 占空比                                |                      | 45  | 55         | %   |
| $t_{R/F}$           | 上升/下降时间 ( 10%-90% 上升, 90%-10% 下降 ) |                      |     | $4^{(1)}$  | ns  |
| $J_{Period(RMS)}$   | 周期抖动, RMS ( 100k 个样本 )             |                      | 20  |            | ps  |
| $J_{Period(PK-PK)}$ | 周期抖动, 峰峰值 ( 100k 个样本 )             |                      | 300 |            | ps  |
| $J_{Phase(RMS)}$    | 相位抖动, RMS ( 带宽 100Hz 至 1MHz )      |                      |     | $10^{(2)}$ | ps  |

- (1) 大多数 LVCMOS 振荡器数据表在其最大输出上升/下降时间的定义中使用的容性负载要比 PCB 布线电容与 MCU\_OSC0\_XI 输入电容组合所要施加的实际负载大得多。应该不难找到满足此要求的 LVCMOS 振荡器。但是, 系统设计人员必须确认所选的 LVCMOS 振荡器能够为 MCU\_OSC0\_XI 输入提供适当的上升/下降时间。
- (2) 大多数 LVCMOS 振荡器数据表在其最大 RMS 相位抖动的定义中使用的带宽积分范围大于此器件的要求。为了获得更合适的值, 可能有必要联系 LVCMOS 振荡器制造商, 要求他们使用为此参数定义的带宽积分范围来提供最大 RMS 相位抖动。

#### 6.12.4.1.3 WKUP\_LFOSC0 内部振荡器时钟源

图 6-21 展示了建议的晶体电路。建议预量产印刷电路板 (PCB) 设计包含两个可选电阻器  $R_{bias}$  和  $R_d$ ，因为在与量产晶体电路元件结合使用时，需要使用这些电阻器来确保振荡器正常运行。在大多数情况下，不需要  $R_{bias}$ ， $R_d$  是一个  $0\Omega$  电阻器。在使用安装在预量产 PCB 上的量产晶体电路元件评估振荡器性能后，可以从量产 PCB 设计中移除这些电阻器。



图 6-21. WKUP\_LFOSC0 晶体实现

表 6-25 说明了 LFXOSC 运行模式。

表 6-25. LFXOSC 运行模式

| 模式     | BP_C | PD_C | XI   | XO   | CLK_OUT | 说明                                                        |
|--------|------|------|------|------|---------|-----------------------------------------------------------|
| 运行     | 0    | 0    | XTAL | XTAL | CLK_OUT | 提供 32kHz 频率的有源振荡器模式                                       |
| PWRDN  | 0    | 1    | X    | PD   | 低电平     | 输出将被下拉至低电平。PAD 为三态。有源模式被禁用                                |
| BYPASS | 1    | 0    | CLK  | PD   | CLK     | XI 由外部时钟源驱动。XO 被下拉至低电平。由于有 ESD 二极管供电，除非存在振荡器电源，否则不应驱动 XI。 |

#### 备注

用户应为  $6\text{pf}$  至  $9.5\text{pf}$  范围内的  $CL$  设置  $CTRLMMR\_WKUP\_LFXOSC\_TRIM[18:16]$   $i\_mult = 3b'001$ 。应为  $8.5\text{pf}$  至  $12\text{pf}$  范围内的  $CL$  设置  $CTRLMMR\_WKUP\_LFXOSC\_TRIM [18:16]$   $i\_mult = 3b'010$ 。默认设置为  $3b'010$ 。

#### 备注

在选择图 6-22 中的负载电容器  $C_{f1}$  和  $C_{f2}$  时，应满足以下公式。公式中的  $C_L$  是晶体制造商指定的负载。用于实现振荡器电路的所有分立式元件应尽可能靠近关联的振荡器  $WKUP\_LFOSC0\_XI$ 、 $WKUP\_LFOSC0\_XO$  和  $VSS$  引脚放置。

$$C_L = \frac{C_{f1} C_{f2}}{(C_{f1} + C_{f2})}$$

JESD\_C1\_MATH\_03

图 6-22. 负载电容公式

晶体必须处于基本工作模式并且并联谐振。表 6-26 总结了所需的电气约束。

表 6-26. WKUP\_LFOSC0 晶体电气特性

| 名称          | 说明                                         | 最小值                     | 典型值 | 最大值       | 单位 |
|-------------|--------------------------------------------|-------------------------|-----|-----------|----|
| $f_p$       | 并联谐振晶体频率                                   | 32768                   |     | $\pm 100$ | Hz |
|             | 晶体频率稳定性和容差                                 |                         |     |           |    |
| $C_{f1}$    | 用于晶体并联谐振的 $C_{f1}$ 负载电容, $C_{f1} = C_{f2}$ | 12                      | 24  | pF        |    |
| $C_{f2}$    | 用于晶体并联谐振的 $C_{f2}$ 负载电容, $C_{f1} = C_{f2}$ | 12                      | 24  | pF        |    |
| $C_{shunt}$ | 并联电容                                       | ESRxtal - 40k $\Omega$  | 4   | pF        |    |
|             |                                            | ESRxtal - 60k $\Omega$  | 3   | pF        |    |
|             |                                            | ESRxtal - 80k $\Omega$  | 2   | pF        |    |
|             |                                            | ESRxtal - 100k $\Omega$ | 1   | pF        |    |
| ESR         | 晶体有效串联电阻                                   | (1)                     |     | $\Omega$  |    |

(1) 晶体的最大 ESR 是晶体频率和并联电容的函数。请参阅  $C_{shunt}$  参数。

选择晶体时, 系统设计必须根据最坏情况和系统预期寿命来考虑温度和老化特性。

表 6-27 详细说明了振荡器的开关特性和输入时钟的要求。

表 6-27. WKUP\_LFOSC0 开关特性 - 晶体模式

| 名称         | 说明   | 最小值   | 典型值  | 最大值 | 单位 |
|------------|------|-------|------|-----|----|
| $f_{xtal}$ | 振荡频率 | 32768 |      |     | Hz |
| $t_{sx}$   | 启动时间 |       | 96.5 |     | ms |



图 6-23. WKUP\_LFOSC0 启动时间

#### 6.12.4.1.4 WKUP\_LFOSC0 LVCMOS 数字时钟源

图 6-24 展示了当 WKUP\_LFOSC0\_XI 连接到 1.8V LVCMOS 方波数字时钟源时建议的振荡器连接。



图 6-24. 与 1.8V LVCMOS 兼容的时钟输入

#### 6.12.4.1.5 未使用 WKUP\_LFOSC0

图 6-25 展示了未使用 WKUP\_LFOSC0 时建议的振荡器连接。



图 6-25. 未使用 WKUP\_LFOSC0

#### 6.12.4.2 输出时钟

该器件提供多个系统时钟输出。这些输出时钟总结如下：

- **MCU\_SYSCLKOUT0**

- MCU\_PLL0\_HSDIV0\_CLKOUT (MCU\_SYSCLKOUT0) 除以 4 后作为 MCU\_SYSCLKOUT0 从器件发出。该时钟输出仅用于测试和调试目的。

- **MCU\_OBSCLK0**

- 观察时钟输出，仅用于测试和调试目的。

- **WKUP\_CLKOUT0**

- WKUP 域 CLKOUT0 输出。

- **SYSCLKOUT0**

- MAIN\_PLL0\_HSDIV0\_CLKOUT (SYSCLKOUT0) 除以 4 后作为 SYSCLKOUT0 从器件发出。该时钟输出仅用于测试和调试目的。

- **CLKOUT0**

- CLKOUT0 是以太网子系统时钟 (MAIN\_PLL2\_HSDIV1\_CLKOUT) 进行 5 分频或 10 分频。该时钟输出作为外部 PHY 的可选源提供。当配置为作为 RMII 时钟源 (50MHz) 运行时，信号还必须路由回至相应的 RMII[x]\_REF\_CLK 引脚，以便器件正常运行。

- **OBSCLK[1:0]**

- 观察时钟输出，仅用于测试和调试目的。

- **AUDIO\_EXT\_REFCLK[1:0]**

- 当配置为输出时提供六个 McASP 高音频基准时钟之一的选项，MAIN\_PLL1\_HSDIV6\_CLKOUT 或 MAIN\_PLL2\_HSDIV8\_CLKOUT。

#### 6.12.4.3 PLL

由内部稳压器向锁相环电路 (PLL) 供电，这些稳压器从片外电源获取电力。

MCU 域中有一个 PLL：

- **MCU\_PLL0 (MCU PLL)**

MAIN 域中有十个 PLL：

- **MAIN\_PLL0 (主 PLL)**
- **MAIN\_PLL1 (PER0 PLL)**
- **MAIN\_PLL2 (PER1 PLL)**
- **MAIN\_PLL6 (GPU PLL)**
- **MAIN\_PLL8 (ARM0 PLL)**
- **MAIN\_PLL12 (DDR PLL)**
- **MAIN\_PLL15 (SMS PLL)**
- **MAIN\_PLL16 (DSS PLL0)**
- **MAIN\_PLL17 (DSS PLL1)**
- **MAIN\_PLL18 (DSS PLL2)**

在配置和使用任何 PLL 输出作为时钟源之前，系统设计人员应考虑基准时钟源启动时间和 PLL 锁定要求。节 [6.12.4.1 输入时钟/振荡器](#) 中定义了器件基准时钟输入要求。器件 TRM 中介绍了 PLL 配置详细信息。

有关 PLL 的更多信息，请参阅器件 TRM 的器件配置一节的时钟小节中的 **PLL** 小节。

#### 6.12.4.4 时钟和控制信号转换的建议系统预防措施

所有时钟和选通信号必须在  $V_{IH}$  和  $V_{IL}$  之间 ( 或在  $V_{IL}$  和  $V_{IH}$  之间 ) 单调转换。

快速信号转换更有可能发生单调转换。噪声很容易在缓慢转换的信号上产生非单调事件。因此, 请避免所有时钟和控制信号上的缓慢信号转换, 因为它们更有可能在器件内部产生干扰。

### 6.12.5 外设

#### 6.12.5.1 CPSW3G

有关器件千兆位以太网 MAC 特性和其他说明信息的更多详情，请参阅信号说明和详细说明部分中的相应小节。

##### 6.12.5.1.1 CPSW3G MDIO 时序

表 6-28、表 6-29、表 6-30 和图 6-26 说明了 CPSW3G MDIO 的时序条件、时序要求和开关特性。

表 6-28. CPSW3G MDIO 时序条件

| 参数                                    |                | 最小值 | 最大值 | 单位   |
|---------------------------------------|----------------|-----|-----|------|
| <b>输入条件</b>                           |                |     |     |      |
| SR <sub>I</sub>                       | 输入压摆率          | 0.9 | 3.6 | V/ns |
| <b>输出条件</b>                           |                |     |     |      |
| C <sub>L</sub>                        | 输出负载电容         | 10  | 470 | pF   |
| <b>PCB 连接要求</b>                       |                |     |     |      |
| t <sub>d</sub> (Trace Delay)          | 每条引线的传播延迟      | 0   | 5   | ns   |
| t <sub>d</sub> (Trace Mismatch Delay) | 所有布线之间的传播延迟不匹配 |     | 1   | ns   |

表 6-29. CPSW3G MDIO 时序要求

请参阅图 6-26

| 编号    | 参数                         |                                          | 最小值 | 最大值 | 单位 |
|-------|----------------------------|------------------------------------------|-----|-----|----|
| MDIO1 | t <sub>su</sub> (MDIO_MDC) | 建立时间，在 MDIO[x]_MDC 高电平之前 MDIO[x]_MDIO 有效 | 45  |     | ns |
| MDIO2 | t <sub>h</sub> (MDC_MDIO)  | 保持时间，在 MDIO[x]_MDC 高电平之后 MDIO[x]_MDIO 有效 | 0   |     | ns |

表 6-30. CPSW3G MDIO 开关特性

请参阅图 6-26

| 编号    | 参数                        |                                       | 最小值 | 最大值 | 单位 |
|-------|---------------------------|---------------------------------------|-----|-----|----|
| MDIO3 | t <sub>c</sub> (MDC)      | 周期时间，MDIO[x]_MDC                      | 400 |     | ns |
| MDIO4 | t <sub>w</sub> (MDCH)     | 脉冲持续时间，MDIO[x]_MDC 高电平                | 160 |     | ns |
| MDIO5 | t <sub>w</sub> (MDCL)     | 脉冲持续时间，MDIO[x]_MDC 低电平                | 160 |     | ns |
| MDIO7 | t <sub>d</sub> (MDC_MDIO) | 延迟时间，MDIO[x]_MDC 低电平到 MDIO[x]_MDIO 有效 | -10 | 10  | ns |



CPSW2G\_MDIO\_TIMING\_01

图 6-26. CPSW3G MDIO 时序要求和开关特性

### 6.12.5.1.2 CPSW3G RMII 时序

表 6-31、表 6-32、图 6-27、表 6-33、图 6-28、表 6-34 和图 6-29 说明了 CPSW3G RMII 的时序条件、时序要求和开关特性。

**表 6-31. CPSW3G RMII 时序条件**

| 参数              |        | 最小值                       | 最大值  | 单位 |
|-----------------|--------|---------------------------|------|----|
| <b>输入条件</b>     |        |                           |      |    |
| SR <sub>I</sub> | 输入压摆率  | VDD <sup>(1)</sup> = 1.8V | 0.18 | 5  |
|                 |        | VDD <sup>(1)</sup> = 3.3V | 0.4  | 5  |
| <b>输出条件</b>     |        |                           |      |    |
| C <sub>L</sub>  | 输出负载电容 | 3                         | 25   | pF |

(1) VDD 表示相应的电源。有关电源名称和相应焊球的详细信息，请参阅引脚属性表的“电源”列。

**表 6-32. RMII[x]\_REF\_CLK 时序要求 - RMII 模式**

请参阅图 6-27

| 编号    | 参数                        | 说明                          | 最小值    | 最大值    | 单位 |
|-------|---------------------------|-----------------------------|--------|--------|----|
| RMII1 | t <sub>c</sub> (REF_CLK)  | 周期时间, RMII[x]_REF_CLK       | 19.999 | 20.001 | ns |
| RMII2 | t <sub>w</sub> (REF_CLKH) | 脉冲持续时间, RMII[x]_REF_CLK 高电平 | 7      | 13     | ns |
| RMII3 | t <sub>w</sub> (REF_CLKL) | 脉冲持续时间, RMII[x]_REF_CLK 低电平 | 7      | 13     | ns |



**图 6-27. CPSW3G RMII[x]\_REF\_CLK 时序要求 - RMII 模式**

**表 6-33. RMII[x]\_RXD[1:0]、RMII[x]\_CRS\_DV 和 RMII[x]\_RX\_ER 时序要求 - RMII 模式**

请参阅图 6-28

| 编号    | 参数                               | 说明                                             | 最小值 | 最大值 | 单位 |
|-------|----------------------------------|------------------------------------------------|-----|-----|----|
| RMII4 | t <sub>su</sub> (RXD-REF_CLK)    | 建立时间, 在 RMII[x]_REF_CLK 之前 RMII[x]_RXD[1:0] 有效 | 4   |     | ns |
|       | t <sub>su</sub> (CRS_DV-REF_CLK) | 建立时间, 在 RMII[x]_REF_CLK 之前 RMII[x]_CRS_DV 有效   | 4   |     | ns |
|       | t <sub>su</sub> (RX_ER-REF_CLK)  | 建立时间, 在 RMII[x]_REF_CLK 之前 RMII[x]_RX_ER 有效    | 4   |     | ns |
| RMII5 | t <sub>h</sub> (REF_CLK-RXD)     | 保持时间, 在 RMII[x]_REF_CLK 之后 RMII[x]_RXD[1:0] 有效 | 2   |     | ns |
|       | t <sub>h</sub> (REF_CLK-CRS_DV)  | 保持时间, 在 RMII[x]_REF_CLK 之后 RMII[x]_CRS_DV 有效   | 2   |     | ns |
|       | t <sub>h</sub> (REF_CLK-RX_ER)   | 保持时间, 在 RMII[x]_REF_CLK 之后 RMII[x]_RX_ER 有效    | 2   |     | ns |



**图 6-28. CPSW3G RMII[x]\_RXD[1:0]、RMII[x]\_CRS\_DV、RMII[x]\_RX\_ER 时序要求 - RMII 模式**

表 6-34. RMII[x]\_TXD[1:0] 和 RMII[x]\_TX\_EN 开关特性 - RMII 模式

请参阅图 6-29

| 编号    | 参数                              | 说明                                             | 最小值 | 最大值 | 单位 |
|-------|---------------------------------|------------------------------------------------|-----|-----|----|
| RMII6 | $t_{d(\text{REF\_CLK-TXD})}$    | 延迟时间, RMII[x]_REF_CLK 高电平到 RMII[x]_TXD[1:0] 有效 | 2   | 10  | ns |
|       | $t_{d(\text{REF\_CLK-TX\_EN})}$ | 延迟时间, RMII[x]_REF_CLK 到 RMII[x]_TX_EN 有效       | 2   | 10  | ns |



图 6-29. RMII[x]\_TXD[1:0] 和 RMII[x]\_TX\_EN 开关特性 - RMII 模式

### 6.12.5.1.3 CPSW3G RGMII 时序

表 6-35、表 6-36、表 6-37、图 6-30、表 6-38、表 6-39 和图 6-31 说明了 CPSW3G RGMII 的时序条件、时序要求和开关特性。

**表 6-35. CPSW3G RGMII 时序条件**

| 参数                                    |                | 最小值                                                       | 最大值  | 单位 |
|---------------------------------------|----------------|-----------------------------------------------------------|------|----|
| <b>输入条件</b>                           |                |                                                           |      |    |
| SR <sub>I</sub>                       | 输入压摆率          | VDD <sup>(1)</sup> = 1.8V                                 | 1.44 | 5  |
|                                       |                | VDD <sup>(1)</sup> = 3.3V                                 | 2.64 | 5  |
| <b>输出条件</b>                           |                |                                                           |      |    |
| C <sub>L</sub>                        | 输出负载电容         | 2                                                         | 20   | pF |
| <b>PCB 连接要求</b>                       |                |                                                           |      |    |
| t <sub>d</sub> (Trace Mismatch Delay) | 所有布线之间的传播延迟不匹配 | RGMII[x]_RXC、<br>RGMII[x]_RD[3:0]<br>、<br>RGMII[x]_RX_CTL | 50   | ps |
|                                       |                | RGMII[x]_TXC、<br>RGMII[x]_TD[3:0]<br>、<br>RGMII[x]_TX_CTL | 50   | ps |

(1) VDD 表示相应的电源。有关电源名称和相应焊球的详细信息，请参阅引脚属性表的“电源”列。

表 6-36. RGMII[x]\_RXC 时序要求 - RGMII 模式

请参阅图 6-30

| 编号     | 参数                 | 说明                       | 模式       | 最小值 | 最大值 | 单位 |
|--------|--------------------|--------------------------|----------|-----|-----|----|
| RGMII1 | $t_c(\text{RXC})$  | 周期时间, RGMII[x]_RXC       | 10Mbps   | 360 | 440 | ns |
|        |                    |                          | 100Mbps  | 36  | 44  | ns |
|        |                    |                          | 1000Mbps | 7.2 | 8.8 | ns |
| RGMII2 | $t_w(\text{RXCH})$ | 脉冲持续时间, RGMII[x]_RXC 高电平 | 10Mbps   | 160 | 240 | ns |
|        |                    |                          | 100Mbps  | 16  | 24  | ns |
|        |                    |                          | 1000Mbps | 3.6 | 4.4 | ns |
| RGMII3 | $t_w(\text{RXCL})$ | 脉冲持续时间, RGMII[x]_RXC 低电平 | 10Mbps   | 160 | 240 | ns |
|        |                    |                          | 100Mbps  | 16  | 24  | ns |
|        |                    |                          | 1000Mbps | 3.6 | 4.4 | ns |

表 6-37. RGMII[x]\_RD[3:0] 和 RGMII[x]\_RX\_CTL 时序要求 - RGMII 模式

请参阅图 6-30

| 编号     | 参数                       | 说明                                                    | 模式       | 最小值 | 最大值 | 单位 |
|--------|--------------------------|-------------------------------------------------------|----------|-----|-----|----|
| RGMII4 | $t_{su}(\text{RD-RXC})$  | 建立时间, 在 RGMII[x]_RXC 高电平/低电平之前<br>RGMII[x]_RD[3:0] 有效 | 10Mbps   | 1   | ns  |    |
|        |                          |                                                       | 100Mbps  | 1   | ns  |    |
|        |                          |                                                       | 1000Mbps | 1   | ns  |    |
| RGMII5 | $t_h(\text{RXC-RD})$     | 保持时间, 在 RGMII[x]_RXC 高电平/低电平之后<br>RGMII[x]_RD[3:0] 有效 | 10Mbps   | 1   | ns  |    |
|        |                          |                                                       | 100Mbps  | 1   | ns  |    |
|        |                          |                                                       | 1000Mbps | 1   | ns  |    |
| RGMII5 | $t_h(\text{RXC-RX_CTL})$ | 保持时间, 在 RGMII[x]_RXC 高电平/低电平之后<br>RGMII[x]_RX_CTL 有效  | 10Mbps   | 1   | ns  |    |
|        |                          |                                                       | 100Mbps  | 1   | ns  |    |
|        |                          |                                                       | 1000Mbps | 1   | ns  |    |



- A. RGMII[x]\_RXC 必须相对于数据和控制引脚进行外部延迟。
- B. 使用时钟的两个边沿接收数据和控制信息。RGMII[x]\_RD[3:0] 在 RGMII[x]\_RXC 的上升沿承载数据位 3-0，在 RGMII[x]\_RXC 的下降沿承载数据位 7-4。类似地，RGMII[x]\_RX\_CTL 在 RGMII[x]\_RXC 的上升沿承载 RXDV，在 RGMII[x]\_RXC 的下降沿承载 RXERR。

图 6-30. CPSW3G RGMII[x]\_RXC、RGMII[x]\_RD[3:0]、RGMII[x]\_RX\_CTL 时序要求 - RGMII 模式

表 6-38. RGMII[x]\_TXC 开关特性 - RGMII 模式

请参阅图 6-31

| 编号     | 参数                 | 说明                       | 模式       | 最小值 | 最大值 | 单位 |
|--------|--------------------|--------------------------|----------|-----|-----|----|
| RGMII6 | $t_c(\text{TXC})$  | 周期时间, RGMII[x]_TXC       | 10Mbps   | 360 | 440 | ns |
|        |                    |                          | 100Mbps  | 36  | 44  | ns |
|        |                    |                          | 1000Mbps | 7.2 | 8.8 | ns |
| RGMII7 | $t_w(\text{TXCH})$ | 脉冲持续时间, RGMII[x]_TXC 高电平 | 10Mbps   | 160 | 240 | ns |
|        |                    |                          | 100Mbps  | 16  | 24  | ns |
|        |                    |                          | 1000Mbps | 3.6 | 4.4 | ns |
| RGMII8 | $t_w(\text{TXCL})$ | 脉冲持续时间, RGMII[x]_TXC 低电平 | 10Mbps   | 160 | 240 | ns |
|        |                    |                          | 100Mbps  | 16  | 24  | ns |
|        |                    |                          | 1000Mbps | 3.6 | 4.4 | ns |

表 6-39. RGMII[x]\_TD[3:0] 和 RGMII[x]\_TX\_CTL 开关特性 - RGMII 模式

请参阅图 6-31

| 编号      | 参数                           | 说明                                                                  | 模式       | 最小值 | 最大值 | 单位 |
|---------|------------------------------|---------------------------------------------------------------------|----------|-----|-----|----|
| RGMII9  | $t_{osu}(\text{TD-TXC})$     | 输出建立时间 <sup>(1)</sup> , RGMII[x]_TD[3:0] 有效至 RGMII[x]_TXC 高电平/低电平   | 10Mbps   | 1.2 |     | ns |
|         |                              |                                                                     | 100Mbps  | 1.2 |     | ns |
|         |                              |                                                                     | 1000Mbps | 1.2 |     | ns |
| RGMII10 | $t_{osu}(\text{TX_CTL-TXC})$ | 输出建立时间 <sup>(1)</sup> , RGMII[x]_TX_CTL 有效至 RGMII[x]_TXC 高电平/低电平    | 10Mbps   | 1.2 |     | ns |
|         |                              |                                                                     | 100Mbps  | 1.2 |     | ns |
|         |                              |                                                                     | 1000Mbps | 1.2 |     | ns |
| RGMII10 | $t_{oh}(\text{TXC-TD})$      | 输出保持时间 <sup>(1)</sup> , RGMII[x]_TD[3:0] 在 RGMII[x]_TXC 高电平/低电平之后有效 | 10Mbps   | 1.2 |     | ns |
|         |                              |                                                                     | 100Mbps  | 1.2 |     | ns |
|         |                              |                                                                     | 1000Mbps | 1.2 |     | ns |
| RGMII10 | $t_{oh}(\text{TXC-TX_CTL})$  | 输出保持时间 <sup>(1)</sup> , RGMII[x]_TX_CTL 在 RGMII[x]_TXC 高电平/低电平之后有效  | 10Mbps   | 1.2 |     | ns |
|         |                              |                                                                     | 100Mbps  | 1.2 |     | ns |
|         |                              |                                                                     | 1000Mbps | 1.2 |     | ns |

- (1) 输出建立/保持时间定义了发送数据和控制输出相对于发送时钟输出的延迟关系, 但该输出关系被表示为提供给所连接的接收器的最小建立/保持时间。该方法符合 RGMII 规范中定义输出时序关系的方式。



- A. TXC 在驱动至 RGMII[x]\_TXC 引脚之前会在内部延迟。该内部延迟始终启用。  
 B. 使用时钟的两个边沿接收数据和控制信息。RGMII[x]\_TD[3:0] 在 RGMII[x]\_TXC 的上升沿承载数据位 3-0, 在 RGMII[x]\_TXC 的下降沿承载数据位 7-4。类似地, RGMII[x]\_TX\_CTL 在 RGMII[x]\_TXC 的上升沿承载 TXEN, 在 RGMII[x]\_TXC 的下降沿承载 TXERR。

图 6-31. CPSW3G RGMII[x]\_TXC、RGMII[x]\_TD[3:0] 和 RGMII[x]\_TX\_CTL 开关特性 - RGMII 模式

### 6.12.5.2 CPTS

表 6-40、表 6-41、图 6-32、表 6-42 和图 6-33 说明了 CPTS 的时序条件、时序要求和开关特性。

表 6-40. CPTS 时序条件

| 参数              |        | 最小值 | 最大值 | 单位   |
|-----------------|--------|-----|-----|------|
| <b>输入条件</b>     |        |     |     |      |
| SR <sub>I</sub> | 输入压摆率  | 0.5 | 5   | V/ns |
| <b>输出条件</b>     |        |     |     |      |
| C <sub>L</sub>  | 输出负载电容 | 2   | 10  | pF   |

表 6-41. CPTS 时序要求

请参阅图 6-32

| 编号 | 参数                          | 说明                    | 最小值                    | 最大值 | 单位 |
|----|-----------------------------|-----------------------|------------------------|-----|----|
| T1 | t <sub>w</sub> (HWnTSPUSHH) | 脉冲持续时间, HWnTSPUSH 高电平 | 12P <sup>(1)</sup> + 2 |     | ns |
| T2 | t <sub>w</sub> (HWnTSPUSHL) | 脉冲持续时间, HWnTSPUSH 低电平 | 12P <sup>(1)</sup> + 2 |     | ns |
| T3 | t <sub>c</sub> (RFT_CLK)    | 周期时间, RFT_CLK         | 5                      | 8   | ns |
| T4 | t <sub>w</sub> (RFT_CLKH)   | 脉冲持续时间, RFT_CLK 高电平   | 0.45T <sup>(2)</sup>   |     | ns |
| T5 | t <sub>w</sub> (RFT_CLKL)   | 脉冲持续时间, RFT_CLK 低电平   | 0.45T <sup>(2)</sup>   |     | ns |

(1) P = 功能时钟周期 (以 ns 为单位)。

(2) T = RFT\_CLK 周期时间 (以 ns 为单位)。



图 6-32. CPTS 时序要求

表 6-42. CPTS 开关特性

请参阅图 6-33

| 编号  | 参数                | 说明                     | 源               | 最小值                                             | 最大值 | 单位 |
|-----|-------------------|------------------------|-----------------|-------------------------------------------------|-----|----|
| T6  | $t_w(TS\_COMPH)$  | 脉冲持续时间 , TS_COMP 高电平   |                 | 36P <sup>(1)</sup> - 2                          |     | ns |
| T7  | $t_w(TS\_COMPL)$  | 脉冲持续时间 , TS_COMP 低电平   |                 | 36P <sup>(1)</sup> - 2                          |     | ns |
| T8  | $t_w(TS\_SYNCH)$  | 脉冲持续时间 , TS_SYNC 高电平   |                 | 36P <sup>(1)</sup> - 2                          |     | ns |
| T9  | $t_w(TS\_SYNCL)$  | 脉冲持续时间 , TS_SYNC 低电平   |                 | 36P <sup>(1)</sup> - 2                          |     | ns |
| T10 | $t_w(SYNC\_OUTH)$ | 脉冲持续时间 , SYNCn_OUT 高电平 | TS_SYNC<br>GENF | 36P <sup>(1)</sup> - 2<br>5P <sup>(1)</sup> - 2 |     | ns |
| T11 | $t_w(SYNC\_OUTL)$ | 脉冲持续时间 , SYNCn_OUT 低电平 | TS_SYNC<br>GENF | 36P <sup>(1)</sup> - 2<br>5P <sup>(1)</sup> - 2 |     | ns |

(1) P = 功能时钟周期 ( 以 ns 为单位 )。



图 6-33. CPTS 开关特性

有关更多信息，请参阅器件 TRM 的通用平台时间同步 (CPTS) 章节。

#### 6.12.5.3 CSI-2

##### 备注

有关更多信息，请参阅器件 TRM 中的摄像头串行接口接收器 (CSI\_RX\_IF) 一节。CSI\_RX\_IF 连接到名为 CSIRXn 的器件端口实例，其中 n 是实例编号。

CSI\_RX\_IF 及关联的 D-PHY 实现了一个符合 MIPI D-PHY 规范 v1.2 和 MIPI CSI-2 规范 v1.3 的 CSI-2 端口 (CSIRX0)，具有 4 个差分数据通道和 1 个差分时钟通道 ( 以同步双倍数据速率模式运行 )。有关 CSI-2 时序的详细信息，请参阅上述相应的 MIPI 规范。

- 支持 1、2、3 或 4 通道的数据传输模式，每通道最高 2.5Gbps。

#### 6.12.5.4 DDRSS

有关器件 LPDDR4 存储器接口特性和其他说明信息的更多详情，请参阅 [信号说明](#) 和 [详细说明](#) 部分中的相应小节。

[表 6-43](#) 和 [图 6-34](#) 说明了 DDRSS 的开关特性。

**表 6-43. DDRSS 开关特性**

请参阅 [图 6-34](#)

| 编号 | 参数                                                               | DDR 类型 | 最小值                   | 最大值 | 单位 |
|----|------------------------------------------------------------------|--------|-----------------------|-----|----|
| 1  | $t_c(\text{DDR\_CKP}/\text{DDR\_CKN})$<br>周期时间，DDR_CKP 和 DDR_CKN | LPDDR4 | 0.5358 <sup>(1)</sup> | 20  | ns |

(1) 最小 DDR 时钟周期时间将根据系统中使用的特定存储器类型（供应商）以及根据 PCB 实现进行限制。有关实现最大 DDR 频率的适当 PCB 实现，请参阅 [AM62Px DDR 电路板设计和布局布线指南](#)。



**图 6-34. DDRSS 开关特性**

有关更多信息，请参阅器件 TRM 的存储器控制器一章中的 *DDR 子系统 (DDRSS)* 一节。

#### 6.12.5.5 DSI

##### 备注

有关更多信息，请参阅器件 TRM 中的 *MIPI 显示屏串行接口 (DSI) 控制器* 一节。DSI 发送器控制器连接到名为 DSITXn 的器件端口实例，其中 n 是实例编号。

DSI 发送器控制器和相关的 D-PHY 实现了一个符合 MIPI D-PHY 规范 v1.2 和 MIPI DSI 规范 v1.3 的 DSI 端口 (DSITX0)，具有 4 个差分数据通道和 1 个差分时钟通道（以同步双倍数据速率模式运行）。有关 DSI 时序的详细信息，请参阅上述相应的 MIPI 规范。

- 通过 1、2、3 或 4 通道的数据传输模式，最高支持 7.2Gbps，每通道最高 2.5Gbps

### 6.12.5.6 DSS

表 6-44、表 6-45、图 6-35、表 6-46 和图 6-36 说明了 DSS 的时序条件、时序要求和开关特性。

**表 6-44. DSS 时序条件**

| 参数                                    | 最小值            | 最大值  | 单位   |
|---------------------------------------|----------------|------|------|
| <b>输入条件</b>                           |                |      |      |
| SR <sub>I</sub>                       | 输入压摆率          | 1.44 | V/ns |
| <b>输出条件</b>                           |                |      |      |
| C <sub>L</sub>                        | 输出负载电容         | 1.5  | 5 pF |
| <b>PCB 连接要求</b>                       |                |      |      |
| t <sub>d</sub> (Trace Mismatch Delay) | 所有布线之间的传播延迟不匹配 | 100  | ps   |

**表 6-45. DSS 外部像素时钟时序要求**

请参阅图 6-35

| 编号 |                            |                                               | 最小值                   | 最大值 | 单位 |
|----|----------------------------|-----------------------------------------------|-----------------------|-----|----|
| D6 | t <sub>c(extpclkin)</sub>  | 周期时间 , VOUT(x)_EXTPCLKIN <sup>(2)</sup>       | 6.06                  |     | ns |
| D7 | t <sub>w(extpclkinL)</sub> | 脉冲持续时间 , VOUT(x)_EXTPCLKIN <sup>(2)</sup> 低电平 | 0.475P <sup>(1)</sup> |     | ns |
| D8 | t <sub>w(extpclkinH)</sub> | 脉冲持续时间 , VOUT(x)_EXTPCLKIN <sup>(2)</sup> 高电平 | 0.475P <sup>(1)</sup> |     | ns |

(1) P = VOUT(x)\_EXTPCLKIN 周期时间 ( 以 ns 为单位 )

(2) VOUT(x) 中的 x = 0



**图 6-35. DSS 外部像素时钟时序要求**

表 6-46. DSS 开关特性

请参阅图 6-36

| 编号 | 参数                   | 周期时间 , VOUT(x)_PCLK <sup>(2)</sup>                                                                                                          | 模式        | 最小值                         | 最大值  | 单位 |
|----|----------------------|---------------------------------------------------------------------------------------------------------------------------------------------|-----------|-----------------------------|------|----|
| D1 | $t_{c(pclk)}$        | 周期时间 , VOUT(x)_PCLK <sup>(2)</sup>                                                                                                          |           | 6.06                        |      | ns |
| D2 | $t_{w(pclkL)}$       | 脉冲持续时间 , VOUT(x)_PCLK <sup>(2)</sup> 低电平                                                                                                    | 内部 PLL    | 0.475P <sup>(1)</sup> - 0.3 |      | ns |
|    |                      |                                                                                                                                             | EXTPCLKIN | Y <sup>(3)</sup> - 0.45     |      | ns |
| D3 | $t_{w(pclkH)}$       | 脉冲持续时间 , VOUT(x)_PCLK <sup>(2)</sup> 高电平                                                                                                    | 内部 PLL    | 0.475P <sup>(1)</sup> - 0.3 |      | ns |
|    |                      |                                                                                                                                             | EXTPCLKIN | Z <sup>(4)</sup> - 0.45     |      | ns |
| D4 | $t_{d(pclkV-dataV)}$ | 延迟时间 , VOUT(x)_PCLK <sup>(2)</sup> 转换到 VOUT(x)_DATA[23:0]<br><sup>(2)</sup> 转换                                                              | 内部 PLL    | -0.68                       | 1.78 | ns |
|    |                      |                                                                                                                                             | EXTPCLKIN | -0.68                       | 1.78 | ns |
| D5 | $t_{d(pclkV-ctrlL)}$ | 延迟时间 , VOUT(x)_PCLK <sup>(2)</sup> 转换到控制信号<br>VOUT(x)_VSYNC <sup>(2)</sup> 、VOUT(x)_HSYNC <sup>(2)</sup> 、<br>VOUT(x)_DE <sup>(2)</sup> 下降沿 | 内部 PLL    | -0.68                       | 1.78 | ns |
|    |                      |                                                                                                                                             | EXTPCLKIN | -0.68                       | 1.78 | ns |

(1)  $P = VOUT(x)_PCLK$  周期时间 ( 以 ns 为单位 )(2) VOUT(x) 中的  $x = 0$ (3)  $Y = t_{w(extpclkkinL)}$  , 表 6-45 DSS 外部像素时钟时序要求中的参数 D7(4)  $Z = t_{w(extpclkkinH)}$  , 表 6-45 DSS 外部像素时钟时序要求中的参数 D8

- A. 可以将数据置为有效编程为在像素时钟的下降沿或上升沿发生。请参阅器件 TRM 的外设一章中的显示子系统 (DSS) 一节。
- B. VOUT(x)\_HSYNC 和 VOUT(x)\_VSYNC 的极性和脉冲宽度是可编程的，请参阅器件 TRM 的外设一章中的显示子系统 (DSS) 一节。
- C. VOUT(x)\_PCLK 频率是可配置的，请参阅器件 TRM 的外设一章中的显示子系统一节。

图 6-36. DSS 开关特性

有关更多信息，请参阅器件 TRM 的外设一章中的显示子系统 (DSS) 和外设一节。

### 6.12.5.7 ECAP

表 6-47、表 6-48、图 6-37、表 6-49 和图 6-38 说明了 ECAP 的时序条件、时序要求和开关特性。

**表 6-47. ECAP 时序条件**

| 参数              |        | 最小值 | 最大值 | 单位   |
|-----------------|--------|-----|-----|------|
| <b>输入条件</b>     |        |     |     |      |
| SR <sub>I</sub> | 输入压摆率  | 1   | 4   | V/ns |
| <b>输出条件</b>     |        |     |     |      |
| C <sub>L</sub>  | 输出负载电容 | 2   | 7   | pF   |

**表 6-48. ECAP 时序要求**

请参阅图 6-37

| 编号   | 参数                   | 说明               | 最小值                   | 最大值 | 单位 |
|------|----------------------|------------------|-----------------------|-----|----|
| CAP1 | t <sub>w</sub> (CAP) | 脉冲持续时间, CAP (异步) | 2P <sup>(1)</sup> + 2 |     | ns |

(1) P = MAIN\_SYSCLK0/4 周期 (以 ns 为单位)。



**图 6-37. ECAP 时序要求**

**表 6-49. ECAP 开关特性**

请参阅图 6-38

| 编号   | 参数                    | 说明                    | 最小值                   | 最大值 | 单位 |
|------|-----------------------|-----------------------|-----------------------|-----|----|
| CAP2 | t <sub>w</sub> (APWM) | 脉冲持续时间, APWMx 高电平/低电平 | 2P <sup>(1)</sup> - 2 |     | ns |

(1) P = MAIN\_SYSCLK0/4 周期 (以 ns 为单位)。



**图 6-38. ECAP 开关特性**

有关更多信息，请参阅器件 TRM 的外设一章中的增强型捕获 (ECAP) 模块一节。

### 6.12.5.8 仿真和调试

有关器件跟踪和 JTAG 接口特性和其他说明信息的更多详情，请参阅信号说明和详细说明部分中的相应小节。

#### 6.12.5.8.1 迹线

表 6-50. 布线时序条件

| 参数                     | 最小值 | 最大值 | 单位 |
|------------------------|-----|-----|----|
| <b>输出条件</b>            |     |     |    |
| $C_L$                  | 2   | 5   | pF |
| <b>PCB 连接要求</b>        |     |     |    |
| $t_d$ (Trace Mismatch) | 200 | ps  |    |

表 6-51. 布线开关特性

| 编号             | 参数                            | 最小值                                | 最大值  | 单位 |
|----------------|-------------------------------|------------------------------------|------|----|
| <b>1.8V 模式</b> |                               |                                    |      |    |
| DBTR1          | $t_c$ (TRC_CLK)               | TRC_CLK 周期时间                       | 6.83 | ns |
| DBTR2          | $t_w$ (TRC_CLKH)              | 脉冲宽度, TRC_CLK 高电平                  | 2.66 | ns |
| DBTR3          | $t_w$ (TRC_CLKL)              | 脉冲宽度, TRC_CLK 低电平                  | 2.66 | ns |
| DBTR4          | $t_{osu}$ (TRC_DATAV-TRC_CLK) | 输出建立时间, TRC_DATA 到 TRC_CLK 边沿有效的时间 | 0.85 | ns |
| DBTR5          | $t_{oh}$ (TRC_CLK-TRC_DATA)   | 输出保持时间, TRC_CLK 边沿到 TRC_DATA 无效    | 0.85 | ns |
| DBTR6          | $t_{osu}$ (TRC_CTLV-TRC_CLK)  | 输出建立时间, TRC_CTL 到 TRC_CLK 边沿有效的时间  | 0.85 | ns |
| DBTR7          | $t_{oh}$ (TRC_CLK-TRC_CTL)    | 输出保持时间, TRC_CLK 边沿到 TRC_CTL 无效     | 0.85 | ns |
| <b>3.3V 模式</b> |                               |                                    |      |    |
| DBTR1          | $t_c$ (TRC_CLK)               | TRC_CLK 周期时间                       | 8.78 | ns |
| DBTR2          | $t_w$ (TRC_CLKH)              | 脉冲宽度, TRC_CLK 高电平                  | 3.64 | ns |
| DBTR3          | $t_w$ (TRC_CLKL)              | 脉冲宽度, TRC_CLK 低电平                  | 3.64 | ns |
| DBTR4          | $t_{osu}$ (TRC_DATAV-TRC_CLK) | 输出建立时间, TRC_DATA 到 TRC_CLK 边沿有效的时间 | 1.10 | ns |
| DBTR5          | $t_{oh}$ (TRC_CLK-TRC_DATA)   | 输出保持时间, TRC_CLK 边沿到 TRC_DATA 无效    | 1.10 | ns |
| DBTR6          | $t_{osu}$ (TRC_CTLV-TRC_CLK)  | 输出建立时间, TRC_CTL 到 TRC_CLK 边沿有效的时间  | 1.10 | ns |
| DBTR7          | $t_{oh}$ (TRC_CLK-TRC_CTL)    | 输出保持时间, TRC_CLK 边沿到 TRC_CTL 无效     | 1.10 | ns |



图 6-39. 布线开关特性

### 6.12.5.8.2 JTAG

表 6-52. JTAG 时序条件

| 参数                                    |                | 最小值  | 最大值                 | 单位   |
|---------------------------------------|----------------|------|---------------------|------|
| <b>输入条件</b>                           |                |      |                     |      |
| SR <sub>I</sub>                       | 输入压摆率          | 0.5  | 2.0                 | V/ns |
| <b>输出条件</b>                           |                |      |                     |      |
| C <sub>L</sub>                        | 输出负载电容         | 5    | 15                  | pF   |
| <b>PCB 连接要求</b>                       |                |      |                     |      |
| t <sub>d</sub> (Trace Delay)          | 每条引线的传播延迟      | 83.5 | 1000 <sup>(1)</sup> | ps   |
| t <sub>d</sub> (Trace Mismatch Delay) | 所有布线之间的传播延迟不匹配 |      | 100                 | ps   |

- (1) 与 JTAG 信号引线相关的最大传播延迟对最大 TCK 工作频率有显著的影响。可以将跟踪延迟增加到超过该值，但必须降低 TCK 的工作频率以解决额外的跟踪延迟。

表 6-53. JTAG 时序要求

请参阅图 6-40

| 编号 | 参数                                                    | 最小值                 | 最大值 | 单位 |
|----|-------------------------------------------------------|---------------------|-----|----|
| J1 | t <sub>c</sub> (TCK) 最小周期时间 , TCK                     | 40 <sup>(1)</sup>   |     | ns |
| J2 | t <sub>w</sub> (TCKH) 最小脉冲宽度 , TCK 高电平                | 0.4P <sup>(2)</sup> |     | ns |
| J3 | t <sub>w</sub> (TCKL) 最小脉冲宽度 , TCK 低电平                | 0.4P <sup>(2)</sup> |     | ns |
| J4 | t <sub>su</sub> (TDI-TCK) 最小输入建立时间 , TDI 有效到 TCK 高电平  | 2                   |     | ns |
|    | t <sub>su</sub> (TMS-TCK) 最小输入建立时间 , TMS 有效到 TCK 高电平  | 2                   |     | ns |
| J5 | t <sub>h</sub> (TCK-TDI) 最小输入保持时间 , 从 TCK 高电平到 TDI 有效 | 3                   |     | ns |
|    | t <sub>h</sub> (TCK-TMS) 最小输入保持时间 , 从 TCK 高电平到 TMS 有效 | 3                   |     | ns |

- (1) 最大 TCK 工作频率假定所连接的调试器具有以下时序要求和开关特性。如果调试器超出任何这些假设，则必须降低 TCK 的工作频率以提供适当的时序裕度。
- 相对于 TCK 上升沿的最小 TDO 建立时间为 2 ns
  - 相对于 TCK 下降沿 , TDI 和 TMS 输出延迟范围为 -12.9 ns 至 13.9 ns

- (2) P = TCK 周期时间 ( 以 ns 为单位 )

表 6-54. JTAG 开关特性

请参阅图 6-40

| 编号 | 参数                                                  | 最小值 | 最大值 | 单位 |
|----|-----------------------------------------------------|-----|-----|----|
| J6 | t <sub>d</sub> (TCKL-TDOI) 最小延迟时间 , TCK 低电平到 TDO 无效 | 0   |     | ns |
| J7 | t <sub>d</sub> (TCKL-TDOV) 最大延迟时间 , TCK 低电平到 TDO 有效 |     | 12  | ns |



图 6-40. JTAG 时序要求和开关特性

### 6.12.5.9 EPWM

表 6-55、表 6-56、图 6-41、表 6-57、图 6-42、图 6-43 和图 6-44 说明了 EPWM 的时序条件、时序要求和开关特性。

表 6-55. EPWM 时序条件

| 参数              |        | 最小值 | 最大值 | 单位   |
|-----------------|--------|-----|-----|------|
| <b>输入条件</b>     |        |     |     |      |
| SR <sub>I</sub> | 输入压摆率  | 1   | 4   | V/ns |
| <b>输出条件</b>     |        |     |     |      |
| C <sub>L</sub>  | 输出负载电容 | 2   | 7   | pF   |

表 6-56. EPWM 时序要求

请参阅图 6-41

| 编号   | 参数                     | 说明                        | 最小值                   | 最大值 | 单位 |
|------|------------------------|---------------------------|-----------------------|-----|----|
| PWM6 | t <sub>w(SYNCIN)</sub> | 脉冲持续时间, EHRPWM_SYNCI      | 2P <sup>(1)</sup> + 2 |     | ns |
| PWM7 | t <sub>w(TZ)</sub>     | 脉冲持续时间, EHRPWM_TZn_IN 低电平 | 3P <sup>(1)</sup> + 2 |     | ns |

(1) P = MAIN\_SYSCLK0/2 周期 (以 ns 为单位)。



图 6-41. EPWM 时序要求

表 6-57. EPWM 开关特性

请参阅图 6-42、图 6-43 和图 6-44

| 编号   | 参数             | 说明                                           | 最小值           | 最大值 | 单位 |
|------|----------------|----------------------------------------------|---------------|-----|----|
| PWM1 | $t_w(PWM)$     | 脉冲持续时间, EHRPWM_A/B 高电平/低电平                   | $P^{(1)}$ - 3 |     | ns |
| PWM2 | $t_w(SYNCOUT)$ | 脉冲持续时间, EHRPWM_SYNCOUT                       | $P^{(1)}$ - 3 |     | ns |
| PWM3 | $t_d(TZ-PWM)$  | 延迟时间, EHRPWM_TZn_IN 有效到 EHRPWM_A/B 强制高电平/低电平 |               | 11  | ns |
| PWM4 | $t_d(TZ-PWMZ)$ | 延迟时间, EHRPWM_TZn_IN 有效到 EHRPWM_A/B 高阻态       |               | 11  | ns |
| PWM5 | $t_w(SOC)$     | 脉冲持续时间, EHRPWM_SOC_A/B 输出                    | $P^{(1)}$ - 3 |     | ns |

(1)  $P = \text{MAIN\_SYSCLK0/2}$  周期 (以 ns 为单位)。



EPERIPHERALS\_TIMING\_04

图 6-42. EHRPWM 开关特性



EPERIPHERALS\_TIMING\_05

图 6-43. EHRPWM\_TZn\_IN 至 EHRPWM\_A/B 强制开关特性



图 6-44. EHRPWM\_TZn\_IN 至 EHRPWM\_A/B 高阻态开关特性

有关更多信息，请参阅器件 TRM 的外设一章中的增强型脉宽调制 (EPWM) 模块一节。

### 6.12.5.10 EQEP

表 6-58、表 6-59、图 6-45 和表 6-60 说明了 EQEP 的时序条件、时序要求和开关特性。

**表 6-58. EQEP 时序条件**

| 参数              |        | 最小值 | 最大值 | 单位   |
|-----------------|--------|-----|-----|------|
| <b>输入条件</b>     |        |     |     |      |
| SR <sub>I</sub> | 输入压摆率  | 1   | 4   | V/ns |
| <b>输出条件</b>     |        |     |     |      |
| C <sub>L</sub>  | 输出负载电容 | 2   | 7   | pF   |

**表 6-59. EQEP 时序要求**

请参阅图 6-45

| 编号   | 参数                     | 说明                | 最小值                   | 最大值 | 单位 |
|------|------------------------|-------------------|-----------------------|-----|----|
| QEP1 | t <sub>w</sub> (QEP)   | 脉冲持续时间, QEP_A/B   | 2P <sup>(1)</sup> + 2 |     | ns |
| QEP2 | t <sub>w</sub> (QEPIH) | 脉冲持续时间, QEP_I 高电平 | 2P <sup>(1)</sup> + 2 |     | ns |
| QEP3 | t <sub>w</sub> (QEPIL) | 脉冲持续时间, QEP_I 低电平 | 2P <sup>(1)</sup> + 2 |     | ns |
| QEP4 | t <sub>w</sub> (QEPSH) | 脉冲持续时间, QEP_S 高电平 | 2P <sup>(1)</sup> + 2 |     | ns |
| QEP5 | t <sub>w</sub> (QEPSL) | 脉冲持续时间, QEP_S 低电平 | 2P <sup>(1)</sup> + 2 |     | ns |

(1) P = MAIN\_SYSCLK0/4 周期 (以 ns 为单位)。



**图 6-45. EQEP 时序要求**

**表 6-60. EQEP 开关特性**

| 编号   | 参数                        | 说明               | 最小值 | 最大值 | 单位 |
|------|---------------------------|------------------|-----|-----|----|
| QEP6 | t <sub>d</sub> (QEP-CNTR) | 延迟时间, 外部时钟到计数器增量 |     | 24  | ns |

有关更多信息, 请参阅器件 TRM 的外设一章中的增强型正交编码器脉冲 (EQEP) 模块一节。

### 6.12.5.11 GPIO

表 6-61、表 6-62 和表 6-63 说明了 GPIO 的时序条件、时序要求和开关特性。

该器件具有三个 GPIO 模块实例。

- MCU\_GPIO0
- GPIO0
- GPIO1

#### 备注

GPIO<sub>n</sub> 是用于描述 GPIO 信号的通用名称，其中 n 表示特定的 GPIO 模块，x 表示与该模块关联的输入/输出信号之一。

有关器件 GPIO 的其他说明信息，请参阅信号说明和详细说明部分中的相应小节。

**表 6-61. GPIO 时序条件**

| 参数              |        | 缓冲器类型                                    | 最小值    | 最大值  | 单位   |
|-----------------|--------|------------------------------------------|--------|------|------|
| <b>输入条件</b>     |        |                                          |        |      |      |
| SR <sub>I</sub> | 输入压摆率  | LVC MOS<br>(VDD <sup>(1)</sup> = 1.8V)   | 0.0018 | 6.6  | V/ns |
|                 |        | LVC MOS<br>(VDD <sup>(1)</sup> = 3.3V)   | 0.0033 | 6.6  | V/ns |
|                 |        | I2C OD FS<br>(VDD <sup>(1)</sup> = 1.8V) | 0.0018 | 6.6  | V/ns |
|                 |        | I2C OD FS<br>(VDD <sup>(1)</sup> = 3.3V) | 0.0033 | 0.08 | V/ns |
| <b>输出条件</b>     |        |                                          |        |      |      |
| C <sub>L</sub>  | 输出负载电容 | LVC MOS                                  | 3      | 10   | pF   |
|                 |        | I2C OD FS                                | 3      | 100  | pF   |

(1) VDD 表示相应的电源。有关电源名称和相应焊球的详细信息，请参阅引脚属性表的“电源”列。

**表 6-62. GPIO 时序要求**

| 编号    | 参数                      | 说明                        | 最小值                    | 最大值 | 单位 |
|-------|-------------------------|---------------------------|------------------------|-----|----|
| GPIO1 | t <sub>w(GPIO_IN)</sub> | 脉冲宽度，GPIO <sub>n</sub> _x | 2P <sup>(1)</sup> + 30 |     | ns |

(1) P = 功能时钟周期 (以 ns 为单位)。

**表 6-63. GPIO 开关特性**

| 编号    | 参数                       | 说明                        | 缓冲器类型   | 最小值                         | 最大值 | 单位 |
|-------|--------------------------|---------------------------|---------|-----------------------------|-----|----|
| GPIO2 | t <sub>w(GPIO_OUT)</sub> | 脉冲宽度，GPIO <sub>n</sub> _x | LVC MOS | 0.975P <sup>(1)</sup> - 3.6 |     |    |
|       |                          |                           |         |                             | 160 | ns |

(1) P = 功能时钟周期 (以 ns 为单位)。

有关更多信息，请参阅器件 TRM 的外设一章中的通用接口 (GPIO) 一节。

### 6.12.5.12 GPMC

有关器件通用存储器控制器特性和其他说明的更多详细信息，请参阅信号说明和详细说明部分中的相应小节。

表 6-64 展示了 GPMC 的时序条件。

表 6-64. GPMC 时序条件

| 参数                                    |                | 最小值         | 最大值 | 单位   |    |
|---------------------------------------|----------------|-------------|-----|------|----|
| <b>输入条件</b>                           |                |             |     |      |    |
| SR <sub>I</sub>                       | 输入压摆率          | 1.65        | 4   | V/ns |    |
| <b>输出条件</b>                           |                |             |     |      |    |
| C <sub>L</sub>                        | 输出负载电容         | 2           | 20  | pF   |    |
| <b>PCB 连接要求</b>                       |                |             |     |      |    |
| t <sub>d</sub> (Trace Delay)          | 每条引线的传播延迟      | 133MHz 同步模式 | 140 | 360  | ps |
|                                       |                | 所有其他模式      | 140 | 720  | ps |
| t <sub>d</sub> (Trace Mismatch Delay) | 所有布线之间的传播延迟不匹配 |             | 200 | ps   |    |

有关更多信息，请参阅器件 TRM 的外设一章中的通用存储器控制器 (GPMC) 一节。

### 6.12.5.12.1 GPMC 和 NOR 闪存 - 同步模式

表 6-65 和表 6-66 展示了 GPMC 和 NOR 闪存的时序要求和开关特性 - 同步模式。

表 6-65. GPMC 和 NOR 闪存时序要求 - 同步模式

请参阅图 6-46、图 6-47 和图 6-50

| 编号  | 参数                           | 说明                                                      | 最小值  | 最大值 | 单位 |
|-----|------------------------------|---------------------------------------------------------|------|-----|----|
| F12 | t <sub>su</sub> (dV-clkH)    | 建立时间，GPMC_AD[15:0] 在 GPMC_CLK 高电平之前有效                   | 0.92 |     | ns |
| F13 | t <sub>h</sub> (clkH-dV)     | 保持时间，GPMC_AD[15:0] 在 GPMC_CLK 高电平之后有效                   | 2.09 |     | ns |
| F21 | t <sub>su</sub> (waitV-clkH) | 建立时间，GPMC_WAIT[j] <sup>(1) (2)</sup> 在 GPMC_CLK 高电平之前有效 | 0.92 |     | ns |
| F22 | t <sub>h</sub> (clkH-waitV)  | 保持时间，GPMC_WAIT[j] <sup>(1) (2)</sup> 在 GPMC_CLK 高电平之后有效 | 2.09 |     | ns |

(1) 在 GPMC\_WAIT[j] 中，j 等于 0 或 1。

(2) 等待监视支持仅限于 WaitMonitoringTime 值 > 0。有关等待监视功能的完整说明，请参阅器件 TRM 中的通用存储器控制器 (GPMC) 一节。

表 6-66. GPMC 和 NOR 闪存开关特性 - 同步模式

请参阅图 6-46、图 6-47、图 6-48、图 6-49 和图 6-50

| 编号 | 参数                            | 说明                                                | 最小值                          | 最大值                     | 单位 |
|----|-------------------------------|---------------------------------------------------|------------------------------|-------------------------|----|
| F0 | t <sub>c</sub> (clk)          | 周期时间，GPMC_CLK <sup>(16)</sup>                     | 7.52                         |                         | ns |
| F1 | t <sub>w</sub> (clkH)         | 典型脉冲持续时间，GPMC_CLK 高电平                             | 0.475P <sup>(13)</sup> - 0.3 |                         | ns |
| F1 | t <sub>w</sub> (clkL)         | 典型脉冲持续时间，GPMC_CLK 低电平                             | 0.475P <sup>(13)</sup> - 0.3 |                         | ns |
| F2 | t <sub>d</sub> (clkH-csnV)    | 延迟时间，GPMC_CLK 上升沿到 GPMC_CSn[i] 转换 <sup>(12)</sup> | F <sup>(5)</sup> - 2.2       | F <sup>(5)</sup> + 3.75 | ns |
| F3 | t <sub>d</sub> (clkH-CSn[i]V) | 延迟时间，GPMC_CLK 上升沿到 GPMC_CSn[i] 无效 <sup>(12)</sup> | D <sup>(4)</sup> - 2.2       | D <sup>(4)</sup> + 4.5  | ns |
| F4 | t <sub>d</sub> (aV-clk)       | 延迟时间，GPMC_A[27:1] 有效至 GPMC_CLK 第一个边沿              | B <sup>(2)</sup> - 2.3       | B <sup>(2)</sup> + 4.5  | ns |
| F5 | t <sub>d</sub> (clkH-aV)      | 延迟时间，GPMC_CLK 上升沿到 GPMC_A[27:1] 无效                | -2.3                         | 4.5                     | ns |
| F6 | t <sub>d</sub> (be[x]nV-clk)  | 延迟时间，GPMC_BE0n_CLE、GPMC_BE1n 有效至 GPMC_CLK 第一个边沿   | B <sup>(2)</sup> - 2.3       | B <sup>(2)</sup> + 1.9  | ns |

**表 6-66. GPMC 和 NOR 闪存开关特性 - 同步模式 (续)**

请参阅图 6-46、图 6-47、图 6-48、图 6-49 和图 6-50

| 编号  | 参数                           | 说明                                                             | 最小值             | 最大值             | 单位 |
|-----|------------------------------|----------------------------------------------------------------|-----------------|-----------------|----|
| F7  | $t_{d(\text{clkH-be}[x]nV)}$ | 延迟时间, GPMC_CLK 上升沿到 GPMC_BE0n_CLE、GPMC_BE1n 无效                 | $D^{(4)}$ - 2.3 | $D^{(4)} + 1.9$ | ns |
| F8  | $t_{d(\text{clkH-advn})}$    | 延迟时间, GPMC_CLK 上升沿到 GPMC_ADVn_ALE 转换                           | $G^{(6)}$ - 2.3 | $G^{(6)} + 4.5$ | ns |
| F9  | $t_{d(\text{clkH-advn}nV)}$  | 延迟时间, GPMC_CLK 上升沿到 GPMC_ADVn_ALE 无效                           | $D^{(4)}$ - 2.3 | $D^{(4)} + 4.5$ | ns |
| F10 | $t_{d(\text{clkH-oen})}$     | 延迟时间, GPMC_CLK 上升沿到 GPMC_OEn_REn 转换                            | $H^{(7)}$ - 2.3 | $H^{(7)} + 3.5$ | ns |
| F11 | $t_{d(\text{clkH-oen}nV)}$   | 延迟时间, GPMC_CLK 上升沿到 GPMC_OEn_REn 无效                            | $D^{(4)}$ - 2.3 | $D^{(4)} + 3.5$ | ns |
| F14 | $t_{d(\text{clkH-wen})}$     | 延迟时间, GPMC_CLK 上升沿到 GPMC_WEn 转换                                | $I^{(8)}$ - 2.3 | $I^{(8)} + 4.5$ | ns |
| F15 | $t_{d(\text{clkH-do})}$      | 延迟时间, GPMC_CLK 上升沿到 GPMC_AD[15:0] 转换 <sup>(9)</sup>            | - 2.3           | + 2.7           | ns |
| F15 | $t_{d(\text{clkL-do})}$      | 延迟时间, GPMC_CLK 下降沿到 GPMC_AD[15:0] 数据总线转换 <sup>(10)</sup>       | - 2.3           | + 2.7           | ns |
| F15 | $t_{d(\text{clkL-do})}$      | 延迟时间, GPMC_CLK 下降沿到 GPMC_AD[15:0] 数据总线转换 <sup>(11)</sup>       | - 2.3           | + 2.7           | ns |
| F17 | $t_{d(\text{clkH-be}[x]n)}$  | 延迟时间, GPMC_CLK 上升沿到 GPMC_BE0n_CLE、GPMC_BE1n 转换 <sup>(9)</sup>  | - 2.3           | + 1.9           | ns |
| F17 | $t_{d(\text{clkL-be}[x]n)}$  | 延迟时间, GPMC_CLK 下降沿到 GPMC_BE0n_CLE、GPMC_BE1n 转换 <sup>(10)</sup> | - 2.3           | + 1.9           | ns |
| F17 | $t_{d(\text{clkL-be}[x]n)}$  | 延迟时间, GPMC_CLK 下降沿到 GPMC_BE0n_CLE、GPMC_BE1n 转换 <sup>(11)</sup> | - 2.3           | + 1.9           | ns |
| F18 | $t_{w(\text{csn}V)}$         | 脉冲持续时间, GPMC_CSn[i] <sup>(12)</sup> 低电平                        | $A^{(1)}$       |                 | ns |
| F19 | $t_{w(\text{be}[x]nV)}$      | 脉冲持续时间, GPMC_BE0n_CLE、GPMC_BE1n 低电平                            | $C^{(3)}$       |                 | ns |
| F20 | $t_{w(\text{advn}V)}$        | 脉冲持续时间, GPMC_ADVn_ALE 低电平                                      | $K^{(14)}$      |                 | ns |

- (1) 对于单次读取 :  $A = (\text{CSRdOffTime} - \text{CSOnTime}) \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(15)}$   
对于单次写入 :  $A = (\text{CSWrOffTime} - \text{CSOnTime}) \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(15)}$   
对于突发读取 :  $A = (\text{CSRdOffTime} - \text{CSOnTime} + (n - 1) \times \text{PageBurstAccessTime}) \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(15)}$   
对于突发写入 :  $A = (\text{CSWrOffTime} - \text{CSOnTime} + (n - 1) \times \text{PageBurstAccessTime}) \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(15)}$   
n 是页面突发访问编号。
- (2) 地址总线/字节使能在周期开始时有效, GPMC\_CLK 激活时间可能在周期开始之后延迟  $B = \text{ClkActivationTime} \times \text{GPMC_FCLK}^{(15)}$
- (3) 对于单次读取 :  $C = \text{RdCycleTime} \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(15)}$   
对于单次写入 :  $C = \text{WrCycleTime} \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(15)}$   
对于突发读取 :  $C = (\text{RdCycleTime} + (n - 1) \times \text{PageBurstAccessTime}) \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(15)}$   
对于突发写入 :  $C = (\text{WrCycleTime} + (n - 1) \times \text{PageBurstAccessTime}) \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(15)}$   
n 是页面突发访问编号。
- (4) 对于单次读取 :  $D = (\text{RdCycleTime} - \text{RdAccessTime}) \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(15)}$   
对单次写入 :  $D = (\text{WrCycleTime} - \text{WrAccessTime}) \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(15)}$   
对于突发读取 :  $D = (\text{RdCycleTime} - \text{RdAccessTime} + (n - 1) \times \text{PageBurstAccessTime}) \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(15)}$   
对于突发写入 :  $D = (\text{WrCycleTime} - \text{WrAccessTime} + (n - 1) \times \text{PageBurstAccessTime}) \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(15)}$   
n 是页面突发访问编号。
- (5) 对于 CSn 下降沿 (CS 激活) :  
  - 如果  $\text{GPMCFCLKDIVIDER} = 0$  :
    - $F = 0.5 \times \text{CSEExtraDelay} \times \text{GPMC_FCLK}^{(15)}$
  - 如果  $\text{GPMCFCLKDIVIDER} = 1$  :
    - 如果 (ClkActivationTime 和 CSOnTime 为奇数) 或 (ClkActivationTime 和 CSOnTime 为偶数), 则  $F = 0.5 \times \text{CSEExtraDelay} \times \text{GPMC_FCLK}^{(15)}$
    - 否则  $F = (1 + 0.5 \times \text{CSEExtraDelay}) \times \text{GPMC_FCLK}^{(15)}$
  - 如果  $\text{GPMCFCLKDIVIDER} = 2$  :
    - 如果 ((CSOnTime - ClkActivationTime) 是 3 的倍数), 则  $F = 0.5 \times \text{CSEExtraDelay} \times \text{GPMC_FCLK}^{(15)}$
    - 如果 ((CSOnTime - ClkActivationTime - 1) 是 3 的倍数), 则  $F = (1 + 0.5 \times \text{CSEExtraDelay}) \times \text{GPMC_FCLK}^{(15)}$
    - 如果 ((CSOnTime - ClkActivationTime - 2) 是 3 的倍数), 则  $F = (2 + 0.5 \times \text{CSEExtraDelay}) \times \text{GPMC_FCLK}^{(15)}$

对于读取模式下的 CSn 上升沿 ( CS 停用 ) :

- 如果 GPMCFCLKDIVIDER = 0 :
  - $F = 0.5 \times \text{CSEExtraDelay} \times \text{GPMC\_FCLK}^{(15)}$
- 如果 GPMCFCLKDIVIDER = 1 :
  - 如果 ( ClkActivationTime 和 CSRdOffTime 为奇数 ) 或 ( ClkActivationTime 和 CSRdOffTime 为偶数 ) , (15) 则  $F = 0.5 \times \text{CSEExtraDelay} \times \text{GPMC\_FCLK}$
  - 否则  $F = (1 + 0.5 \times \text{CSEExtraDelay}) \times \text{GPMC\_FCLK}^{(15)}$
- 如果 GPMCFCLKDIVIDER = 2 :
  - 如果 ( (CSRdOffTime - ClkActivationTime) 是 3 的倍数 ) , (15) 则  $F = 0.5 \times \text{CSEExtraDelay} \times \text{GPMC\_FCLK}$
  - 如果 ( (CSRdOffTime - ClkActivationTime - 1) 是 3 的倍数 ) , 则  $F = (1 + 0.5 \times \text{CSEExtraDelay}) \times \text{GPMC\_FCLK}^{(15)}$
  - 如果 ( (CSRdOffTime - ClkActivationTime - 2) 是 3 的倍数 ) , 则  $F = (2 + 0.5 \times \text{CSEExtraDelay}) \times \text{GPMC\_FCLK}^{(15)}$

对于写入模式下的 CSn 上升沿 ( CS 停用 ) :

- 如果 GPMCFCLKDIVIDER = 0 :
  - $F = 0.5 \times \text{CSEExtraDelay} \times \text{GPMC\_FCLK}^{(15)}$
- 如果 GPMCFCLKDIVIDER = 1 :
  - 如果 ( ClkActivationTime 和 CSWrOffTime 为奇数 ) 或 ( ClkActivationTime 和 CSWrOffTime 为偶数 ) , (15) 则  $F = 0.5 \times \text{CSEExtraDelay} \times \text{GPMC\_FCLK}$
  - 否则  $F = (1 + 0.5 \times \text{CSEExtraDelay}) \times \text{GPMC\_FCLK}^{(15)}$
- 如果 GPMCFCLKDIVIDER = 2 :
  - 如果 ( (CSWrOffTime - ClkActivationTime) 是 3 的倍数 ) , (15) 则  $F = 0.5 \times \text{CSEExtraDelay} \times \text{GPMC\_FCLK}$
  - 如果 ( (CSWrOffTime - ClkActivationTime - 1) 是 3 的倍数 ) , (15) 则  $F = (1 + 0.5 \times \text{CSEExtraDelay}) \times \text{GPMC\_FCLK}$
  - 如果 ( (CSWrOffTime - ClkActivationTime - 2) 是 3 的倍数 ) , (15) 则  $F = (2 + 0.5 \times \text{CSEExtraDelay}) \times \text{GPMC\_FCLK}$

(6) 对于 ADV 下降沿 ( ADV 激活 ) :

- 如果 GPMCFCLKDIVIDER = 0 :
  - $G = 0.5 \times \text{ADVExtraDelay} \times \text{GPMC\_FCLK}^{(15)}$
- 如果 GPMCFCLKDIVIDER = 1 :
  - 如果 ( ClkActivationTime 和 ADVOnTime 为奇数 ) 或 ( ClkActivationTime 和 ADVOnTime 为偶数 ) , 则  $G = 0.5 \times \text{ADVExtraDelay} \times \text{GPMC\_FCLK}^{(15)}$
  - 否则  $G = (1 + 0.5 \times \text{ADVExtraDelay}) \times \text{GPMC\_FCLK}^{(15)}$
- 如果 GPMCFCLKDIVIDER = 2 :
  - 如果 ( (ADVOnTime - ClkActivationTime) 是 3 的倍数 ) , 则  $G = 0.5 \times \text{ADVExtraDelay} \times \text{GPMC\_FCLK}^{(15)}$
  - 如果 ( (ADVOnTime - ClkActivationTime - 1) 是 3 的倍数 ) , 则  $G = (1 + 0.5 \times \text{ADVExtraDelay}) \times \text{GPMC\_FCLK}^{(15)}$
  - 如果 ( (ADVOnTime - ClkActivationTime - 2) 是 3 的倍数 ) , 则  $G = (2 + 0.5 \times \text{ADVExtraDelay}) \times \text{GPMC\_FCLK}^{(15)}$

对于读取模式下的 ADV 上升沿 ( ADV 停用 ) :

- 如果 GPMCFCLKDIVIDER = 0 :
  - $G = 0.5 \times \text{ADVExtraDelay} \times \text{GPMC\_FCLK}^{(15)}$
- 如果 GPMCFCLKDIVIDER = 1 :
  - 如果 ( ClkActivationTime 和 ADVRdOffTime 为奇数 ) 或 ( ClkActivationTime 和 ADVRdOffTime 为偶数 ) , 则  $G = 0.5 \times \text{ADVExtraDelay} \times \text{GPMC\_FCLK}^{(15)}$
  - 否则  $G = (1 + 0.5 \times \text{ADVExtraDelay}) \times \text{GPMC\_FCLK}^{(15)}$
- 如果 GPMCFCLKDIVIDER = 2 :
  - 如果 ( (ADVRdOffTime - ClkActivationTime) 是 3 的倍数 ) , 则  $G = 0.5 \times \text{ADVExtraDelay} \times \text{GPMC\_FCLK}^{(15)}$
  - 如果 ( (ADVRdOffTime - ClkActivationTime - 1) 是 3 的倍数 ) , 则  $G = (1 + 0.5 \times \text{ADVExtraDelay}) \times \text{GPMC\_FCLK}^{(15)}$
  - 如果 ( (ADVRdOffTime - ClkActivationTime - 2) 是 3 的倍数 ) , 则  $G = (2 + 0.5 \times \text{ADVExtraDelay}) \times \text{GPMC\_FCLK}^{(15)}$

对于写入模式下的 ADV 上升沿 ( ADV 停用 ) :

- 如果 GPMCFCLKDIVIDER = 0 :
  - $G = 0.5 \times \text{ADVExtraDelay} \times \text{GPMC\_FCLK}^{(15)}$
- 如果 GPMCFCLKDIVIDER = 1 :

- 如果 ( ClkActivationTime 和 ADVWrOffTime 为奇数 ) 或 ( ClkActivationTime 和 ADVWrOffTime 为偶数 ) , 则  $G = 0.5 \times ADVExtraDelay \times GPMC_FCLK^{(15)}$
  - 否则  $G = (1 + 0.5 \times ADVExtraDelay) \times GPMC_FCLK^{(15)}$
  - 如果 GPMCFCLKDIVIDER = 2 :
    - 如果 ( (ADVWrOffTime - ClkActivationTime) 是 3 的倍数 ) , 则  $G = 0.5 \times ADVExtraDelay \times GPMC_FCLK^{(15)}$
    - 如果 ( (ADVWrOffTime - ClkActivationTime - 1) 是 3 的倍数 ) , 则  $G = (1 + 0.5 \times ADVExtraDelay) \times GPMC_FCLK^{(15)}$
    - 如果 ( (ADVWrOffTime - ClkActivationTime - 2) 是 3 的倍数 ) , 则  $G = (2 + 0.5 \times ADVExtraDelay) \times GPMC_FCLK^{(15)}$
- (7) 对于 OE 下降沿 ( OE 激活 ) 和 IO DIR 上升沿 ( 数据总线输入方向 ) :
- 如果 GPMCFCLKDIVIDER = 0 :
    - $H = 0.5 \times OEEExtraDelay \times GPMC_FCLK^{(15)}$
  - 如果 GPMCFCLKDIVIDER = 1 :
    - 如果 ( ClkActivationTime 和 OEOntime 为奇数 ) 或 ( ClkActivationTime 和 OEOntime 为偶数 ) , 则  $H = 0.5 \times OEEExtraDelay \times GPMC_FCLK^{(15)}$
    - 否则  $H = (1 + 0.5 \times OEEExtraDelay) \times GPMC_FCLK^{(15)}$
  - 如果 GPMCFCLKDIVIDER = 2 :
    - 如果 ( (OEOntime - ClkActivationTime) 是 3 的倍数 ) , 则  $H = 0.5 \times OEEExtraDelay \times GPMC_FCLK^{(15)}$
    - 如果 ( (OEOntime - ClkActivationTime - 1) 是 3 的倍数 ) , 则  $H = (1 + 0.5 \times OEEExtraDelay) \times GPMC_FCLK^{(15)}$
    - 如果 ( (OEOntime - ClkActivationTime - 2) 是 3 的倍数 ) , 则  $H = (2 + 0.5 \times OEEExtraDelay) \times GPMC_FCLK^{(15)}$
- 对于 OE 上升沿 ( OE 停用 ) :
- 如果 GPMCFCLKDIVIDER = 0 :
    - $H = 0.5 \times OEEExtraDelay \times GPMC_FCLK^{(15)}$
  - 如果 GPMCFCLKDIVIDER = 1 :
    - 如果 ( ClkActivationTime 和 OEOffTime 为奇数 ) 或 ( ClkActivationTime 和 OEOffTime 为偶数 ) , 则  $H = 0.5 \times OEEExtraDelay \times GPMC_FCLK^{(15)}$
    - 否则  $H = (1 + 0.5 \times OEEExtraDelay) \times GPMC_FCLK^{(15)}$
  - 如果 GPMCFCLKDIVIDER = 2 :
    - 如果 ( (OEOffTime - ClkActivationTime) 是 3 的倍数 ) , 则  $H = 0.5 \times OEEExtraDelay \times GPMC_FCLK^{(15)}$
    - 如果 ( (OEOffTime - ClkActivationTime - 1) 是 3 的倍数 ) , 则  $H = (1 + 0.5 \times OEEExtraDelay) \times GPMC_FCLK^{(15)}$
    - 如果 ( (OEOffTime - ClkActivationTime - 2) 是 3 的倍数 ) , 则  $H = (2 + 0.5 \times OEEExtraDelay) \times GPMC_FCLK^{(15)}$
- (8) 对于 WE 下降沿 ( WE 激活 ) :
- 如果 GPMCFCLKDIVIDER = 0 :
    - $I = 0.5 \times WEEExtraDelay \times GPMC_FCLK^{(15)}$
  - 如果 GPMCFCLKDIVIDER = 1 :
    - 如果 ( ClkActivationTime 和 WEOnTime 为奇数 ) 或 ( ClkActivationTime 和 WEOnTime 为偶数 ) , 则  $I = 0.5 \times WEEExtraDelay \times GPMC_FCLK^{(15)}$
    - 否则  $I = (1 + 0.5 \times WEEExtraDelay) \times GPMC_FCLK^{(15)}$
  - 如果 GPMCFCLKDIVIDER = 2 :
    - 如果 ( (WEOnTime - ClkActivationTime) 是 3 的倍数 ) , 则  $I = 0.5 \times WEEExtraDelay \times GPMC_FCLK^{(15)}$
    - 如果 ( (WEOnTime - ClkActivationTime - 1) 是 3 的倍数 ) , 则  $I = (1 + 0.5 \times WEEExtraDelay) \times GPMC_FCLK^{(15)}$
    - 如果 ( (WEOnTime - ClkActivationTime - 2) 是 3 的倍数 ) , 则  $I = (2 + 0.5 \times WEEExtraDelay) \times GPMC_FCLK^{(15)}$
- 对于 WE 上升沿 ( WE 停用 ) :
- 如果 GPMCFCLKDIVIDER = 0 :
    - $I = 0.5 \times WEEExtraDelay \times GPMC_FCLK^{(13)}$
  - 如果 GPMCFCLKDIVIDER = 1 :
    - 如果 ( ClkActivationTime 和 WEOffTime 为奇数 ) 或 ( ClkActivationTime 和 WEOffTime 为偶数 ) , 则  $I = 0.5 \times WEEExtraDelay \times GPMC_FCLK^{(15)}$
    - 否则  $I = (1 + 0.5 \times WEEExtraDelay) \times GPMC_FCLK^{(15)}$
  - 如果 GPMCFCLKDIVIDER = 2 :
    - 如果 ( (WEOffTime - ClkActivationTime) 是 3 的倍数 ) , 则  $I = 0.5 \times WEEExtraDelay \times GPMC_FCLK^{(15)}$

- 如果 ( (WEOffTime - ClkActivationTime - 1) 是 3 的倍数 ) , 则  $I = (1 + 0.5 \times WEExtraDelay) \times GPMC_FCLK^{(15)}$
  - 如果 ( (WEOffTime - ClkActivationTime - 2) 是 3 的倍数 ) , 则  $I = (2 + 0.5 \times WEExtraDelay) \times GPMC_FCLK^{(15)}$

(9) 如果使用 CLK DIV 1 模式 , 仅限第一次传输 : 数据和字节使能信号在 GPMC\_CLK 上升沿转换

  - 非多路复用模式 : 数据在周期开始时转换
  - 多路复用模式 : 数据在  $WRDATAONADMUXBUS \times (TimeParaGranularity + 1) \times GPMC_FCLK$  处转换<sup>(15)</sup>

(10) CLK DIV 1 模式情况 , 初始传输后的所有数据信号和字节使能信号 : 数据和字节使能信号在 GPMC\_CLK 的下降沿 ( GPMC\_CLK 的半个周期 ) 转换

(11) 非 CLK DIV 1 模式的情况 ( GPMC\_CLK 从 GPMC\_FCLK 进行分频 ) : 所有数据与字节使能信号均在 GPMC\_CLK 的下降沿 ( GPMC\_CLK 的半个周期 ) 转换。必须配置 ClkActivationTime 、 GPMCFCLKDIVIDER 、 RDACCESSTIME/WRACCESSTIME 和 PAGEBURSTACCESSTIME 配置 , 以在 GPMC\_CLK 的下降沿强制执行数据和字节使能信号转换 ( 以便在 GPMC\_CLK 上升沿锁存 )

(12) 在 GPMC\_CSn[i] 中 , i 等于 0 、 1 、 2 或 3 。

(13) P = 以 ns 为单位的 GPMC\_CLK 周期

(14) 对于读取 :  $K = (ADVRdOffTime - ADVOnTime) \times (TimeParaGranularity + 1) \times GPMC_FCLK^{(15)}$   
 对于写入 :  $K = (ADVWrOffTime - ADVOnTime) \times (TimeParaGranularity + 1) \times GPMC_FCLK^{(15)}$

(15) GPMC\_FCLK 是通用存储器控制器内部功能时钟周期 ( 以 ns 为单位 ) 。

(16) 与 GPMC\_CLK 输出时钟相关的最大和最小频率可在 GPMC 模块中通过设置 GPMC\_CONFIG1\_i 配置寄存器位字段 GPMCFCLKDIVIDER 进行编程。



- A. 在 GPMC\_CSn[i] 中, i 等于 0、1、2 或 3。
  - B. 在 GPMC\_WAIT[i] 中, i 等于 0 或 1。

图 6-46. GPMC 和 NOR 闪存 - 同步单次读取 (GPMCFCLKDIVIDER = 0)



A. 在 GPMC\_CS*n*[i] 中, i 等于 0、1、2 或 3。

B. 在 GPMC\_WAIT*j* 中, j 等于 0 或 1。

图 6-47. GPMC 和 NOR 闪存 - 同步突发读取 - 4x16 位 (GPMCFCLKDIVIDER = 0)



A. 在 GPMC\_CS*n*[i] 中, i 等于 0、1、2 或 3。

- B. 在 GPMC\_WAIT[j] 中, j 等于 0 或 1。

图 6-48. GPMC 和 NOR 闪存 - 同步突发写入 (GPMCFCLKDIVIDER = 0)



- A. 在 GPMC\_CSn[i] 中, i 等于 0、1、2 或 3。  
B. 在 GPMC\_WAIT[j] 中, j 等于 0 或 1。

图 6-49. GPMC 和多路复用 NOR 闪存 - 同步突发读取



- A. 在 GPMC\_CSn[i] 中，i 等于 0、1、2 或 3。
- B. 在 GPMC\_WAIT[j] 中，j 等于 0 或 1。

图 6-50. GPMC 和多路复用 NOR 闪存 - 同步突发写入

### 6.12.5.12.2 GPMC 和 NOR 闪存- 异步模式

表 6-67 和表 6-68 展示了 GPMC 和 NOR 闪存的时序要求和开关特性 - 异步模式。

**表 6-67. GPMC 和 NOR 闪存时序要求 - 异步模式**

请参阅图 6-51、图 6-52、图 6-53 和图 6-55

| 编号                  | 参数                   | 说明           | 最小值 | 最大值       | 单位 |
|---------------------|----------------------|--------------|-----|-----------|----|
| FA5 <sup>(1)</sup>  | $t_{acc(d)}$         | 数据访问时间       |     | $H^{(5)}$ | ns |
| FA20 <sup>(2)</sup> | $t_{acc1-pgmode(d)}$ | 页面模式连续数据访问时间 |     | $P^{(4)}$ | ns |
| FA21 <sup>(3)</sup> | $t_{acc2-pgmode(d)}$ | 页面模式首个数据访问时间 |     | $H^{(5)}$ | ns |

- (1) FA5 参数说明了在内部对输入数据进行采样所需的时间。该参数以 GPMC 功能时钟周期数表示。从读取周期开始到 FA5 功能时钟周期结束后，输入数据通过有效功能时钟边沿在内部采样。FA5 值必须存储在 AccessTime 寄存器位字段内。
- (2) FA20 参数说明了在内部对连续输入页面数据进行采样所需的时间。该参数以 GPMC 功能时钟周期数表示。每次访问输入页面数据后，下一个输入页面数据将在 FA20 功能时钟周期后通过有效功能时钟边沿进行内部采样。FA20 值必须存储在 PageBurstAccessTime 寄存器位字段中。
- (3) FA21 参数说明了在内部对首个输入页面数据进行采样所需的时间。该参数以 GPMC 功能时钟周期数表示。从读取周期开始到 FA21 功能时钟周期结束后，首个输入页面数据通过有效功能时钟边沿在内部采样。FA21 值必须存储在 AccessTime 寄存器位字段内。
- (4)  $P = PageBurstAccessTime \times (TimeParaGranularity + 1) \times GPMC\_FCLK^{(6)}$
- (5)  $H = AccessTime \times (TimeParaGranularity + 1) \times GPMC\_FCLK^{(6)}$
- (6) GPMC\_FCLK 是通用存储器控制器内部功能时钟周期 (以 ns 为单位)。

**表 6-68. GPMC 和 NOR 闪存开关特性 - 异步模式**

请参阅图 6-51、图 6-52、图 6-53、图 6-54、图 6-55 和图 6-56

| 编号   | 参数                    | 说明                                                                                         | 最小值            | 最大值            | 单位 |
|------|-----------------------|--------------------------------------------------------------------------------------------|----------------|----------------|----|
| FA0  | $t_{w(be[x]nV)}$      | 脉冲持续时间，输出低字节使能和命令锁存使能 GPMC_BE0n_CLE、输出高字节使能 GPMC_BE1n 有效时间                                 |                | $N^{(12)}$     | ns |
| FA1  | $t_{w(csnV)}$         | 脉冲持续时间，输出片选 GPMC_CSn[i] <sup>(13)</sup> 低电平                                                |                | $A^{(1)}$      | ns |
| FA3  | $t_{d(csnV-advnV)}$   | 延迟时间，输出片选 GPMC_CSn[i] <sup>(13)</sup> 有效到输出地址有效和地址锁存使能 GPMC_ADVn_ALE 无效                    | $B^{(2)} - 2$  | $B^{(2)} + 2$  | ns |
| FA4  | $t_{d(csnV-oenV)}$    | 延迟时间，输出片选 GPMC_CSn[i] <sup>(13)</sup> 有效到输出使能 GPMC_OEn_REn 无效 (单次读取)                       | $C^{(3)} - 2$  | $C^{(3)} + 2$  | ns |
| FA9  | $t_{d(aV-csnV)}$      | 延迟时间，输出地址 GPMC_A[27:1] 有效到输出片选 GPMC_CSn[i] <sup>(13)</sup> 有效                              | $J^{(9)} - 2$  | $J^{(9)} + 2$  | ns |
| FA10 | $t_{d(be[x]nV-csnV)}$ | 延迟时间，输出低字节使能和命令锁存使能 GPMC_BE0n_CLE、输出高字节使能 GPMC_BE1n 有效到输出片选 GPMC_CSn[i] <sup>(13)</sup> 有效 | $J^{(9)} - 2$  | $J^{(9)} + 2$  | ns |
| FA12 | $t_{d(csnV-advnV)}$   | 延迟时间，输出片选 GPMC_CSn[i] <sup>(13)</sup> 有效到输出地址有效和地址锁存使能 GPMC_ADVn_ALE 有效                    | $K^{(10)} - 2$ | $K^{(10)} + 2$ | ns |
| FA13 | $t_{d(csnV-oenV)}$    | 延迟时间，输出片选 GPMC_CSn[i] <sup>(13)</sup> 有效到输出使能 GPMC_OEn_REn 有效                              | $L^{(11)} - 2$ | $L^{(11)} + 2$ | ns |
| FA16 | $t_{w(aV)}$           | 脉冲持续时间，输出地址 GPMC_A[26:1] 在 2 次连续读取和写入访问之间无效                                                |                | $G^{(7)}$      | ns |
| FA18 | $t_{d(csnV-oenV)}$    | 延迟时间，输出片选 GPMC_CSn[i] <sup>(13)</sup> 有效到输出使能 GPMC_OEn_REn 无效 (突发读取)                       | $I^{(8)} - 2$  | $I^{(8)} + 2$  | ns |
| FA20 | $t_{w(aV)}$           | 脉冲持续时间，输出地址 GPMC_A[27:1] 有效 - 第 2、3、4 次访问                                                  |                | $D^{(4)}$      | ns |
| FA25 | $t_{d(csnV-wenV)}$    | 延迟时间，输出片选 GPMC_CSn[i] <sup>(13)</sup> 有效到输出写入使能 GPMC_WEn 有效                                | $E^{(5)} - 2$  | $E^{(5)} + 2$  | ns |
| FA27 | $t_{d(csnV-wenV)}$    | 延迟时间，输出片选 GPMC_CSn[i] <sup>(13)</sup> 有效到输出写入使能 GPMC_WEn 无效                                | $F^{(6)} - 2$  | $F^{(6)} + 2$  | ns |
| FA28 | $t_{d(wenV-dV)}$      | 延迟时间，输出写入使能 GPMC_WEn 有效到输出数据 GPMC_AD[15:0] 有效                                              |                | 2              | ns |
| FA29 | $t_{d(dV-csnV)}$      | 延迟时间，输出数据 GPMC_AD[15:0] 有效到输出片选 GPMC_CSn[i] <sup>(13)</sup> 有效                             | $J^{(9)} - 2$  | $J^{(9)} + 2$  | ns |

**表 6-68. GPMC 和 NOR 闪存开关特性 - 异步模式 (续)**

请参阅图 6-51、图 6-52、图 6-53、图 6-54、图 6-55 和图 6-56

| 编号   | 参数                | 说明                                                | 最小值 | 最大值 | 单位 |
|------|-------------------|---------------------------------------------------|-----|-----|----|
| FA37 | $t_{d(oenV-alv)}$ | 延迟时间，输出使能 GPMC_OEn_REn 有效到输出地址 GPMC_AD[15:0] 阶段结束 |     | 2   | ns |

- (1) 对于单次读取 :  $A = (CSRdOffTime - CSOnTime) \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(14)}$   
对于单次写入 :  $A = (CSWrOffTime - CSOnTime) \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(14)}$   
对于突发读取 :  $A = (CSRdOffTime - CSOnTime + (n - 1) \times \text{PageBurstAccessTime}) \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(14)}$   
对于突发写入 :  $A = (CSWrOffTime - CSOnTime + (n - 1) \times \text{PageBurstAccessTime}) \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(14)}$   
n 是页面突发访问编号
- (2) 对于读取 :  $B = ((ADVrdOffTime - CSOnTime) \times (\text{TimeParaGranularity} + 1) + 0.5 \times (\text{ADVExtraDelay} - \text{CSEExtraDelay})) \times \text{GPMC_FCLK}^{(14)}$   
对于写入 :  $B = ((ADVWrOffTime - CSOnTime) \times (\text{TimeParaGranularity} + 1) + 0.5 \times (\text{ADVExtraDelay} - \text{CSEExtraDelay})) \times \text{GPMC_FCLK}^{(14)}$
- (3)  $C = ((OEOffTime - CSOnTime) \times (\text{TimeParaGranularity} + 1) + 0.5 \times (\text{OEEExtraDelay} - \text{CSEExtraDelay})) \times \text{GPMC_FCLK}^{(14)}$
- (4)  $D = \text{PageBurstAccessTime} \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(14)}$
- (5)  $E = ((WEOnTime - CSOnTime) \times (\text{TimeParaGranularity} + 1) + 0.5 \times (\text{WEExtraDelay} - \text{CSEExtraDelay})) \times \text{GPMC_FCLK}^{(14)}$
- (6)  $F = ((WEOffTime - CSOnTime) \times (\text{TimeParaGranularity} + 1) + 0.5 \times (\text{WEExtraDelay} - \text{CSEExtraDelay})) \times \text{GPMC_FCLK}^{(14)}$
- (7)  $G = \text{Cycle2CycleDelay} \times \text{GPMC_FCLK}^{(14)}$
- (8)  $I = ((OEOffTime + (n - 1) \times \text{PageBurstAccessTime} - CSOnTime) \times (\text{TimeParaGranularity} + 1) + 0.5 \times (\text{OEEExtraDelay} - \text{CSEExtraDelay})) \times \text{GPMC_FCLK}^{(14)}$
- (9)  $J = (CSOnTime \times (\text{TimeParaGranularity} + 1) + 0.5 \times \text{CSEExtraDelay}) \times \text{GPMC_FCLK}^{(14)}$
- (10)  $K = ((ADVOnTime - CSOnTime) \times (\text{TimeParaGranularity} + 1) + 0.5 \times (\text{ADVExtraDelay} - \text{CSEExtraDelay})) \times \text{GPMC_FCLK}^{(14)}$
- (11)  $L = ((OEOnTime - CSOnTime) \times (\text{TimeParaGranularity} + 1) + 0.5 \times (\text{OEEExtraDelay} - \text{CSEExtraDelay})) \times \text{GPMC_FCLK}^{(14)}$
- (12) 对于单次读取 :  $N = \text{RdCycleTime} \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(14)}$   
对于单次写入 :  $N = \text{WrCycleTime} \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(14)}$   
对于突发读取 :  $N = (\text{RdCycleTime} + (n - 1) \times \text{PageBurstAccessTime}) \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(14)}$   
对于突发写入 :  $N = (\text{WrCycleTime} + (n - 1) \times \text{PageBurstAccessTime}) \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(14)}$
- (13) 在 GPMC\_CS*n*[i] 中, i 等于 0、1、2 或 3。
- (14) GPMC\_FCLK 是通用存储器控制器内部功能时钟周期 (以 ns 为单位)。



A. 在 GPMC\_CS*n*[i] 中, i 等于 0、1、2 或 3。在 GPMC\_WAIT[j] 中, j 等于 0 或 1。

- B. FA5 参数说明了在内部对输入数据进行采样所需的时间。该参数以 GPMC 功能时钟周期数表示。从读取周期开始到 FA5 功能时钟周期结束后，输入数据将通过有效功能时钟边沿在内部采样。FA5 值必须存储在 AccessTime 寄存器位字段内。
- C. GPMC\_FCLK 是内部时钟 ( GPMC 功能时钟 )，不从外部提供。

图 6-51. GPMC 和 NOR 闪存 - 异步读取 - 单字



- A. 在 GPMC\_CSn[i] 中，i 等于 0、1、2 或 3。在 GPMC\_WAIT[j] 中，j 等于 0 或 1。
- B. FA5 参数说明了在内部对输入数据进行采样所需的时间。该参数以 GPMC 功能时钟周期数表示。从读取周期开始到 FA5 功能时钟周期结束后，输入数据将通过有效功能时钟边沿在内部采样。FA5 值必须存储在 AccessTime 寄存器位字段内。
- C. GPMC\_FCLK 是内部时钟 ( GPMC 功能时钟 )，不从外部提供。

图 6-52. GPMC 和 NOR 闪存 - 异步读取 - 32 位



- A. 在 GPMC\_CSn[i] 中，i 等于 0、1、2 或 3。在 GPMC\_WAIT[ij] 中，j 等于 0 或 1。
- B. FA21 参数说明了在内部对首个输入页面数据进行采样所需的时间。该参数以 GPMC 功能时钟周期数表示。从读取周期开始到 FA21 功能时钟周期结束后，首个输入页面数据将通过有效功能时钟边沿在内部采样。FA21 计算结果必须存储在 AccessTime 寄存器位字段内。
- C. FA20 参数说明了在内部对连续输入页面数据进行采样所需的时间。该参数以 GPMC 功能时钟周期数表示。每次访问输入页面数据后，下一个输入页面数据将在 FA20 功能时钟周期后通过有效功能时钟边沿进行内部采样。FA20 也是连续输入页面数据（不包括第一个输入页面数据）的寻址阶段的持续时间。FA20 值必须存储在 PageBurstAccessTime 寄存器位字段中。
- D. GPMC\_FCLK 是内部时钟（GPMC 功能时钟），不从外部提供。

图 6-53. GPMC 和 NOR 闪存 - 异步读取 - 页面模式 4x16 位



A. 在 GPMC\_CSn[i] 中, i 等于 0、1、2 或 3。在 GPMC\_WAIT[j] 中, j 等于 0 或 1。

**图 6-54. GPMC 和 NOR 闪存 - 异步写入 - 单字**



- A. 在 **GPMC\_CSn[i]** 中,  $i$  等于 0、1、2 或 3。在 **GPMC\_WAIT[j]** 中,  $j$  等于 0 或 1。
  - B. **FA5** 参数说明了在内部对输入数据进行采样所需的时间。该参数以 **GPMC** 功能时钟周期数表示。从读取周期开始到 **FA5** 功能时钟周期结束后, 输入数据将通过有效功能时钟边沿在内部采样。**FA5** 值必须存储在 **AccessTime** 寄存器位字段内。
  - C. **GPMC\_FCLK** 是内部时钟 (**GPMC** 功能时钟)。不从外部提供。

图 6-55. GPMC 和多路复用 NOR 闪存 - 异步读取 - 单字



A. 在 GPMC\_CSn[i] 中, i 等于 0、1、2 或 3。在 GPMC\_WAIT[j] 中, j 等于 0 或 1。

**图 6-56. GPMC 和多路复用 NOR 闪存 - 异步写入 - 单字**

### 6.12.5.12.3 GPMC 和 NAND 闪存 - 异步模式

表 6-69 和表 6-70 展示了 GPMC 和 NAND 闪存的时序要求和开关特性 - 异步模式。

**表 6-69. GPMC 和 NAND 闪存时序要求 - 异步模式**

请参阅图 6-59

| 编号                   | 参数           | 说明                       | 最小值 | 最大值       | 单位 |
|----------------------|--------------|--------------------------|-----|-----------|----|
| GNF12 <sup>(1)</sup> | $t_{acc(d)}$ | 访问时间, 输入数据 GPMC_AD[15:0] |     | $J^{(2)}$ | ns |

(1) GNF12 参数说明了在内部对输入数据进行采样所需的时间。该参数以 GPMC 功能时钟周期数表示。从读取周期开始到 GNF12 功能时钟周期结束后, 输入数据通过有效功能时钟边沿在内部采样。GNF12 值必须存储在 AccessTime 寄存器位字段内。

(2)  $J = \text{AccessTime} \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(3)}$

(3) GPMC\_FCLK 是通用存储器控制器内部功能时钟周期 (以 ns 为单位)。

**表 6-70. GPMC 和 NAND 闪存开关特性 - 异步模式**

请参阅图 6-57、图 6-58、图 6-59 和图 6-60

| 编号    | 参数                     | 最小值                   | 最大值                   | 单位 |
|-------|------------------------|-----------------------|-----------------------|----|
| GNF0  | $t_{w(wenV)}$          | A <sup>(1)</sup>      |                       | ns |
| GNF1  | $t_{d(csnV-wenV)}$     | B <sup>(2)</sup> - 2  | B <sup>(2)</sup> + 2  | ns |
| GNF2  | $t_{w(cleH-wenV)}$     | C <sup>(3)</sup> - 2  | C <sup>(3)</sup> + 2  | ns |
| GNF3  | $t_{w(wenV-dV)}$       | D <sup>(4)</sup> - 2  | D <sup>(4)</sup> + 2  | ns |
| GNF4  | $t_{w(wenIV-dIV)}$     | E <sup>(5)</sup> - 2  | E <sup>(5)</sup> + 2  | ns |
| GNF5  | $t_{w(wenIV-cleIV)}$   | F <sup>(6)</sup> - 2  | F <sup>(6)</sup> + 2  | ns |
| GNF6  | $t_{w(wenIV-CSn[i]V)}$ | G <sup>(7)</sup> - 2  | G <sup>(7)</sup> + 2  | ns |
| GNF7  | $t_{w(aleH-wenV)}$     | C <sup>(3)</sup> - 2  | C <sup>(3)</sup> + 2  | ns |
| GNF8  | $t_{w(wenIV-aleIV)}$   | F <sup>(6)</sup> - 2  | F <sup>(6)</sup> + 2  | ns |
| GNF9  | $t_{c(wen)}$           |                       | H <sup>(8)</sup>      | ns |
| GNF10 | $t_{d(csnV-oenV)}$     | I <sup>(9)</sup> - 2  | I <sup>(9)</sup> + 2  | ns |
| GNF13 | $t_{w(oenV)}$          |                       | K <sup>(10)</sup>     | ns |
| GNF14 | $t_{c(oen)}$           |                       | L <sup>(11)</sup>     | ns |
| GNF15 | $t_{w(oenIV-CSn[i]V)}$ | M <sup>(12)</sup> - 2 | M <sup>(12)</sup> + 2 | ns |

(1)  $A = (WEOffTime - WEOntime) \times (\text{TimeParaGranularity} + 1) \times \text{GPMC_FCLK}^{(14)}$

(2)  $B = ((WEOntime - CSOnTime) \times (\text{TimeParaGranularity} + 1) + 0.5 \times (WEEExtraDelay - CSEExtraDelay)) \times \text{GPMC_FCLK}^{(14)}$

(3)  $C = ((WEOntime - ADVOnTime) \times (\text{TimeParaGranularity} + 1) + 0.5 \times (WEEExtraDelay - ADVExtraDelay)) \times \text{GPMC_FCLK}^{(14)}$  注释：对于设备类型：NAND
 

- 在命令锁存周期内：CLE 信号由 ADVOnTime 和 ADVWrOffTime 时序参数控制
- 在地址锁存周期内：ALE 信号由 ADVOnTime 和 ADVWrOffTime 时序参数控制。

(4)  $D = (WEOntime \times (\text{TimeParaGranularity} + 1) + 0.5 \times WEEExtraDelay) \times \text{GPMC_FCLK}^{(14)}$

(5)  $E = ((WrCycleTime - WEOffTime) \times (\text{TimeParaGranularity} + 1) - 0.5 \times WEExtraDelay) \times \text{GPMC_FCLK}^{(14)}$

(6)  $F = ((ADVWrOffTime - WEOffTime) \times (\text{TimeParaGranularity} + 1) + 0.5 \times (ADVExtraDelay - WEEExtraDelay)) \times \text{GPMC_FCLK}^{(14)}$  注释：对于设备类型：NAND
 

- 在命令锁存周期内：CLE 信号由 ADVOnTime 和 ADVWrOffTime 时序参数控制
- 在地址锁存周期内：ALE 信号由 ADVOnTime 和 ADVWrOffTime 时序参数控制。

(7)  $G = ((CSWrOffTime - WEOffTime) \times (\text{TimeParaGranularity} + 1) + 0.5 \times (CSEExtraDelay - WEEExtraDelay)) \times \text{GPMC_FCLK}^{(14)}$

- (8)  $H = WrCycleTime \times (1 + TimeParaGranularity) \times GPMC\_FCLK^{(14)}$   
(9)  $I = ((OEOnTime - CSOnTime) \times (TimeParaGranularity + 1) + 0.5 \times (OEEExtraDelay - CSEExtraDelay)) \times GPMC\_FCLK^{(14)}$   
(10)  $K = (OEOffTime - OEOnTime) \times (1 + TimeParaGranularity) \times GPMC\_FCLK^{(14)}$   
(11)  $L = RdCycleTime \times (1 + TimeParaGranularity) \times GPMC\_FCLK^{(14)}$   
(12)  $M = ((CSRdOffTime - OEOffTime) \times (TimeParaGranularity + 1) + 0.5 \times (CSEExtraDelay - OEEExtraDelay)) \times GPMC\_FCLK^{(14)}$   
(13) 在  $GPMC\_CSn[i]$  中,  $i$  等于 0、1、2 或 3。  
(14)  $GPMC\_FCLK$  是通用存储器控制器内部功能时钟周期 (以 ns 为单位)。



- A. 在  $GPMC\_CSn[i]$  中,  $i$  等于 0、1、2 或 3。

**图 6-57. GPMC 和 NAND 闪存 - 命令锁存周期**



- A. 在  $GPMC\_CSn[i]$  中,  $i$  等于 0、1、2 或 3。

**图 6-58. GPMC 和 NAND 闪存 - 地址锁存周期**



- A. GNF12 参数说明了在内部对输入数据进行采样所需的时间。该参数以 GPMC 功能时钟周期数表示。从读取周期开始到 GNF12 功能时钟周期结束后，输入数据将通过有效功能时钟边沿在内部采样。GNF12 值必须存储在 AccessTime 寄存器位字段内。
- B. GPMC\_FCLK 是内部时钟 ( GPMC 功能时钟 )，不从外部提供。
- C. 在 GPMC\_CSn[i] 中，i 等于 0、1、2 或 3。在 GPMC\_WAIT[ij] 中，j 等于 0 或 1。

图 6-59. GPMC 和 NAND 闪存 - 数据读取周期



- A. 在 GPMC\_CSn[i] 中，i 等于 0、1、2 或 3。

图 6-60. GPMC 和 NAND 闪存 - 数据写入周期

### 6.12.5.13 I2C

该器件包含六个多控制器集成电路总线 (I2C) 控制器。每个 I2C 控制器均设计为符合 Philips I<sup>2</sup>C-bus<sup>TM</sup> 规范版本 2.1。然而，器件 IO 并不完全符合 I2C 电气规格。下面按照 IO 缓冲器类型介绍了支持的速度和例外情况。请参阅引脚属性表中的“缓冲器类型”列，以确定与特定 I2C 实例关联的 IO 缓冲器类型。

#### • LVC MOS 或 SDIO

- 速度：

- 标准模式 (最高 100kb/s)
  - 1.8V
  - 3.3V
- 快速模式 (最高 400kb/s)
  - 1.8V
  - 3.3V

- 例外情况：

- 与这些端口关联的 IO 不符合 I2C 规范中定义的下降时间要求，因为它们是通过性能更高的 LVC MOS 推挽 IO 实现的，这些 IO 旨在支持无法通过 I2C 兼容 IO 实现的其他信号功能。这些端口上使用的 LVC MOS IO 的连接方式可以对开漏输出进行仿真。该仿真通过强制实现恒定低电平输出并禁用输出缓冲器进入高阻态来实现的。
- I2C 规范定义了大小为 ( $V_{DD_{max}} + 0.5V$ ) 的最大输入电压  $V_{IH}$ ，这超出了器件 IO 的绝对最大额定值。系统的设计必须确保 I2C 信号始终不会超过本数据表的绝对最大额定值部分中定义的限值。

#### • I2C OD FS

- 速度：

- 标准模式 (最高 100kb/s)
  - 1.8V
  - 3.3V
- 快速模式 (最高 400kb/s)
  - 1.8V
  - 3.3V
- Hs 模式 (最高 3.4Mb/s)
  - 1.8V

- 例外情况：

- 与这些端口关联的 IO 并未设计为在 3.3V 下运行时支持 Hs 模式。因此，Hs 模式的运行电压限制为 1.8V。
- 连接到这些端口的 I2C 信号的上升和下降时间不得超过 0.08V/ns (或 8E+7V/s) 的压摆率。该限制比 I2C 规范中定义的最小下降时间限制更严格。因此，可能需要向 I2C 信号添加额外的电容，以延长上升和下降时间，使其压摆率不超过 0.08V/ns。
- I2C 规范定义了大小为 ( $V_{DD_{max}} + 0.5V$ ) 的最大输入电压  $V_{IH}$ ，这超出了器件 IO 的绝对最大额定值。系统的设计必须确保 I2C 信号始终不会超过本数据表的绝对最大额定值部分中定义的限值。

#### 备注

I2C2 和 I2C3 有一个或多个可以多路复用到多个引脚的信号。本节中定义的时序要求和开关特性仅对名为 IOSET 的特定引脚组合有效。[SysConfig-PinMux 工具](#)中定义了该接口的有效引脚组合或 IOSET。

有关时序详细信息，请参阅 Philips I2C 总线规范版本 2.1。

有关器件集成电路总线特性和其他说明的更多详细信息，请参阅信号说明和详细说明部分中的相应小节。

### 6.12.5.14 MCAN

---

#### 备注

MCAN1 有一个或多个可以多路复用到多个引脚的信号。本节中定义的时序要求和开关特性仅对名为 IOSET 的特定引脚组合有效。[SysConfig-PinMux 工具](#)中定义了该接口的有效引脚组合或 IOSET。

---

表 6-71 和表 6-72 展示了 MCAN 的时序条件和开关特性。

有关器件控制器局域网接口特性和其他说明信息的更多详情，请参阅信号说明和详细说明部分中的相应小节。

---

#### 备注

器件具有多个 MCAN 模块。MCANn 是应用于 MCAN 信号名称的通用前缀，其中 n 代表特定的 MCAN 模块。

---

**表 6-71. MCAN 时序条件**

| 参数              |        | 最小值 | 最大值 | 单位   |
|-----------------|--------|-----|-----|------|
| <b>输入条件</b>     |        |     |     |      |
| SR <sub>I</sub> | 输入压摆率  | 2   | 15  | V/ns |
| <b>输出条件</b>     |        |     |     |      |
| C <sub>L</sub>  | 输出负载电容 | 5   | 20  | pF   |

**表 6-72. MCAN 开关特性**

| 编号    | 参数                       | 说明                     | 最小值 | 最大值 | 单位 |
|-------|--------------------------|------------------------|-----|-----|----|
| MCAN1 | t <sub>d</sub> (MCAN_TX) | 延迟时间，发送移位寄存器到 MCANn_TX |     | 10  | ns |
| MCAN2 | t <sub>d</sub> (MCAN_RX) | 延迟时间，MCANn_RX 到接收移位寄存器 |     | 10  | ns |

有关更多信息，请参阅器件 TRM 的外设一章中的模块化控制器局域网 (MCAN) 一节。

### 6.12.5.15 MCASP

#### 备注

MCASP1 和 MCASP2 有一个或多个可以多路复用到多个引脚的信号。本节中定义的时序要求和开关特性仅对名为 IOSET 的特定引脚组合有效。[SysConfig-PinMux 工具](#)中定义了该接口的有效引脚组合或 IOSET。

表 6-73、表 6-74、图 6-61、表 6-75 和图 6-62 说明了 MCASP 的时序条件、时序要求和开关特性。

**表 6-73. MCASP 时序条件**

| 参数                                    | 最小值            | 最大值 | 单位      |
|---------------------------------------|----------------|-----|---------|
| <b>输入条件</b>                           |                |     |         |
| SR <sub>I</sub>                       | 输入压摆率          | 0.7 | 5 V/ns  |
| <b>输出条件</b>                           |                |     |         |
| C <sub>L</sub>                        | 输出负载电容         | 1   | 10 pF   |
| <b>PCB 连接要求</b>                       |                |     |         |
| t <sub>d</sub> (Trace Delay)          | 每条引线的传播延迟      | 100 | 1100 ps |
| t <sub>d</sub> (Trace Mismatch Delay) | 所有布线之间的传播延迟不匹配 | 100 | ps      |

**表 6-74. MCASP 时序要求**

请参阅图 6-61

| 编号   | 参数                                          | 模式 <sup>(1)</sup>                                                              | 最小值             | 最大值                        | 单位 |
|------|---------------------------------------------|--------------------------------------------------------------------------------|-----------------|----------------------------|----|
| ASP1 | t <sub>c</sub> (AHCLKR <sub>X</sub> )       | 周期时间 , MCASP[x]_AHCLKR/X <sup>(4)</sup>                                        |                 | 20                         | ns |
| ASP2 | t <sub>w</sub> (AHCLKR <sub>X</sub> )       | 脉冲持续时间 , MCASP[x]_AHCLKR/X <sup>(4)</sup> 高电平或低电平                              |                 | 0.5P <sup>(2)</sup> - 1.53 | ns |
| ASP3 | t <sub>c</sub> (ACLKR <sub>X</sub> )        | 周期时间 , MCASP[x]_ACLKR/X <sup>(4)</sup>                                         |                 | 20                         | ns |
| ASP4 | t <sub>w</sub> (ACLKR <sub>X</sub> )        | 脉冲持续时间 , MCASP[x]_ACLKR/X <sup>(4)</sup> 高电平或低电平                               |                 | 0.5R <sup>(3)</sup> - 1.53 | ns |
| ASP5 | t <sub>su</sub> (AFSRX-ACLKR <sub>X</sub> ) | 建立时间 , MCASP[x]_AFSR/X <sup>(4)</sup> 在 MCASP[x]_ACLKR/X 之前输入有效 <sup>(4)</sup> | ACLKR/X 内部      | 9.29                       | ns |
|      |                                             |                                                                                | ACLKR/X 外部输入/输出 | 4                          |    |
| ASP6 | t <sub>h</sub> (ACLKR <sub>X</sub> -AFSRX)  | 保持时间 , MCASP[x]_AFSR/X <sup>(4)</sup> 在 MCASP[x]_ACLKR/X 之后输入有效 <sup>(4)</sup> | ACLKR/X 内部      | -1                         | ns |
|      |                                             |                                                                                | ACLKR/X 外部输入/输出 | 1.6                        |    |
| ASP7 | t <sub>su</sub> (AXR-ACLKR <sub>X</sub> )   | 建立时间 , MCASP[x]_AXR <sup>(4)</sup> 在 MCASP[x]_ACLKR/X 之前输入有效 <sup>(4)</sup>    | ACLKR/X 内部      | 9.29                       | ns |
|      |                                             |                                                                                | ACLKR/X 外部输入/输出 | 4                          |    |
| ASP8 | t <sub>h</sub> (ACLKR <sub>X</sub> -AXR)    | 保持时间 , MCASP[x]_AXR <sup>(4)</sup> 在 MCASP[x]_ACLKR/X 之后输入有效 <sup>(4)</sup>    | ACLKR/X 内部      | -1                         | ns |
|      |                                             |                                                                                | ACLKR/X 外部输入/输出 | 1.6                        |    |

- (1) ACLKR 内部 : ACLKRCTL.CLKRM=1 , PDIR.ACLKR = 1  
 ACLKR 外部输入 : ACLKRCTL.CLKRM=0 , PDIR.ACLKR=0  
 ACLKR 外部输出 : ACLKRCTL.CLKRM=0 , PDIR.ACLKR=1  
 ACLKX 外部 : ACLKXCTL.CLKXM=1 , PDIR.ACLKX = 1  
 ACLKX 外部输入 : ACLKXCTL.CLKXM=0 , PDIR.ACLKX=0  
 ACLKX 外部输出 : ACLKXCTL.CLKXM=0 , PDIR.ACLKX=1
- (2) P = AHCLKR/X 周期 (以 ns 为单位)。有关 AHCLKR/X 时钟源选项的详细信息 , 请参阅技术参考手册 “模块集成” 一章的 “多通道音频串行端口 (MCASP)” 一节中的 “McASP 时钟” 表。
- (3) R = ACLKR/X 周期 (以 ns 为单位)。
- (4) MCASP[x]\_\* 中的 x 为 0、1 或 2



- A. 当 CLKRP = CLKXP = 0 时 , MCASP 发送器配置为上升沿 ( 移出数据 ) , MCASP 接收器配置为下降沿 ( 移入数据 ) 。
- B. 当 CLKRP = CLKXP = 1 时 , MCASP 发送器配置为下降沿 ( 移出数据 ) , MCASP 接收器配置为上升沿 ( 移入数据 ) 。

图 6-61. MCASP 时序要求

**表 6-75. MCASP 开关特性**

请参阅图 6-62

| 编号    | 参数                                        | 说明                                                                               | 模式 <sup>(1)</sup> | 最小值                     | 最大值   | 单位 |
|-------|-------------------------------------------|----------------------------------------------------------------------------------|-------------------|-------------------------|-------|----|
| ASP9  | $t_c(\text{AHCLKR}X)$                     | 周期时间 , MCASP[x]_AHCLKR/X <sup>(4)</sup>                                          |                   | 20                      |       | ns |
| ASP10 | $t_w(\text{AHCLKR}X)$                     | 脉冲持续时间 , MCASP[x]_AHCLKR/X <sup>(4)</sup> 高电平或低电平                                |                   | 0.5P <sup>(2)</sup> - 2 |       | ns |
| ASP11 | $t_c(\text{ACLKR}X)$                      | 周期时间 , MCASP[x]_ACLKR/X <sup>(4)</sup>                                           |                   | 20                      |       | ns |
| ASP12 | $t_w(\text{ACLKR}X)$                      | 脉冲持续时间 , MCASP[x]_ACLKR/X <sup>(4)</sup> 高电平或低电平                                 |                   | 0.5R <sup>(3)</sup> - 2 |       | ns |
| ASP13 | $t_d(\text{ACLKR}X\text{-AFSR}X)$         | 延迟时间 , MCASP[x]_ACLKR/X <sup>(4)</sup> 发送边沿到 MCASP[x]_AFSR/X <sup>(4)</sup> 输出有效 | ACLKR/X 内部        | -1                      | 7.25  | ns |
|       |                                           |                                                                                  | ACLKR/X 外部输入/输出   | -15.29                  | 12.84 |    |
| ASP14 | $t_d(\text{ACLK}X\text{-AX}R)$            | 延迟时间 , MCASP[x]_ACLKX <sup>(4)</sup> 发送边沿到 MCASP[x]_AXR <sup>(4)</sup> 输出有效      | ACLKR/X 内部        | -1                      | 7.25  | ns |
|       |                                           |                                                                                  | ACLKR/X 外部输入/输出   | -15.29                  | 12.84 |    |
| ASP15 | $t_{\text{dis}}(\text{ACLK}X\text{-AX}R)$ | 禁用时间 , MCASP[x]_ACLKX <sup>(4)</sup> 发送边沿到 MCASP[x]_AXR <sup>(4)</sup> 输出高阻抗     | ACLKR/X 内部        | -1                      | 7.25  | ns |
|       |                                           |                                                                                  | ACLKR/X 外部输入/输出   | -14.9                   | 14    |    |

- (1) ACLKR 内部 : ACLKRCTL.CLKRM=1 , PDIR.ACLKR = 1  
 ACLKR 外部输入 : ACLKRCTL.CLKRM=0 , PDIR.ACLKR=0  
 ACLKR 外部输出 : ACLKRCTL.CLKRM=0 , PDIR.ACLKR=1  
 ACLKX 外部 : ACLKXCTL.CLKXM=1 , PDIR.ACLKX = 1  
 ACLKX 外部输入 : ACLKXCTL.CLKXM=0 , PDIR.ACLKX=0  
 ACLKX 外部输出 : ACLKXCTL.CLKXM=0 , PDIR.ACLKX=1

(2) P = AHCLKR/X 周期 ( 以 ns 为单位 )。有关 AHCLKR/X 时钟源选项的详细信息 , 请参阅技术参考手册 “模块集成” 一章的 “多通道音频串行端口 (MCASP)” 一节中的 “MCASP 时钟” 表。

(3) R = ACLKR/X 周期 ( 以 ns 为单位 )。

(4) MCASP[x]\_\* 中的 x 为 0、1 或 2



- A. 当 CLKRP = CLKXP = 1 时 , MCASP 发送器配置为下降沿 ( 移出数据 ) , MCASP 接收器配置为上升沿 ( 移入数据 ) 。
- B. 当 CLKRP = CLKXP = 0 时 , MCASP 发送器配置为上升沿 ( 移出数据 ) , MCASP 接收器配置为下降沿 ( 移入数据 ) 。

图 6-62. MCASP 开关特性

有关更多信息 , 请参阅器件 TRM 的外设一章中的多通道音频串行端口 (MCASP) 一节。

### 6.12.5.16 MCSPI

#### 备注

MCSPI1、MCSPI2、MCU\_MCSPI0 和 MCU\_MCSPI1 具有一个或多个信号，这些信号可以多路复用到多个引脚。本节中定义的时序要求和开关特性仅对名为 IOSET 的特定引脚组合有效。[SysConfig-PinMux 工具](#)中定义了该接口的有效引脚组合或 IOSET。

有关器件串行端口接口特性和其他说明信息的更多详情，请参阅信号说明和详细说明部分中的相应小节。

表 6-76 展示了 MCSPI 的时序条件。

表 6-76. MCSPI 时序条件

| 参数              | 最小值    | 最大值 | 单位   |
|-----------------|--------|-----|------|
| <b>输入条件</b>     |        |     |      |
| SR <sub>I</sub> | 输入压摆率  | 2   | V/ns |
| <b>输出条件</b>     |        |     |      |
| C <sub>L</sub>  | 输出负载电容 | 6   | pF   |

有关更多信息，请参阅器件 TRM 的外设一章中的 *多通道串行外设接口 (MCSPI)* 一节。

#### 6.12.5.16.1 MCSPI - 控制器模式

表 6-77、图 6-63、表 6-78 和图 6-64 展示了 SPI 的时序要求和开关特性 - 控制器模式。

表 6-77. MCSPI 时序要求 - 控制器模式

请参阅图 6-63

| 编号  | 参数                           | 说明                                                            | 最小值 | 最大值 | 单位 |
|-----|------------------------------|---------------------------------------------------------------|-----|-----|----|
| SM4 | $t_{su}(\text{POCl-SPICLK})$ | 建立时间，在 SPI <sub>n</sub> _CLK 有效边沿之前 SPI <sub>n</sub> _D[x] 有效 | 2.8 |     | ns |
| SM5 | $t_h(\text{SPICLK-POCl})$    | 保持时间，在 SPI <sub>n</sub> _CLK 有效边沿之后 SPI <sub>n</sub> _D[x] 有效 | 3   |     | ns |



SPRSP08\_TIMING\_McSPI\_02

图 6-63. SPI 控制器模式接收时序

表 6-78. MCSPI 开关特性 - 控制器模式

请参阅图 6-64

| 编号  | 参数                        |                                      | 最小值                     | 最大值                  | 单位    |
|-----|---------------------------|--------------------------------------|-------------------------|----------------------|-------|
| SM1 | $t_c(\text{SPICLK})$      | 周期时间, SPIIn_CLK                      |                         |                      | 20 ns |
| SM2 | $t_w(\text{SPICLKL})$     | 脉冲持续时间, SPIIn_CLK 低电平                | 0.5P - 1 <sup>(1)</sup> |                      | ns    |
| SM3 | $t_w(\text{SPICLKH})$     | 脉冲持续时间, SPIIn_CLK 高电平                | 0.5P - 1 <sup>(1)</sup> |                      | ns    |
| SM6 | $t_d(\text{SPICLK-PICO})$ | 延迟时间, SPIIn_CLK 有效边沿到 SPIIn_D[x]     | -3 2.5                  |                      | ns    |
| SM7 | $t_d(\text{CS-PICO})$     | 延迟时间, SPIIn_CSI 有效边沿到 SPIIn_D[x]     | 5                       |                      | ns    |
| SM8 | $t_d(\text{CS-SPICLK})$   | 延迟时间, SPIIn_CSI 有效到 SPIIn_CLK 第一个边沿  | PHA = 0                 | B - 4 <sup>(2)</sup> | ns    |
|     |                           |                                      | PHA = 1                 | A - 4 <sup>(3)</sup> | ns    |
| SM9 | $t_d(\text{SPICLK-CS})$   | 延迟时间, SPIIn_CLK 最后一个边沿到 SPIIn_CSI 无效 | PHA = 0                 | A - 4 <sup>(4)</sup> | ns    |
|     |                           |                                      | PHA = 1                 | B - 4 <sup>(5)</sup> | ns    |

(1)  $P = \text{SPIIn\_CLK}$  周期 (以 ns 为单位)。

(2)  $T_{\text{ref}}$  是 McSPI 功能时钟的周期 (以 ns 为单位)。Fratio 是 McSPI 功能时钟频率与 SPIIn\_CLK 时钟频率的分频比, 由 MCSPI\_CH(i)CONF 寄存器中的 CLKD 和 CLKG 位字段以及 MCSPI\_CH(i)CTRL 寄存器中的 EXTCLK 位字段控制。TCS(i) 是编程到 MCSPI\_CH(i)CONF 寄存器的芯片选择时间控制位字段中的值。

- 当 Fratio = 1 时,  $B = (TCS(i) + 0.5) * T_{\text{ref}}$ 。
- 当 Fratio  $\geq 2$  且为偶数时,  $B = (TCS(i) + 0.5) * Fratio * T_{\text{ref}}$ 。
- 当 Fratio  $\geq 3$  且为奇数时,  $B = ((TCS(i) * Fratio) + ((Fratio + 1)/2)) * T_{\text{ref}}$ 。

(3)  $T_{\text{ref}}$  是 McSPI 功能时钟的周期。Fratio 是 McSPI 功能时钟频率与 SPIIn\_CLK 时钟频率的分频比, 由 MCSPI\_CH(i)CONF 寄存器中的 CLKD 和 CLKG 位字段以及 MCSPI\_CH(i)CTRL 寄存器中的 EXTCLK 位字段控制。TCS(i) 是编程到 MCSPI\_CH(i)CONF 寄存器的芯片选择时间控制位字段中的值。

- 当 Fratio = 1 时,  $A = (TCS(i) + 1) * T_{\text{ref}}$ 。
- 当 Fratio  $\geq 2$  且为偶数时,  $A = (TCS(i) + 0.5) * Fratio * T_{\text{ref}}$ 。
- 当 Fratio  $\geq 3$  且为奇数时,  $A = ((TCS(i) * Fratio) + ((Fratio - 1)/2)) * T_{\text{ref}}$ 。

(4)  $T_{\text{ref}}$  是 McSPI 功能时钟的周期。Fratio 是 McSPI 功能时钟频率与 SPIIn\_CLK 时钟频率的分频比, 由 MCSPI\_CH(i)CONF 寄存器中的 CLKD 和 CLKG 位字段以及 MCSPI\_CH(i)CTRL 寄存器中的 EXTCLK 位字段控制。TCS(i) 是编程到 MCSPI\_CH(i)CONF 寄存器的芯片选择时间控制位字段中的值。

- 当 Fratio = 1 时,  $A = (TCS(i) + 1) * T_{\text{ref}}$ 。
- 当 Fratio  $\geq 2$  且为偶数时,  $A = (TCS(i) + 0.5) * Fratio * T_{\text{ref}}$ 。
- 当 Fratio  $\geq 3$  且为奇数时,  $A = ((TCS(i) * Fratio) + ((Fratio + 1)/2)) * T_{\text{ref}}$ 。

(5)  $T_{\text{ref}}$  是 McSPI 功能时钟的周期。Fratio 是 McSPI 功能时钟频率与 SPIIn\_CLK 时钟频率的分频比, 由 MCSPI\_CH(i)CONF 寄存器中的 CLKD 和 CLKG 位字段以及 MCSPI\_CH(i)CTRL 寄存器中的 EXTCLK 位字段控制。TCS(i) 是编程到 MCSPI\_CH(i)CONF 寄存器的芯片选择时间控制位字段中的值。

- 当 Fratio = 1 时,  $B = (TCS(i) + 0.5) * T_{\text{ref}}$ 。
- 当 Fratio  $\geq 2$  且为偶数时,  $B = (TCS(i) + 0.5) * Fratio * T_{\text{ref}}$ 。
- 当 Fratio  $\geq 3$  且为奇数时,  $B = ((TCS(i) * Fratio) + ((Fratio - 1)/2)) * T_{\text{ref}}$ 。



SPRSP808\_TIMING\_McSPI\_01

图 6-64. SPI 控制器模式发送时序

### 6.12.5.16.2 MCSPI - 外设模式

表 6-79、图 6-65、表 6-80 和图 6-66 展示了 SPI 的时序要求和开关特性 - 外设模式。

表 6-79. MCSPI 时序要求 - 外设模式

请参阅图 6-65

| 编号  | 参数                                    | 说明                                                                    | 最小值                  | 最大值 | 单位 |
|-----|---------------------------------------|-----------------------------------------------------------------------|----------------------|-----|----|
| SS1 | $t_c(\text{SPIn}_\text{CLK})$         | 周期时间, $\text{SPIn}_\text{CLK}$                                        | 20                   |     | ns |
| SS2 | $t_w(\text{SPIn}_\text{CLKL})$        | 脉冲持续时间, $\text{SPIn}_\text{CLK}$ 低电平                                  | 0.45P <sup>(1)</sup> |     | ns |
| SS3 | $t_w(\text{SPIn}_\text{CLKH})$        | 脉冲持续时间, $\text{SPIn}_\text{CLK}$ 高电平                                  | 0.45P <sup>(1)</sup> |     | ns |
| SS4 | $t_{su}(\text{PICO-SPIn}_\text{CLK})$ | 建立时间, 在 $\text{SPIn}_\text{CLK}$ 有效边沿之前 $\text{SPIn}_\text{D}[x]$ 有效  | 5                    |     | ns |
| SS5 | $t_h(\text{SPIn}_\text{CLK-PICO})$    | 保持时间, 在 $\text{SPIn}_\text{CLK}$ 有效边沿之后 $\text{SPIn}_\text{D}[x]$ 有效  | 5                    |     | ns |
| SS8 | $t_{su}(\text{CS-SPIn}_\text{CLK})$   | 建立时间, 在 $\text{SPIn}_\text{CLK}$ 第一个边沿之前 $\text{SPIn}_\text{CSI}$ 有效  | 5                    |     | ns |
| SS9 | $t_h(\text{SPIn}_\text{CLK-CS})$      | 保持时间, 在 $\text{SPIn}_\text{CLK}$ 最后一个边沿之后 $\text{SPIn}_\text{CSI}$ 有效 | 5                    |     | ns |

(1)  $P = \text{SPIn}_\text{CLK}$  周期 (以 ns 为单位)。



图 6-65. SPI 外设模式接收时序

表 6-80. MCSPI 开关特性 - 外设模式

请参阅图 6-66

| 编号  | 参数                   | 说明                                                         | 最小值   | 最大值   | 单位 |
|-----|----------------------|------------------------------------------------------------|-------|-------|----|
| SS6 | $t_{d(SPICLK-POCI)}$ | 延迟时间, SPI <sub>In</sub> _CLK 有效边沿到 SPI <sub>In</sub> _D[x] | 2     | 17.12 | ns |
| SS7 | $t_{sk(CS-POCI)}$    | 延迟时间, SPI <sub>In</sub> _CSi 有效边沿到 SPI <sub>In</sub> _D[x] | 20.95 |       | ns |



SPRSP08\_TIMING\_McSPI\_03

图 6-66. SPI 外设模式发送时序

### 6.12.5.17 MMCSD

MMCSD 主机控制器提供用于连接嵌入式多媒体卡 (MMC)、安全数字 (SD) 和安全数字 IO (SDIO) 器件的接口。MMCSD 主机控制器在传输级别处理 MMC/SD/SDIO 协议、数据打包、添加循环冗余校验 (CRC)、开始/结束位插入以及语法正确性检查。

有关 MMCSD 接口的更多详细信息，请参阅信号说明和详细说明中相应的 MMC0、MMC1 和 MMC2 小节。

---

#### 备注

某些工作模式需要对 MMC DLL 延迟设置进行软件配置，如表 6-81 和表 6-93 所示。

表 6-81 和表 6-93 的 ITAPDLYSEL 列中显示“调优”值的模式需要使用调优算法来优化输入时序。有关优化输入时序所需的调优算法和输入延迟配置的更多信息，请参阅器件 TRM 中的 MMCSD 编程指南。

有关更多信息，请参阅器件 TRM 的外设一章中的多媒体卡/安全数字 (MMCSD) 接口一节。

### 6.12.5.17.1 MMC0 - eMMC 接口

MMC0 接口符合 JEDEC eMMC 电气标准 v5.1 (JESD84-B51)，支持以下 eMMC 应用：

- 旧 SDR
- 高速 SDR
- 高速 DDR
- HS200
- HS400 ( 仅限 Q1 器件 )

表 6-81 展示了 MMC0 时序模式所需的 DLL 软件配置设置。

**表 6-81. 所有时序模式的 MMC0 DLL 延迟映射**

| 寄存器名称  |                                                       | MMCS0_MMC_SSCFG_PHY_CTRL_X_REG |         |                    |                    |            |                   |                                |                    |                    |
|--------|-------------------------------------------------------|--------------------------------|---------|--------------------|--------------------|------------|-------------------|--------------------------------|--------------------|--------------------|
|        |                                                       | x = 1                          | x = 4   |                    |                    |            | x = 5             |                                |                    |                    |
| 位字段    |                                                       | [1]                            | [31:24] | [20]               | [15:12]            | [8]        | [4:0]             | [17:16]                        | [10:8]             | [2:0]              |
| 位字段名称  |                                                       | ENDLL                          | STRBSEL | OTAPDLYENA         | OTAPDLYSEL         | ITAPDLYENA | ITAPDLYSEL        | SELDLYTXCLK<br>SELDLYRXCLK     | FRQSEL             | CLKBUFSEL          |
| 模式     | 说明                                                    | 启用 DLL                         | 选通延迟    | 输出延迟启用             | 输出延迟值              | 输入延迟启用     | 输入延迟值             | DLL 延迟链选择                      | DLL 基准频率           | 延迟缓冲器持续时间          |
| 旧 SDR  | 8 位 PHY<br>运行 1.8V, 25MHz                             | 0x0                            | 0x0     | 不适用 <sup>(1)</sup> | 不适用 <sup>(1)</sup> | 0x1        | 0x10              | 0x1<br>或<br>0x3 <sup>(2)</sup> | 不适用 <sup>(3)</sup> | 0x7                |
| 高速 SDR | 8 位 PHY<br>运行 1.8V, 50MHz                             | 0x0                            | 0x0     | 不适用 <sup>(1)</sup> | 不适用 <sup>(1)</sup> | 0x1        | 0xA               | 0x1<br>或<br>0x3 <sup>(2)</sup> | 不适用 <sup>(3)</sup> | 0x7                |
| 高速 DDR | 8 位 PHY<br>运行 1.8V, 50MHz                             | 0x1                            | 0x0     | 0x1                | 0x6                | 0x1        | 0x3               | 0x0                            | 0x4                | 不适用 <sup>(4)</sup> |
| HS200  | 8 位 PHY<br>运行 1.8V, 200MHz                            | 0x1                            | 0x0     | 0x1                | 0x8                | 0x1        | 调优 <sup>(5)</sup> | 0x0                            | 0x0                | 不适用 <sup>(4)</sup> |
| HS400  | 8 位 PHY,<br>工作电压<br>1.8V, 200MHz,<br>VDD_CORE = 0.75V | 0x1                            | 0x66    | 0x1                | 0x6                | 0x1        | 调优 <sup>(5)</sup> | 0x0                            | 0x0                | 不适用 <sup>(4)</sup> |
|        | 8 位 PHY,<br>工作电压<br>1.8V, 200MHz,<br>VDD_CORE = 0.85V |                                |         |                    | 0x5                |            |                   |                                |                    |                    |

(1) 不适用意味着当以半周期时序运行 (此模式强制要求) 时, 该寄存器字段无功能。

(2) 当以半周期时序运行 (此模式强制要求) 时, SELDLYTXCLK 位不起作用。

(3) 不适用意味着当 ENDLL 设为 0x0 时, 该寄存器字段不起作用。

(4) 不适用意味着当 ENDLL 设为 0x1 时, 该寄存器字段不起作用。

(5) 调优意味着此模式需要使用调优算法来确定适当输入时序

表 6-82 展示了 MMC0 的时序条件。

表 6-82. MMC0 时序条件

| 参数                                    |                | 最小值             | 最大值  | 单位  |
|---------------------------------------|----------------|-----------------|------|-----|
| <b>输入条件</b>                           |                |                 |      |     |
| SR <sub>I</sub>                       | 输入压摆率          | 旧 SDR<br>高速 SDR | 0.3  | 0.9 |
|                                       |                | 高速 DDR (CMD)    | 0.3  | 0.9 |
|                                       |                | 高速 DDR (DAT)    | 0.45 | 0.9 |
| <b>输出条件</b>                           |                |                 |      |     |
| C <sub>L</sub>                        | 输出负载电容         | HS400           | 1    | 6   |
|                                       |                | 所有其他模式          | 1    | 12  |
| <b>PCB 连接要求</b>                       |                |                 |      |     |
| t <sub>d</sub> (Trace Delay)          | 每条引线的传播延迟      | 所有模式            | 126  | 756 |
| t <sub>d</sub> (Trace Mismatch Delay) | 所有布线之间的传播延迟不匹配 | HS200<br>HS400  |      | 8   |
|                                       |                | 高速 DDR          | 20   | ps  |
|                                       |                | 所有其他模式          | 100  | ps  |

### 6.12.5.17.1.1 旧 SDR 模式

表 6-83、图 6-67、表 6-84 和图 6-68 展示了 MMC0 的时序要求和开关特性 - 旧 SDR 模式。

**表 6-83. MMC0 时序要求 - 旧 SDR 模式**

请参阅图 6-67

| 编号    |                     |                                        | 最小值  | 最大值 | 单位 |
|-------|---------------------|----------------------------------------|------|-----|----|
| LSDR1 | $t_{su(cmdV-clkH)}$ | 建立时间，在 MMC0_CLK 上升沿之前 MMC0_CMD 有效      | 1.56 |     | ns |
| LSDR2 | $t_h(clkH-cmdV)$    | 保持时间，在 MMC0_CLK 上升沿之后 MMC0_CMD 有效      | 5.44 |     | ns |
| LSDR3 | $t_{su(dV-clkH)}$   | 建立时间，在 MMC0_CLK 上升沿之前 MMC0_DAT[7:0] 有效 | 1.56 |     | ns |
| LSDR4 | $t_h(clkH-dV)$      | 保持时间，在 MMC0_CLK 上升沿之后 MMC0_DAT[7:0] 有效 | 5.44 |     | ns |



**图 6-67. MMC0 - 旧 SDR - 接收模式**

**表 6-84. MMC0 开关特性 - 旧 SDR 模式**

请参阅图 6-68

| 编号    | 参数               |                                     | 最小值  | 最大值 | 单位  |
|-------|------------------|-------------------------------------|------|-----|-----|
|       | $f_{op(clk)}$    | 工作频率，MMC0_CLK                       |      | 25  | MHz |
| LSDR5 | $t_c(clk)$       | 周期时间，MMC0_CLK                       | 40   |     | ns  |
| LSDR6 | $t_w(clkH)$      | 脉冲持续时间，MMC0_CLK 高电平                 | 18.7 |     | ns  |
| LSDR7 | $t_w(clkL)$      | 脉冲持续时间，MMC0_CLK 低电平                 | 18.7 |     | ns  |
| LSDR8 | $t_d(clkL-cmdV)$ | 延迟时间，MMC0_CLK 下降沿到 MMC0_CMD 转换      | -2.3 | 2.9 | ns  |
| LSDR9 | $t_d(clkL-dV)$   | 延迟时间，MMC0_CLK 下降沿到 MMC0_DAT[7:0] 转换 | -2.3 | 2.9 | ns  |



**图 6-68. MMC0 - 旧 SDR - 发送模式**

### 6.12.5.17.1.2 高速 SDR 模式

表 6-85、图 6-69、表 6-86 和图 6-70 展示了 MMC0 的时序要求和开关特性 - 高速 SDR 模式。

表 6-85. MMC0 时序要求 - 高速 SDR 模式

请参阅图 6-69

| 编号     | 参数                  |                                        | 最小值  | 最大值 | 单位 |
|--------|---------------------|----------------------------------------|------|-----|----|
| HSSDR1 | $t_{su(cmdV-clkH)}$ | 建立时间，在 MMC0_CLK 上升沿之前 MMC0_CMD 有效      | 2.24 |     | ns |
| HSSDR2 | $t_h(clkH-cmdV)$    | 保持时间，在 MMC0_CLK 上升沿之后 MMC0_CMD 有效      | 2.67 |     | ns |
| HSSDR3 | $t_{su(dV-clkH)}$   | 建立时间，在 MMC0_CLK 上升沿之前 MMC0_DAT[7:0] 有效 | 2.24 |     | ns |
| HSSDR4 | $t_h(clkH-dV)$      | 保持时间，在 MMC0_CLK 上升沿之后 MMC0_DAT[7:0] 有效 | 2.67 |     | ns |



图 6-69. MMC0 - 高速 SDR 模式 - 接收模式

表 6-86. MMC0 开关特性 - 高速 SDR 模式

请参阅图 6-70

| 编号     | 参数               |                                     | 最小值  | 最大值 | 单位  |
|--------|------------------|-------------------------------------|------|-----|-----|
|        | $f_{op(clk)}$    | 工作频率，MMC0_CLK                       |      | 50  | MHz |
| HSSDR5 | $t_c(clk)$       | 周期时间，MMC0_CLK                       | 20   |     | ns  |
| HSSDR6 | $t_w(clkH)$      | 脉冲持续时间，MMC0_CLK 高电平                 | 9.2  |     | ns  |
| HSSDR7 | $t_w(clkL)$      | 脉冲持续时间，MMC0_CLK 低电平                 | 9.2  |     | ns  |
| HSSDR8 | $t_d(clkL-cmdV)$ | 延迟时间，MMC0_CLK 下降沿到 MMC0_CMD 转换      | -2.3 | 2.9 | ns  |
| HSSDR9 | $t_d(clkL-dV)$   | 延迟时间，MMC0_CLK 下降沿到 MMC0_DAT[7:0] 转换 | -2.3 | 2.9 | ns  |



图 6-70. MMC0 - 高速 SDR 模式 - 发送模式

### 6.12.5.17.1.3 高速 DDR 模式

表 6-87、图 6-71、表 6-88 和图 6-72 展示了 MMC0 的时序要求和开关特性 - 高速 DDR 模式。

**表 6-87. MMC0 时序要求 - 高速 DDR 模式**

请参阅图 6-71

| 编号     | 参数                 |                                        | 最小值  | 最大值 | 单位 |
|--------|--------------------|----------------------------------------|------|-----|----|
| HSDDR1 | $t_{su(cmdV-clk)}$ | 建立时间, 在 MMC0_CLK 上升沿之前 MMC0_CMD 有效     | 1.62 |     | ns |
| HSDDR2 | $t_h(clk-cmdV)$    | 保持时间, 在 MMC0_CLK 上升沿之后 MMC0_CMD 有效     | 2.52 |     | ns |
| HSDDR3 | $t_{su(dV-clk)}$   | 建立时间, 在 MMC0_CLK 转换之前 MMC0_DAT[7:0] 有效 | 0.82 |     | ns |
| HSDDR4 | $t_h(clk-dV)$      | 保持时间, 在 MMC0_CLK 转换之后 MMC0_DAT[7:0] 有效 | 1.75 |     | ns |



**图 6-71. MMC0 - 高速 DDR 模式 - 接收模式**

**表 6-88. MMC0 开关特性 - 高速 DDR 模式**

请参阅图 6-72

| 编号     | 参数              |                                     | 最小值  | 最大值  | 单位  |
|--------|-----------------|-------------------------------------|------|------|-----|
|        | $f_{op(clk)}$   | 工作频率, MMC0_CLK                      |      | 50   | MHz |
| HSDDR5 | $t_c(clk)$      | 周期时间, MMC0_CLK                      | 20   |      | ns  |
| HSDDR6 | $t_w(clkH)$     | 脉冲持续时间, MMC0_CLK 高电平                | 9.2  |      | ns  |
| HSDDR7 | $t_w(clkL)$     | 脉冲持续时间, MMC0_CLK 低电平                | 9.2  |      | ns  |
| HSDDR8 | $t_d(clk-cmdV)$ | 延迟时间, MMC0_CLK 上升沿到 MMC0_CMD 转换     | 3.32 | 7.64 | ns  |
| HSDDR9 | $t_d(clk-dV)$   | 延迟时间, MMC0_CLK 转换到 MMC0_DAT[7:0] 转换 | 2.82 | 6.93 | ns  |



**图 6-72. MMC0 - 高速 DDR 模式 - 发送模式**

#### 6.12.5.17.1.4 HS200 模式

表 6-89、图 6-73、表 6-90 和图 6-74 展示了 MMC0 - HS200 模式下的时序要求和切换特性。

**表 6-89. MMC0 时序要求 - HS200 模式**

请参阅图 6-73

| 编号     |           |                                   | 最小值                | 最大值 | 单位 |
|--------|-----------|-----------------------------------|--------------------|-----|----|
| HS2004 | $t_{DVW}$ | 输入数据有效窗口、MMC0_CMD 和 MMC0_DAT[7:0] | 2.0 <sup>(1)</sup> |     | ns |

- (1) 此参数定义了主机所需的数据有效窗口，任何提供给主机的数据有效窗口大于此值时，均可确保主机能够捕获有效数据。此参数定义的值小于针对任何在 HS200 模式下运行的 eMMC 器件定义的最小可能数据有效窗口。



**图 6-73. MMC0 - HS200 - 接收模式**

**表 6-90. MMC0 开关特性 - HS200 模式**

请参阅图 6-74

| 编号     | 参数                 |                                     | 最小值  | 最大值  | 单位  |
|--------|--------------------|-------------------------------------|------|------|-----|
|        | $f_{op(clk)}$      | 工作频率，MMC0_CLK                       |      | 200  | MHz |
| HS2005 | $t_{c(clk)}$       | 周期时间，MMC0_CLK                       | 5    |      | ns  |
| HS2006 | $t_{w(clkH)}$      | 脉冲持续时间，MMC0_CLK 高电平                 | 2.12 |      | ns  |
| HS2007 | $t_{w(clkL)}$      | 脉冲持续时间，MMC0_CLK 低电平                 | 2.12 |      | ns  |
| HS2008 | $t_{d(clkL-cmdV)}$ | 延迟时间，MMC0_CLK 上升沿到 MMC0_CMD 转换      | 1.07 | 3.21 | ns  |
| HS2009 | $t_{d(clkL-dV)}$   | 延迟时间，MMC0_CLK 上升沿到 MMC0_DAT[7:0] 转换 | 1.07 | 3.21 | ns  |



**图 6-74. MMC0 - HS200 模式 - 发送模式**

#### 6.12.5.17.1.5 HS400 模式

表 6-91、图 6-75、表 6-92 和图 6-76 展示了 MMC0 的时序要求和开关特性 - HS400 模式。

表 6-91. MMC0 时序要求 - HS400 模式

请参阅图 6-75

| 编号     |                |                              | 最小值 | 最大值                | 单位 |
|--------|----------------|------------------------------|-----|--------------------|----|
| HS4000 | $t_{DSMPW}$    | 脉冲宽度, MMC0_DS                |     | 1.95               | ns |
| HS4001 | $t_{RQ\_DAT}$  | 输入偏斜, MMC0_DS 到 MMC0_DAT 有效  |     | 475                | ps |
| HS4002 | $t_{RQH\_DAT}$ | 输入偏斜保持, MMC0_DAT 无效到 MMC0_DS |     | 475                | ps |
| HS4003 | $t_{RQ\_CMD}$  | 输入偏斜, MMC0_DS 到 MMC0_CMD 有效  |     | 不适用 <sup>(1)</sup> | ps |
| HS4004 | $t_{RQH\_CMD}$ | 输入偏斜保持, MMC0_CMD 无效到 MMC0_DS |     | 不适用 <sup>(1)</sup> | ps |

(1) 此参数仅在使用增强型选通模式时适用, 而此器件不支持该模式。如果未使用增强型选通模式, CMD 输入会通过内部延迟版本的 CLK 进行捕获, 该延迟由一种调优算法选择, 以优化 CMD 输入时序。因此, 无法为 CMD 定义特定的时序要求。



图 6-75. MMC0 - HS400 - 接收模式

表 6-92. MMC0 开关特性 - HS400 模式

请参阅图 6-76

| 编号      | 参数                   | 说明                                                         | 最小值   | 最大值 | 单位  |
|---------|----------------------|------------------------------------------------------------|-------|-----|-----|
|         | $f_{op(clk)}$        | 工作频率, MMC0_CLK                                             |       | 200 | MHz |
| HS4005  | $t_{c(clkH)}$        | 周期时间, MMC0_CLK                                             | 5.0   |     | ns  |
| HS4006  | $t_{w(clkH)}$        | 脉冲持续时间, MMC0_CLK 高电平                                       | 2.30  |     | ns  |
| HS4007  | $t_{w(clkL)}$        | 脉冲持续时间, MMC0_CLK 低电平                                       | 2.30  |     | ns  |
| HS4008  | $t_{osu(cmdV-clkH)}$ | 输出建立时间, 从 MMC0_CMD 有效至 MMC0_CLK 上升沿 <sup>(1)</sup>         | 2.86  |     | ns  |
| HS4009  | $t_{osu(dV-clk)}$    | 输出建立时间, 从 MMC0_DAT[7:0] 有效至 MMC0_CLK 上升或下降沿 <sup>(1)</sup> | 0.700 |     | ns  |
| HS40010 | $t_{oh(clkH-cmdIV)}$ | 输出保持时间, 从 MMC0_CLK 上升沿至 MMC0_CMD 无效 <sup>(2)</sup>         | 1.16  |     | ns  |
| HS40011 | $t_{oh(clk-dIV)}$    | 输出保持时间, 从 MMC0_CLK 上升或下降沿至 MMC0_DAT[7:0] 无效 <sup>(2)</sup> | 0.760 |     | ns  |

- (1) 此参数定义了提供给所连接器件的输出建立时间。该时间相对于下一个捕获时钟边沿，并且已经包含 MMC0 时序条件表中定义的最大传播延迟不匹配值。此参数的时序基准是从 DAT 或 CMD 信号转换的 1/2 Vs 到 CLK 信号转换的 1/2 Vs。eMMC 标准定义了建立时序基准是从 DAT 或 CMD 信号转换的 VIL 或 VIH 到 CLK 信号转换的 1/2 Vs。因此，系统设计人员在设计 PCB 时必须考虑 DAT 信号压摆率的影响，并确保 DAT 信号从 1/2 Vs 转换到 VIL 或 VIH 所需的时间不会减小建立时间裕度。
- (2) 此参数定义了提供给所连接器件的输出保持时间。该时间相对于上一个启动时钟边沿，并且已经包含 MMC0 时序条件表中定义的最大传播延迟不匹配值。此参数的时序基准是从 CLK 信号转换的 1/2 Vs 到 DAT 或 CMD 信号转换的 1/2 Vs。eMMC 标准定义了保持时序基准是从 CLK 信号转换的 1/2 Vs 到 DAT 或 CMD 信号转换的 VIL 或 VIH。因此，系统设计人员在设计 PCB 时必须考虑 DAT 信号压摆率的影响，并确保 DAT 信号从 VIL 或 VIH 转换到 1/2 Vs 所需的时间不会减小保持时间裕度。



图 6-76. eMMC 接口 - HS400 模式 - 发送器模式

### 6.12.5.17.2 MMC1/MMC2 - SD/SDIO 接口

MMC1/MMC2 接口符合 SD 主机控制器标准规范 4.10 和 SD 物理层规范 v3.01 以及 SDIO 规范 v3.00，并支持以下 SD 卡应用：

- 默认速度
- 高速
- UHS - I SDR12
- UHS - I SDR25
- UHS - I SDR50
- UHS - I DDR50
- UHS - I SDR104

表 6-93 提供了 MMC1/2 时序模式所需的 DLL 软件配置设置。

**表 6-93. 所有时序模式的 MMC1/MMC2 DLL 延迟映射**

| 寄存器名称           |                               | MMCSD1_MMC_SSCFG_PHY_CTRL_4_REG<br>MMCSD2_MMC_SSCFG_PHY_CTRL_4_REG |                    |            |                   |
|-----------------|-------------------------------|--------------------------------------------------------------------|--------------------|------------|-------------------|
| 位字段             |                               | [20]                                                               | [15:12]            | [8]        | [4:0]             |
| 位字段名称           |                               | OTAPDLYENA                                                         | OTAPDLYSEL         | ITAPDLYENA | ITAPDLYSEL        |
| 模式              | 说明                            | 延迟启用                                                               | 延迟值                | 输入延迟启用     | 输入延迟值             |
| 默认速度            | 4 位 PHY<br>运行<br>3.3V, 25MHz  | 不适用 <sup>(1)</sup>                                                 | 不适用 <sup>(1)</sup> | 0x1        | 0x0               |
| 高速              | 4 位 PHY<br>运行<br>3.3V, 50MHz  | 不适用 <sup>(1)</sup>                                                 | 不适用 <sup>(1)</sup> | 0x1        | 0x0               |
| UHS-I<br>SDR12  | 4 位 PHY<br>运行<br>1.8V, 25MHz  | 0x1                                                                | 0xF                | 0x1        | 0x0               |
| UHS-I<br>SDR25  | 4 位 PHY<br>运行<br>1.8V, 50MHz  | 0x1                                                                | 0xF                | 0x1        | 0x0               |
| UHS-I<br>SDR50  | 4 位 PHY<br>运行<br>1.8V, 100MHz | 0x1                                                                | 0xC                | 0x1        | 调优 <sup>(2)</sup> |
| UHS-I<br>DDR50  | 4 位 PHY<br>运行<br>1.8V, 50MHz  | 0x1                                                                | 0x9                | 0x1        | 调优 <sup>(2)</sup> |
| UHS-I<br>SDR104 | 4 位 PHY<br>运行<br>1.8V, 200MHz | 0x1                                                                | 0x6                | 0x1        | 调优 <sup>(2)</sup> |

(1) 不适用意味着当以半周期时序运行（此模式强制要求）时，该寄存器字段无功能。

(2) 调优意味着此模式需要使用调优算法来确定适当输入时序。

表 6-94 展示了 MMC1 的时序条件。

**表 6-94. MMC1/MMC2 时序条件**

| 参数                                    |                | 最小值                            | 最大值  | 单位        |
|---------------------------------------|----------------|--------------------------------|------|-----------|
| <b>输入条件</b>                           |                |                                |      |           |
| SR <sub>I</sub>                       | 输入压摆率          | 默认速度<br>高速                     | 0.69 | 2.06 V/ns |
|                                       |                | UHS - I SDR12<br>UHS - I SDR25 | 0.34 | 1.34 V/ns |
|                                       |                | UHS - I DDR50                  | 1    | 2 V/ns    |
| <b>输出条件</b>                           |                |                                |      |           |
| C <sub>L</sub>                        | 输出负载电容         | 所有模式                           | 1    | 10 pF     |
| <b>PCB 连接要求</b>                       |                |                                |      |           |
| t <sub>d</sub> (Trace Delay)          | 每条引线的传播延迟      | UHS - I DDR50                  | 239  | 1134 ps   |
|                                       |                | 所有其他模式                         | 126  | 1386 ps   |
| t <sub>d</sub> (Trace Mismatch Delay) | 所有布线之间的传播延迟不匹配 | 高速<br>UHS - I SDR104           |      | 8 ps      |
|                                       |                | UHS - I DDR50                  |      | 20 ps     |
|                                       |                | 所有其他模式                         |      | 100 ps    |

#### 6.12.5.17.2.1 默认速度模式

表 6-95、图 6-77、表 6-96 和图 6-78 展示了 MMC1/MMC2 的时序要求和开关特性 - 默认速度模式。

**表 6-95. MMC1/MMC2 的时序要求 - 默认速度模式**

请参阅图 6-77

| 编号  |                     |                                        | 最小值  | 最大值 | 单位 |
|-----|---------------------|----------------------------------------|------|-----|----|
| DS1 | $t_{su(cmdV-clkH)}$ | 建立时间，在 MMCx_CLK 上升沿之前 MMCx_CMD 有效      | 2.15 |     | ns |
| DS2 | $t_{h(clkH-cmdV)}$  | 保持时间，在 MMCx_CLK 上升沿之后 MMCx_CMD 有效      | 1.67 |     | ns |
| DS3 | $t_{su(dV-clkH)}$   | 建立时间，在 MMCx_CLK 上升沿之前 MMCx_DAT[3:0] 有效 | 2.15 |     | ns |
| DS4 | $t_{h(clkH-dV)}$    | 保持时间，在 MMCx_CLK 上升沿之后 MMCx_DAT[3:0] 有效 | 1.67 |     | ns |



**图 6-77. MMC1/MMC2 - 默认速度 - 接收模式**

**表 6-96. MMC1/MMC2 的开关特性 - 默认速度模式**

请参阅图 6-78

| 编号  | 参数                 |                                     | 最小值  | 最大值 | 单位  |
|-----|--------------------|-------------------------------------|------|-----|-----|
|     | $f_{op(clk)}$      | 工作频率，MMCx_CLK                       |      | 25  | MHz |
| DS5 | $t_{c(clk)}$       | 周期时间，MMCx_CLK                       | 40   |     | ns  |
| DS6 | $t_{w(clkH)}$      | 脉冲持续时间，MMCx_CLK 高电平                 | 18.7 |     | ns  |
| DS7 | $t_{w(clkL)}$      | 脉冲持续时间，MMCx_CLK 低电平                 | 18.7 |     | ns  |
| DS8 | $t_{d(clkL-cmdV)}$ | 延迟时间，MMCx_CLK 下降沿到 MMCx_CMD 转换      | -1.8 | 2.2 | ns  |
| DS9 | $t_{d(clkL-dV)}$   | 延迟时间，MMCx_CLK 下降沿到 MMCx_DAT[3:0] 转换 | -1.8 | 2.2 | ns  |



**图 6-78. MMC1/MMC2 - 默认速度 - 发送模式**

### 6.12.5.17.2.2 高速模式

表 6-97、图 6-79、表 6-98 和图 6-80 展示了 MMC1/MMC2 的时序要求和开关特性 - 高速模式。

表 6-97. MMC1/MMC2 的时序要求 - 高速模式

请参阅图 6-79

| 编号  |                     |                                        | 最小值  | 最大值 | 单位 |
|-----|---------------------|----------------------------------------|------|-----|----|
| HS1 | $t_{su(cmdV-clkH)}$ | 建立时间，在 MMCx_CLK 上升沿之前 MMCx_CMD 有效      | 2.24 |     | ns |
| HS2 | $t_{h(clkH-cmdV)}$  | 保持时间，在 MMCx_CLK 上升沿之后 MMCx_CMD 有效      | 1.66 |     | ns |
| HS3 | $t_{su(dV-clkH)}$   | 建立时间，在 MMCx_CLK 上升沿之前 MMCx_DAT[3:0] 有效 | 2.24 |     | ns |
| HS4 | $t_{h(clkH-dV)}$    | 保持时间，在 MMCx_CLK 上升沿之后 MMCx_DAT[3:0] 有效 | 1.66 |     | ns |



图 6-79. MMC1/MMC2 - 高速 - 接收模式

表 6-98. MMC1/MMC2 的开关特性 - 高速模式

请参阅图 6-80

| 编号  | 参数               |                                     | 最小值   | 最大值 | 单位  |
|-----|------------------|-------------------------------------|-------|-----|-----|
|     | $f_{op(clk)}$    | 工作频率，MMCx_CLK                       |       | 50  | MHz |
| HS5 | $t_c(clk)$       | 周期时间。MMCx_CLK                       | 20    |     | ns  |
| HS6 | $t_w(clkH)$      | 脉冲持续时间，MMCx_CLK 高电平                 | 9.2   |     | ns  |
| HS7 | $t_w(clkL)$      | 脉冲持续时间，MMCx_CLK 低电平                 | 9.2   |     | ns  |
| HS8 | $t_d(clkL-cmdV)$ | 延迟时间，MMCx_CLK 下降沿到 MMCx_CMD 转换      | - 1.8 | 2.2 | ns  |
| HS9 | $t_d(clkL-dV)$   | 延迟时间，MMCx_CLK 下降沿到 MMCx_DAT[3:0] 转换 | - 1.8 | 2.2 | ns  |



图 6-80. MMC1/MMC2 - 高速 - 发送模式

#### 6.12.5.17.2.3 UHS - I SDR12 模式

表 6-99、图 6-81 和图 6-100 展示了 MMC1/MMC2 的时序要求和开关特性 - UHS-I SDR12 模式。

表 6-99. MMC1/MMC2 的时序要求 - UHS-I SDR12 模式

请参阅图 6-81

| 编号     |                     |                                        | 最小值  | 最大值 | 单位 |
|--------|---------------------|----------------------------------------|------|-----|----|
| SDR121 | $t_{su(cmdV-clkH)}$ | 建立时间，在 MMCx_CLK 上升沿之前 MMCx_CMD 有效      | 4.2  |     | ns |
| SDR122 | $t_{h(clkH-cmdV)}$  | 保持时间，在 MMCx_CLK 上升沿之后 MMCx_CMD 有效      | 0.87 |     | ns |
| SDR123 | $t_{su(dV-clkH)}$   | 建立时间，在 MMCx_CLK 上升沿之前 MMCx_DAT[3:0] 有效 | 4.2  |     | ns |
| SDR124 | $t_{h(clkH-dV)}$    | 保持时间，在 MMCx_CLK 上升沿之后 MMCx_DAT[3:0] 有效 | 0.87 |     | ns |



图 6-81. MMC1/MMC2 - UHS-I SDR12 - 接收模式

表 6-100. MMC1/MMC2 的开关特性 - UHS-I SDR12 模式

请参阅图 6-82

| 编号     | 参数               |                                     | 最小值  | 最大值 | 单位  |
|--------|------------------|-------------------------------------|------|-----|-----|
|        | $f_{op(clk)}$    | 工作频率，MMCx_CLK                       |      | 25  | MHz |
| SDR125 | $t_c(clk)$       | 周期时间，MMCx_CLK                       | 40   |     | ns  |
| SDR126 | $t_w(clkH)$      | 脉冲持续时间，MMCx_CLK 高电平                 | 18.7 |     | ns  |
| SDR127 | $t_w(clkL)$      | 脉冲持续时间，MMCx_CLK 低电平                 | 18.7 |     | ns  |
| SDR128 | $t_d(clkL-cmdV)$ | 延迟时间，MMCx_CLK 上升沿到 MMCx_CMD 转换      | 1.5  | 8.6 | ns  |
| SDR129 | $t_d(clkL-dV)$   | 延迟时间，MMCx_CLK 上升沿到 MMCx_DAT[3:0] 转换 | 1.5  | 8.6 | ns  |



图 6-82. MMC1/MMC2 - UHS-I SDR12 - 发送模式

#### 6.12.5.17.2.4 UHS - I SDR25 模式

表 6-101、图 6-83、表 6-102 和图 6-84 展示了 MMC1/MMC2 的时序要求和开关特性 - UHS-I SDR25 模式。

**表 6-101. MMC1/MMC2 的时序要求 - UHS-I SDR25 模式**

请参阅图 6-83

| 编号     |                     |                                        | 最小值  | 最大值 | 单位 |
|--------|---------------------|----------------------------------------|------|-----|----|
| SDR251 | $t_{su(cmdV-clkH)}$ | 建立时间，在 MMCx_CLK 上升沿之前 MMCx_CMD 有效      | 2.15 |     | ns |
| SDR252 | $t_h(clkH-cmdV)$    | 保持时间，在 MMCx_CLK 上升沿之后 MMCx_CMD 有效      | 1.27 |     | ns |
| SDR253 | $t_{su(dV-clkH)}$   | 建立时间，在 MMCx_CLK 上升沿之前 MMCx_DAT[3:0] 有效 | 2.15 |     | ns |
| SDR254 | $t_h(clkH-dV)$      | 保持时间，在 MMCx_CLK 上升沿之后 MMCx_DAT[3:0] 有效 | 1.27 |     | ns |



**图 6-83. MMC1/MMC2 - UHS-I SDR25 - 接收模式**

**表 6-102. MMC1/MMC2 的开关特性 - UHS-I SDR25 模式**

请参阅图 6-84

| 编号     | 参数               |                                     | 最小值 | 最大值 | 单位  |
|--------|------------------|-------------------------------------|-----|-----|-----|
|        | $f_{op(clk)}$    | 工作频率，MMCx_CLK                       |     | 50  | MHz |
| SDR255 | $t_c(clk)$       | 周期时间，MMCx_CLK                       | 20  |     | ns  |
| SDR256 | $t_w(clkH)$      | 脉冲持续时间，MMCx_CLK 高电平                 | 9.2 |     | ns  |
| SDR257 | $t_w(clkL)$      | 脉冲持续时间，MMCx_CLK 低电平                 | 9.2 |     | ns  |
| SDR258 | $t_d(clkL-cmdV)$ | 延迟时间，MMCx_CLK 上升沿到 MMCx_CMD 转换      | 2.4 | 8.1 | ns  |
| SDR259 | $t_d(clkL-dV)$   | 延迟时间，MMCx_CLK 上升沿到 MMCx_DAT[3:0] 转换 | 2.4 | 8.1 | ns  |



**图 6-84. MMC1/MMC2 - UHS-I SDR25 - 发送模式**

#### 6.12.5.17.2.5 UHS - I SDR50 模式

表 6-103 和图 6-85 展示了 MMC1/MMC2 的开关特性 - UHS-I SDR50 模式。

表 6-103. MMC1/MMC2 的开关特性 - UHS-I SDR50 模式

请参阅图 6-85

| 编号     | 参数                                                     | 最小值  | 最大值  | 单位  |
|--------|--------------------------------------------------------|------|------|-----|
|        | $f_{op(clk)}$ 工作频率 , MMCx_CLK                          |      | 100  | MHz |
| SDR505 | $t_{c(clk)}$ 周期时间 , MMCx_CLK                           | 10   |      | ns  |
| SDR506 | $t_{w(clkH)}$ 脉冲持续时间 , MMCx_CLK 高电平                    | 4.45 |      | ns  |
| SDR507 | $t_{w(clkL)}$ 脉冲持续时间 , MMCx_CLK 低电平                    | 4.45 |      | ns  |
| SDR508 | $t_{d(clkL-cmdV)}$ 延迟时间 , MMCx_CLK 上升沿到 MMCx_CMD 转换    | 1.2  | 6.35 | ns  |
| SDR509 | $t_{d(clkL-dV)}$ 延迟时间 , MMCx_CLK 上升沿到 MMCx_DAT[3:0] 转换 | 1.2  | 6.35 | ns  |



图 6-85. MMC1/MMC2 - UHS-I SDR50 - 发送模式

#### 6.12.5.17.2.6 UHS-I DDR50 模式

表 6-104 和图 6-86 展示了 MMC1/MMC2 的开关特性 - UHS-I DDR50 模式。

**表 6-104. MMC1/MMC2 的开关特性 - UHS-I DDR50 模式**

请参阅图 6-86

| 编号     | 参数                                                 | 最小值  | 最大值  | 单位  |
|--------|----------------------------------------------------|------|------|-----|
|        | $f_{op(clk)}$ 工作频率 , MMCx_CLK                      |      | 50   | MHz |
| DDR505 | $t_c(clk)$ 周期时间 , MMCx_CLK                         | 20   |      | ns  |
| DDR506 | $t_w(clkH)$ 脉冲持续时间 , MMCx_CLK 高电平                  | 9.2  |      | ns  |
| DDR507 | $t_w(clkL)$ 脉冲持续时间 , MMCx_CLK 低电平                  | 9.2  |      | ns  |
| DDR508 | $t_d(clk-cmdV)$ 延迟时间 , MMCx_CLK 上升沿到 MMCx_CMD 转换   | 1.12 | 6.43 | ns  |
| DDR509 | $t_d(clk-dV)$ 延迟时间 , MMCx_CLK 转换到 MMCx_DAT[3:0] 转换 | 1.12 | 6.43 | ns  |



**图 6-86. MMC1/MMC2 - UHS-I DDR50 - 发送模式**

#### 6.12.5.17.2.7 UHS - I SDR104 模式

表 6-105 和图 6-87 展示了 MMC1/MMC2 的开关特性 – UHS-I SDR104 模式。

表 6-105. MMC1/MMC2 的开关特性 – UHS-I SDR104 模式

请参阅图 6-87

| 编号      | 参数                                                     | 最小值  | 最大值  | 单位  |
|---------|--------------------------------------------------------|------|------|-----|
|         | $f_{op(clk)}$ 工作频率 , MMCx_CLK                          |      | 200  | MHz |
| SDR1045 | $t_{c(clk)}$ 周期时间 , MMCx_CLK                           | 5    |      | ns  |
| SDR1046 | $t_{w(clkH)}$ 脉冲持续时间 , MMCx_CLK 高电平                    | 2.12 |      | ns  |
| SDR1047 | $t_{w(clkL)}$ 脉冲持续时间 , MMCx_CLK 低电平                    | 2.12 |      | ns  |
| SDR1048 | $t_{d(clkL-cmdV)}$ 延迟时间 , MMCx_CLK 上升沿到 MMCx_CMD 转换    | 1.07 | 3.21 | ns  |
| SDR1049 | $t_{d(clkL-dV)}$ 延迟时间 , MMCx_CLK 上升沿到 MMCx_DAT[3:0] 转换 | 1.07 | 3.21 | ns  |



图 6-87. MMC1/MMC2 – UHS-I SDR104 – 发送模式

### 6.12.5.18 OLDI

#### 6.12.5.18.1 OLDI0 开关特性

表 6-106 和图 6-88 呈现了 OLDI0 的开关特性。

**表 6-106. OLDI0 开关特性**

| 编号     | 参数             |                                                                                    | 模式 | 最小值              | 典型值                        | 最大值                         | 单位 |
|--------|----------------|------------------------------------------------------------------------------------|----|------------------|----------------------------|-----------------------------|----|
| OLDI1  | $t_{l(HLTT)}$  | 上升时间 , OLDI0_CLK[1:0]P、<br>OLDI0_CLK[1:0]N、OLDI0_A[7:0]P<br>和 OLDI0_A[7:0]N        |    | 慢 <sup>(1)</sup> |                            | 0.5                         | ns |
|        |                |                                                                                    |    | 快 <sup>(2)</sup> |                            | 0.25                        | ns |
| OLDI2  | $t_{l(HLTT)}$  | 下降时间 , OLDI0_CLK[1:0]P、<br>OLDI0_CLK[1:0]N、OLDI0_A[7:0]P<br>和 OLDI0_A[7:0]N        |    | 慢 <sup>(1)</sup> |                            | 0.5                         | ns |
|        |                |                                                                                    |    | 快 <sup>(2)</sup> |                            | 0.25                        | ns |
| OLDI3  | $t_c(CLK)$     | 周期时间 , OLDI0_CLK[1:0]P 和 OLDI0_CLK[1:0]N                                           |    |                  | 6.06                       | 110.01                      | ns |
| OLDI4  | $t_w(BIT)$     | 位宽 , OLDI0_A[7:0]P 和 OLDI0_A[7:0]N                                                 |    |                  | (1/7)OLDI3                 |                             | ns |
| OLDI5  | $t_d(BIT1)$    | 位 1 延时时间 , OLDI0_CLK[1:0]P 和<br>OLDI0_CLK[1:0]N 到 OLDI0_A[7:0]P 和<br>OLDI0_A[7:0]N |    |                  | - (0.1)OLDI4               | (0.1)OLDI4                  | ns |
| OLDI6  | $t_d(BIT0)$    | 位 0 延时时间 , OLDI0_CLK[1:0]P 和<br>OLDI0_CLK[1:0]N 到 OLDI0_A[7:0]P 和<br>OLDI0_A[7:0]N |    |                  | (1/7)OLDI3<br>- (0.1)OLDI4 | (1/7) OLDI3<br>+ (0.1)OLDI4 | ns |
| OLDI7  | $t_d(BIT6)$    | 位 6 延时时间 , OLDI0_CLK[1:0]P 和<br>OLDI0_CLK[1:0]N 到 OLDI0_A[7:0]P 和<br>OLDI0_A[7:0]N |    |                  | (2/7)OLDI3<br>- (0.1)OLDI4 | (2/7) OLDI3<br>+ (0.1)OLDI4 | ns |
| OLDI8  | $t_d(BIT5)$    | 位 5 延时时间 , OLDI0_CLK[1:0]P 和<br>OLDI0_CLK[1:0]N 到 OLDI0_A[7:0]P 和<br>OLDI0_A[7:0]N |    |                  | (3/7)OLDI3<br>- (0.1)OLDI4 | (3/7) OLDI3<br>+ (0.1)OLDI4 | ns |
| OLDI9  | $t_d(BIT4)$    | 位 4 延时时间 , OLDI0_CLK[1:0]P 和<br>OLDI0_CLK[1:0]N 到 OLDI0_A[7:0]P 和<br>OLDI0_A[7:0]N |    |                  | (4/7)OLDI3<br>- (0.1)OLDI4 | (4/7) OLDI3<br>+ (0.1)OLDI4 | ns |
| OLDI10 | $t_d(BIT3)$    | 位 3 延时时间 , OLDI0_CLK[1:0]P 和<br>OLDI0_CLK[1:0]N 到 OLDI0_A[7:0]P 和<br>OLDI0_A[7:0]N |    |                  | (5/7)OLDI3<br>- (0.1)OLDI4 | (5/7) OLDI3<br>+ (0.1)OLDI4 | ns |
| OLDI11 | $t_d(BIT2)$    | 位 2 延时时间 , OLDI0_CLK[1:0]P 和<br>OLDI0_CLK[1:0]N 到 OLDI0_A[7:0]P 和<br>OLDI0_A[7:0]N |    |                  | (6/7)OLDI3<br>- (0.1)OLDI4 | (6/7) OLDI3<br>+ (0.1)OLDI4 | ns |
| OLDI12 | $t_{sk(TCCS)}$ | 偏斜 , OLDI0_A[7:0]P 和 OLDI0_A[7:0]N 相对于任何<br>其他 OLDI0_A[7:0]P 和 OLDI0_A[7:0]N       |    |                  |                            | 50                          | ps |

(1) 慢速模式 : TXDRV[3:0] = 0100b , 无反向端接 ( RTERM\_EN = 0b , 仅在远端具有  $100\Omega$  差分终端 )

(2) 快速模式 : TXDRV[3:0] = 1000b , 具有反向端接 ( RTERM\_EN = 1b , 仅在远端具有  $100\Omega$  差分端接 , 或 RTERM\_EN = 0b , 在近端和  
远端具有  $100\Omega$  差分端接 )



图 6-88. OLDI0 开关特性

有关更多信息，请参阅器件 TRM 的外设一章中的显示子系统 (DSS) 和外设一节。

### 6.12.5.19 OSPI

OSPI0 提供两种数据捕获模式：PHY 模式和 Tap 模式。

PHY 模式使用内部基准时钟通过基于 DLL 的 PHY 发送和接收数据，在这种模式下，每个基准时钟周期为单倍数据速率 (SDR) 传输生成一个周期的 OSPI0\_CLK，或为双倍数据速率 (DDR) 传输生成半个周期的 OSPI0\_CLK。PHY 模式支持接收数据捕获时钟的四种时钟拓扑。内部 PHY 环回 - 使用内部基准时钟作为 PHY 接收数据采集时钟。内部焊盘环回 - 使用从 OSPI0\_LBCLKO 引脚环回到 PHY 的 OSPI0\_LBCLKO 作为 PHY 接收数据采集时钟。外部电路板环回 - 使用从 OSPI0\_DQS 引脚环回到 PHY 的 OSPI0\_LBCLKO 作为 PHY 接收数据采集时钟。DQS - 使用所连接器件的 DQS 输出作为 PHY 接收数据采集时钟。使用内部焊盘环回和 DQS 时钟拓扑时，不支持 SDR 传输。使用内部 PHY 环回或内部焊盘环回时钟拓扑时，不支持 DDR 传输。

Tap 模式使用具有可选 Tap 的内部基准时钟来调整相对于 OSPI0\_CLK 的数据发送和接收捕获延迟，OSPI0\_CLK 是 SDR 传输的内部基准时钟的 4 分频或 DDR 传输的内部基准时钟的 8 分频。Tap 模式仅支持接收数据捕获时钟的一种时钟拓扑。无环回 - 使用内部基准时钟作为 Tap 接收数据捕获时钟。此时钟拓扑支持 200MHz 的最大内部基准时钟速率，从而在 SDR 模式下产生高达 50MHz 的 OSPI0\_CLK 速率，或在 DDR 模式下产生高达 25MHz 的 OSPI0\_CLK 速率。

有关更多信息，请参阅器件 TRM 的外设一章中的八路串行外设接口 (OSPI) 一节。

有关器件八路串行外设接口特性和其他说明信息的更多详情，请参阅信号说明和详细说明部分中的相应小节。

节 6.12.5.19.1 定义了与 PHY 模式相关的时序要求和开关特性，节 6.12.5.19.2 定义了与 Tap 模式相关的时序要求和开关特性。

表 6-107 展示了 OSPI0 的时序条件。

**表 6-107. OSPI0 时序条件**

| 参数                                    | 模式                                                                | 最小值                        | 最大值                    | 单位                     |
|---------------------------------------|-------------------------------------------------------------------|----------------------------|------------------------|------------------------|
| <b>输入条件</b>                           |                                                                   |                            |                        |                        |
| SR <sub>I</sub>                       | 输入压摆率                                                             | 1                          | 6                      | V/ns                   |
| <b>输出条件</b>                           |                                                                   |                            |                        |                        |
| C <sub>L</sub>                        | 输出负载电容                                                            | 3                          | 10                     | pF                     |
| <b>PCB 连接要求</b>                       |                                                                   |                            |                        |                        |
| t <sub>d</sub> (Trace Delay)          | OSPI0_CLK 布线的传播延迟                                                 | 无环回<br>内部 PHY 环回<br>内部焊盘环回 | 450                    | ps                     |
|                                       | OSPI0_LBCLKO 布线的传播延迟                                              | 外部电路板环回                    | 2L <sup>(1)</sup> - 30 | 2L <sup>(1)</sup> + 30 |
|                                       | OSPI0_DQS 布线的传播延迟                                                 | DQS                        | L <sup>(1)</sup> - 30  | L <sup>(1)</sup> + 30  |
| t <sub>d</sub> (Trace Mismatch Delay) | OSPI0_D[7:0] 和 OSPI0_CS <sub>n</sub> [3:0] 相对于 OSPI0_CLK 的传播延迟不匹配 | 所有模式                       | 60                     | ps                     |

(1) L = OSPI0\_CLK 布线的传播延迟

### 6.12.5.19.1 OSPI0 PHY 模式

#### 6.12.5.19.1.1 具有 PHY 数据训练的 OSPI0

读取和写入数据有效窗口将因工艺、电压、温度和工作频率的变化而发生变化。可以实现数据训练方法，以动态配置最优读取和写入时序。实现数据训练可以在特定工艺、电压和频率工作条件下的温度范围内实现正常运行，同时实现更高的工作频率。

由于数据传输和接收时序参数会根据运行条件进行动态调整，因此未针对数据训练用例定义这些参数。

表 6-108 定义了具有数据训练的 OSPI0 所需的 DLL 延迟。表 6-109、图 6-89、图 6-90、表 6-110、图 6-91 和图 6-92 展示了具有数据训练的 OSPI0 的时序要求和开关特性。

表 6-108. 用于 PHY 数据训练的 OSPI0 DLL 延迟映射

| 模式                                | 寄存器位字段                               | 延迟值 |
|-----------------------------------|--------------------------------------|-----|
| <b>OSPI_PHY_CONFIGURATION_REG</b> |                                      |     |
| <b>发送</b>                         |                                      |     |
| 所有模式                              | PHY_CONFIG_TX_DLL_DELAY_FLD          | (1) |
| <b>接收</b>                         |                                      |     |
| 所有模式                              | PHY_CONFIG_RX_DLL_DELAY_FLD          | (2) |
| <b>PHY_MASTER_CONTROL_REG</b>     |                                      |     |
| 所有模式                              | PHY_MASTER_PHASE_DETECT_SELECTOR_FLD | 0x1 |

(1) 发送由训练软件确定的 DLL 延迟值

(2) 接收由训练软件确定的 DLL 延迟值

表 6-109. OSPI0 时序要求 - PHY 数据训练

请参阅图 6-89 和图 6-90

| 编号        |                    | 模式                                      | 最小值            | 最大值 | 单位 |
|-----------|--------------------|-----------------------------------------|----------------|-----|----|
| O15       | $t_{su(D-LBCLK)}$  | 建立时间，在有效 OSPI0_DQS 边沿之前 OSPI0_D[7:0] 有效 | 具有 DQS 的 DDR   | (1) | ns |
| O16       | $t_{h(LBCLK-D)}$   | 保持时间，在有效 OSPI0_DQS 边沿之后 OSPI0_D[7:0] 有效 | 具有 DQS 的 DDR   | (1) | ns |
| O21       | $t_{su(D-LBCLK)}$  | 建立时间，在有效 OSPI0_DQS 边沿之前 OSPI0_D[7:0] 有效 | 具有外部电路板环回的 SDR | (1) | ns |
| O22       | $t_{h(LBCLK-D)}$   | 保持时间，在有效 OSPI0_DQS 边沿之后 OSPI0_D[7:0] 有效 | 具有外部电路板环回的 SDR | (1) | ns |
| $t_{DVW}$ | 数据有效窗口 (O15 + O16) | 1.8V，具有 DQS 的 DDR                       | 1.6            |     | ns |
|           |                    | 3.3V，具有 DQS 的 DDR                       | 2.2            |     | ns |
|           | 数据有效窗口 (O21 + O22) | 1.8V，具有外部电路板环回的 SDR                     | 2.3            |     | ns |
|           |                    | 3.3V，具有外部电路板环回的 SDR                     | 2.9            |     | ns |

(1) 当使用数据训练查找合适的数据有效窗口时，未定义 OSPI0\_D[7:0] 输入的最小建立和保持时间要求。 $t_{DVW}$  参数定义了所需的数据有效窗口。提供此参数来代替最小建立和最小保持时间，必须使用它来检查与所连接器件提供的数据有效窗口的兼容性。



图 6-89. OSPI0 时序要求 - PHY 数据训练，带 DQS 的 DDR



图 6-90. OSPI0 时序要求 - PHY 数据训练，带外部电路板环回的 SDR

**表 6-110. OSPI 开关特性 - PHY 数据训练**

请参阅图 6-91 和图 6-92

| 编号  | 参数                    |                                          | 模式        | 最小值                                                                                                      | 最大值 | 单位  |
|-----|-----------------------|------------------------------------------|-----------|----------------------------------------------------------------------------------------------------------|-----|-----|
| O1  | $t_c(\text{CLK})$     | 周期时间, OSPI0_CLK                          | 1.8V, DDR | 6.0                                                                                                      | 10  | ns  |
|     |                       |                                          | 3.3V, DDR | 7.5                                                                                                      | 10  | ns  |
|     |                       |                                          | 1.8V, SDR | 6.0                                                                                                      | 10  | ns  |
| O7  | $t_w(\text{CLKL})$    | 脉冲持续时间, OSPI0_CLK 低电平                    | DDR       | $((0.475P^{(1)}) - 0.3)$                                                                                 |     | ns  |
| O8  |                       |                                          | SDR       |                                                                                                          |     |     |
| O3  | $t_w(\text{CLKH})$    | 脉冲持续时间, OSPI0_CLK 高电平                    | DDR       | $((0.475P^{(1)}) - 0.3)$                                                                                 |     | ns  |
| O9  |                       |                                          | SDR       |                                                                                                          |     |     |
| O4  | $t_d(\text{CSn-CLK})$ | 延迟时间, OSPI0_CSn[3:0] 有效边沿到 OSPI0_CLK 上升沿 | DDR       | $((0.475P^{(1)}) + (0.525P^{(1)}) + (0.975M^{(2)}R^{(4)}) + (1.025M^{(2)}R^{(4)}) + (0.04TD^{(5)}) - 1)$ |     | ns  |
| O10 |                       |                                          | SDR       |                                                                                                          |     |     |
| O5  | $t_d(\text{CLK-CSn})$ | 延迟时间, OSPI0_CLK 上升沿到 OSPI0_CSn[3:0] 无效边沿 | DDR       | $((0.475P^{(1)}) + (0.525P^{(1)}) + (0.975N^{(3)}R^{(4)}) - (1.025N^{(3)}R^{(4)}) - (0.11TD^{(5)}) - 1)$ |     | ns  |
| O11 |                       |                                          | SDR       |                                                                                                          |     |     |
| O6  | $t_d(\text{CLK-D})$   | 延迟时间, OSPI0_CLK 有效边沿到 OSPI0_D[7:0] 转换    | DDR       | (6)                                                                                                      |     | ns  |
| O12 |                       |                                          | SDR       |                                                                                                          |     |     |
|     | $t_{\text{DIVW}}$     | 数据无效窗口 (O6 最大值 - 最小值)                    | DDR       |                                                                                                          |     | 1.6 |
|     |                       | 数据无效窗口 (O12 最大值 - 最小值)                   | SDR       |                                                                                                          |     |     |

(1)  $P = \text{SCLK}$  周期时间 (以 ns 为单位) = OSPI0\_CLK 周期时间 (以 ns 为单位)

(2)  $M = \text{OSPI\_DEV\_DELAY\_REG[D\_INIT\_FLD]}$ 

(3)  $N = \text{OSPI\_DEV\_DELAY\_REG[D\_AFTER\_FLD]}$ 

(4)  $R = \text{基准时钟周期时间 (以 ns 为单位)}$ 

(5)  $TD = \text{PHY\_CONFIG\_TX\_DLL\_DELAY\_FLD}$ 

(6) 当使用数据训练查找合适的的数据有效窗口时, 不定义 OSPI0\_D[7:0] 输出的最小和最大延迟时间。 $t_{\text{DIVW}}$  参数定义了最大数据无效窗口。提供此参数来代替最小和最大延迟时间, 必须使用它来检查与所连接器件的数据有效窗口要求的兼容性。

**图 6-91. OSPI0 开关特性 - PHY DDR 数据训练**



图 6-92. OSPI0 开关特性 - PHY SDR 数据训练

### 6.12.5.19.1.2 无数据训练的 OSPI0

#### 备注

本节中定义的时序参数仅适用于未实现数据训练且 DLL 延迟按表 6-111 和表 6-114 中所述进行配置的情况。

#### 6.12.5.19.1.2.1 OSPI0 PHY SDR 时序

表 6-111 定义了 OSPI0 PHY SDR 模式所需的 DLL 延迟。表 6-112、图 6-93、图 6-94、表 6-113 和图 6-95 展示了 OSPI0 PHY SDR 模式的时序要求和开关特性。

表 6-111. PHY SDR 时序模式的 OSPI0 DLL 延迟映射

| 模式                                | 寄存器位字段                               | 延迟值 |
|-----------------------------------|--------------------------------------|-----|
| <b>OSPI_PHY_CONFIGURATION_REG</b> |                                      |     |
| 发送                                |                                      |     |
| 所有模式                              | PHY_CONFIG_TX_DLL_DELAY_FLD          | 0x0 |
| 接收                                |                                      |     |
| 所有模式                              | PHY_CONFIG_RX_DLL_DELAY_FLD          | 0x0 |
| <b>PHY_MASTER_CONTROL_REG</b>     |                                      |     |
| 所有模式                              | PHY_MASTER_PHASE_DETECT_SELECTOR_FLD | 0x1 |

表 6-112. OSPI0 时序要求 - PHY SDR 模式

请参阅图 6-93 和图 6-94

| 编号  |                   | 模式                                          | 最小值                    | 最大值  | 单位 |
|-----|-------------------|---------------------------------------------|------------------------|------|----|
| O19 | $t_{su}(D-CLK)$   | 建立时间, 在有效 OSPI0_CLK 边沿之前<br>OSPI0_D[7:0] 有效 | 1.8V, 具有内部 PHY 环回的 SDR | 4.8  | ns |
|     |                   |                                             | 3.3V, 具有内部 PHY 环回的 SDR | 5.19 | ns |
| O20 | $t_h(CLK-D)$      | 保持时间, 在有效 OSPI0_CLK 边沿之后<br>OSPI0_D[7:0] 有效 | 1.8V, 具有内部 PHY 环回的 SDR | -0.5 | ns |
|     |                   |                                             | 3.3V, 具有内部 PHY 环回的 SDR | -0.5 | ns |
| O21 | $t_{su}(D-LBCLK)$ | 建立时间, 在有效 OSPI0_DQS 边沿之前<br>OSPI0_D[7:0] 有效 | 1.8V, 具有外部电路板环回的 SDR   | 0.6  | ns |
|     |                   |                                             | 3.3V, 具有外部电路板环回的 SDR   | 0.9  | ns |
| O22 | $t_h(LBCLK-D)$    | 保持时间, 在有效 OSPI0_DQS 边沿之后<br>OSPI0_D[7:0] 有效 | 1.8V, 具有外部电路板环回的 SDR   | 1.7  | ns |
|     |                   |                                             | 3.3V, 具有外部电路板环回的 SDR   | 2.0  | ns |



图 6-93. OSPI0 时序要求 - 具有内部 PHY 环回的 PHY SDR



图 6-94. OSPI0 时序要求 - 具有外部电路板环回的 PHY SDR

表 6-113. OSPI0 开关特性 - PHY SDR 模式

请参阅图 6-95

| 编号  | 参数                    |                                          | 模式   | 最小值                                                             | 最大值                                                             | 单位 |
|-----|-----------------------|------------------------------------------|------|-----------------------------------------------------------------|-----------------------------------------------------------------|----|
| O7  | $t_c(\text{CLK})$     | 周期时间, OSPI0_CLK                          | 1.8V | 7                                                               |                                                                 | ns |
|     |                       |                                          | 3.3V | 6.03                                                            |                                                                 | ns |
| O8  | $t_w(\text{CLKL})$    | 脉冲持续时间, OSPI0_CLK 低电平                    |      | $((0.475P^{(1)}) - 0.3)$                                        |                                                                 | ns |
| O9  | $t_w(\text{CLKH})$    | 脉冲持续时间, OSPI0_CLK 高电平                    |      | $((0.475P^{(1)}) - 0.3)$                                        |                                                                 | ns |
| O10 | $t_d(\text{CSn-CLK})$ | 延迟时间, OSPI0_CSn[3:0] 有效边沿到 OSPI0_CLK 上升沿 |      | $((0.475P^{(1)}) + (0.975M^{(2)}R^{(4)}) + (0.04TD^{(5)}) - 1)$ | $((0.525P^{(1)}) + (1.025M^{(2)}R^{(4)}) + (0.11TD^{(5)}) + 1)$ | ns |
| O11 | $t_d(\text{CLK-CSn})$ | 延迟时间, OSPI0_CLK 上升沿到 OSPI0_CSn[3:0] 无效边沿 |      | $((0.475P^{(1)}) + (0.975N^{(3)}R^{(4)}) - (0.11TD^{(5)}) - 1)$ | $((0.525P^{(1)}) + (1.025N^{(3)}R^{(4)}) - (0.04TD^{(5)}) + 1)$ | ns |
| O12 | $t_d(\text{CLK-D})$   | 延迟时间, OSPI0_CLK 有效边沿到 OSPI0_D[7:0] 转换    | 1.8V | -1.16                                                           | 1.25                                                            | ns |
|     |                       |                                          | 3.3V | -1.33                                                           | 1.51                                                            | ns |

(1)  $P = \text{SCLK}$  周期时间 (以 ns 为单位) = OSPI0\_CLK 周期时间 (以 ns 为单位)

(2)  $M = \text{OSPI\_DEV\_DELAY\_REG[D\_INIT\_FLD]}$

(3)  $N = \text{OSPI\_DEV\_DELAY\_REG[D\_AFTER\_FLD]}$

(4)  $R = \text{基准时钟周期时间 (以 ns 为单位)}$

(5)  $TD = \text{PHY\_CONFIG\_TX\_DLL\_DELAY\_FLD}$



图 6-95. OSPI0 开关特性 - PHY SDR

### 6.12.5.19.1.2.2 OSPI0 PHY DDR 时序

表 6-114 定义了 OSPI0 PHY DDR 模式所需的 DLL 延迟。表 6-115、图 6-96、表 6-116 和图 6-97 展示了 OSPI0 PHY DDR 模式的时序要求和开关特性。

表 6-114. PHY DDR 时序模式的 OSPI0 DLL 延迟映射

| 模式                                    | 寄存器位字段                               | 延迟值  |
|---------------------------------------|--------------------------------------|------|
| <b>OSPI_PHY_CONFIGURATION_REG 位字段</b> |                                      |      |
| <b>发送</b>                             |                                      |      |
| 1.8V                                  | PHY_CONFIG_TX_DLL_DELAY_FLD          | 0x3E |
| 3.3V                                  | PHY_CONFIG_TX_DLL_DELAY_FLD          | 0x3B |
| <b>接收</b>                             |                                      |      |
| 1.8V, DQS                             | PHY_CONFIG_RX_DLL_DELAY_FLD          | 0x15 |
| 3.3V, DQS                             | PHY_CONFIG_RX_DLL_DELAY_FLD          | 0x31 |
| 所有其他模式                                | PHY_CONFIG_RX_DLL_DELAY_FLD          | 0x0  |
| <b>PHY_MASTER_CONTROL_REG</b>         |                                      |      |
| 所有模式                                  | PHY_MASTER_PHASE_DETECT_SELECTOR_FLD | 0x1  |

表 6-115. OSPI0 时序要求 - PHY DDR 模式

请参阅图 6-96

| 编号  |                   | 模式                   | 最小值                 | 最大值 | 单位 |
|-----|-------------------|----------------------|---------------------|-----|----|
| O15 | $t_{su}(D-LBCLK)$ | 1.8V, 具有外部电路板环回的 DDR | 0.53                |     | ns |
|     |                   | 1.8V, 具有 DQS 的 DDR   | -0.46               |     | ns |
|     |                   | 3.3V, 具有外部电路板环回的 DDR | 1.23                |     | ns |
|     |                   | 3.3V, 具有 DQS 的 DDR   | -0.66               |     | ns |
| O16 | $t_h(LBCLK-D)$    | 1.8V, 具有外部电路板环回的 DDR | 1.24 <sup>(1)</sup> |     | ns |
|     |                   | 1.8V, 具有 DQS 的 DDR   | 3.59                |     | ns |
|     |                   | 3.3V, 具有外部电路板环回的 DDR | 1.44 <sup>(1)</sup> |     | ns |
|     |                   | 3.3V, 具有 DQS 的 DDR   | 7.92                |     | ns |

- (1) 此保持时间要求大于典型 OSPI/QSPI/SPI 器件提供的保持时间。因此, SoC 和所连接 OSPI/QSPI/SPI 器件之间的布线长度必须足够长, 以确保满足 SoC 的保持时间。SoC 的外部环回时钟 ( OSPI0\_LBCLK0 至 OSPI0\_DQS ) 的长度可能需要缩短才能进行补偿。



图 6-96. OSPI0 时序要求 - 具有外部电路板环回或 DQS 的 PHY DDR

表 6-116. OSPI0 开关特性 - PHY DDR 模式

请参阅图 6-97

| 编号 | 参数                    | 模式                                       | 最小值  | 最大值                                                             | 单位                                                                 |
|----|-----------------------|------------------------------------------|------|-----------------------------------------------------------------|--------------------------------------------------------------------|
| O1 | $t_c(\text{CLK})$     | 周期时间, OSPI0_CLK                          |      | 19                                                              | ns                                                                 |
| O2 | $t_w(\text{CLKL})$    | 脉冲持续时间, OSPI0_CLK 低电平                    |      | $((0.475P^{(1)}) - 0.3)$                                        | ns                                                                 |
| O3 | $t_w(\text{CLKH})$    | 脉冲持续时间, OSPI0_CLK 高电平                    |      | $((0.475P^{(1)}) - 0.3)$                                        | ns                                                                 |
| O4 | $t_d(\text{CSn-CLK})$ | 延迟时间, OSPI0_CSn[3:0] 有效边沿到 OSPI0_CLK 上升沿 |      | $((0.475P^{(1)}) + (0.975M^{(2)}R^{(4)}) + (0.04TD^{(5)}) - 1)$ | $((0.525P^{(1)}) + (1.025M^{(2)}R^{(4)}) + (0.11TD^{(5)}) + 1)$ ns |
| O5 | $t_d(\text{CLK-CSn})$ | 延迟时间, OSPI0_CLK 上升沿到 OSPI0_CSn[3:0] 无效边沿 |      | $((0.475P^{(1)}) + (0.975N^{(3)}R^{(4)}) - (0.11TD^{(5)}) - 1)$ | $((0.525P^{(1)}) + (1.025N^{(3)}R^{(4)}) - (0.04TD^{(5)}) + 1)$ ns |
| O6 | $t_d(\text{CLK-D})$   | 延迟时间, OSPI0_CLK 有效边沿到 OSPI0_D[7:0] 转换    | 1.8V | -7.71                                                           | -1.56                                                              |
|    |                       |                                          | 3.3V | -7.71                                                           | -1.56                                                              |

(1)  $P = \text{SCLK 周期时间 (以 ns 为单位)} = \text{OSPI0_CLK 周期时间 (以 ns 为单位)}$

(2)  $M = \text{OSPI_DEV_DELAY_REG[D\_INIT\_FLD]}$

(3)  $N = \text{OSPI_DEV_DELAY_REG[D\_AFTER\_FLD]}$

(4)  $R = \text{基准时钟周期时间 (以 ns 为单位)}$

(5)  $TD = \text{PHY\_CONFIG\_TX\_DLL\_DELAY\_FLD}$



图 6-97. OSPI0 开关特性 - PHY DDR

### 6.12.5.19.2 OSPI0 Tap 模式

#### 6.12.5.19.2.1 OSPI0 Tap SDR 时序

表 6-117、图 6-98、表 6-118 和图 6-99 说明了 OSPI0 的时序要求和开关特性 - Tap SDR 模式。

表 6-117. OSPI0 时序要求 - Tap SDR 模式

请参阅图 6-98

| 编号  |                 |                                            | 模式  | 最小值                              | 最大值 | 单位 |
|-----|-----------------|--------------------------------------------|-----|----------------------------------|-----|----|
| O19 | $t_{su(D-CLK)}$ | 建立时间，在有效 OSPI0_CLK 边沿之前<br>OSPI0_D[7:0] 有效 | 无环回 | $(15.4 - (0.975T^{(1)}R^{(2)}))$ |     | ns |
| O20 | $t_h(CLK-D)$    | 保持时间，在有效 OSPI0_CLK 边沿之后<br>OSPI0_D[7:0] 有效 | 无环回 | $(-4.3 + (0.975T^{(1)}R^{(2)}))$ |     | ns |

(1)  $T = OSPI\_RD\_DATA\_CAPTURE\_REG[DELAY\_FLD]$

(2)  $R$  = 基准时钟周期时间 (以 ns 为单位)



图 6-98. OSPI0 时序要求 - Tap SDR , 无环回

表 6-118. OSPI0 开关特性 - Tap SDR 模式

请参阅图 6-99

| 编号  | 参数                    | 模式                                       | 最小值                                            | 最大值                                            | 单位   |
|-----|-----------------------|------------------------------------------|------------------------------------------------|------------------------------------------------|------|
| O7  | $t_c(\text{CLK})$     | 周期时间, OSPI0_CLK                          |                                                | 20                                             | ns   |
| O8  | $t_w(\text{CLKL})$    | 脉冲持续时间, OSPI0_CLK 低电平                    | $((0.475P^{(1)}) - 0.3)$                       |                                                | ns   |
| O9  | $t_w(\text{CLKH})$    | 脉冲持续时间, OSPI0_CLK 高电平                    | $((0.475P^{(1)}) - 0.3)$                       |                                                | ns   |
| O10 | $t_d(\text{CSn-CLK})$ | 延迟时间, OSPI0_CSn[3:0] 有效边沿到 OSPI0_CLK 上升沿 | $((0.475P^{(1)}) + (0.975M^{(2)}R^{(4)}) - 1)$ | $((0.525P^{(1)}) + (1.025M^{(2)}R^{(4)}) + 1)$ | ns   |
| O11 | $t_d(\text{CLK-CSn})$ | 延迟时间, OSPI0_CLK 上升沿到 OSPI0_CSn[3:0] 无效边沿 | $((0.475P^{(1)}) + (0.975N^{(3)}R^{(4)}) - 1)$ | $((0.525P^{(1)}) + (1.025N^{(3)}R^{(4)}) + 1)$ | ns   |
| O12 | $t_d(\text{CLK-D})$   | 延迟时间, OSPI0_CLK 有效边沿到 OSPI0_D[7:0] 转换    |                                                | -4.25                                          | 7.25 |

(1)  $P = \text{SCLK}$  周期时间 (以 ns 为单位) = OSPI0\_CLK 周期时间 (以 ns 为单位)

(2)  $M = \text{OSPI\_DEV\_DELAY\_REG[D\_INIT\_FLD]}$

(3)  $N = \text{OSPI\_DEV\_DELAY\_REG[D\_AFTER\_FLD]}$

(4)  $R = \text{基准时钟周期时间 (以 ns 为单位)}$



图 6-99. OSPI0 开关特性 - Tap SDR, 无环回

### 6.12.5.19.2.2 OSPI0 Tap DDR 时序

表 6-119、图 6-100、表 6-120 和图 6-101 展示了 OSPI0 的时序要求和开关特性 - Tap DDR 模式。

**表 6-119. OSPI0 时序要求 - Tap DDR 模式**

请参阅图 6-100

| 编号  |                 | 模式                                         | 最小值 | 最大值                               | 单位 |
|-----|-----------------|--------------------------------------------|-----|-----------------------------------|----|
| O13 | $t_{su(D-CLK)}$ | 建立时间，在有效 OSPI0_CLK 边沿之前<br>OSPI0_D[7:0] 有效 | 无环回 | $(17.04 - (0.975T^{(1)}R^{(2)}))$ | ns |
| O14 | $t_h(CLK-D)$    | 保持时间，在有效 OSPI0_CLK 边沿之后<br>OSPI0_D[7:0] 有效 | 无环回 | $(-3.16 + (0.975T^{(1)}R^{(2)}))$ | ns |

(1)  $T = OSPI\_RD\_DATA\_CAPTURE\_REG[DELAY\_FLD]$

(2)  $R$  = 基准时钟周期时间 (以 ns 为单位)



**图 6-100. OSPI0 时序要求 - Tap DDR , 无环回**

表 6-120. OSPI0 开关特性 - Tap DDR 模式

请参阅图 6-101

| 编号 | 参数                    | 模式                                                    | 最小值 | 最大值                                                                                           | 单位 |
|----|-----------------------|-------------------------------------------------------|-----|-----------------------------------------------------------------------------------------------|----|
| O1 | $t_c(\text{CLK})$     | 周期时间, OSPI0_CLK                                       |     | 40                                                                                            | ns |
| O2 | $t_w(\text{CLKL})$    | 脉冲持续时间, OSPI0_CLK 低电平                                 |     | $((0.475P^{(1)}) - 0.3)$                                                                      | ns |
| O3 | $t_w(\text{CLKH})$    | 脉冲持续时间, OSPI0_CLK 高电平                                 |     | $((0.475P^{(1)}) - 0.3)$                                                                      | ns |
| O4 | $t_d(\text{CSn-CLK})$ | 延迟时间, OSPI0_CS <sub>n</sub> [3:0] 有效边沿到 OSPI0_CLK 上升沿 |     | $((0.475P^{(1)}) + ((0.525P^{(1)}) + ((0.975M^{(2)}R^{(5)}) - 1) (1.025M^{(2)}R^{(5)}) + 1))$ | ns |
| O5 | $t_d(\text{CLK-CSn})$ | 延迟时间, OSPI0_CLK 上升沿到 OSPI0_CS <sub>n</sub> [3:0] 无效边沿 |     | $((0.475P^{(1)}) + ((0.525P^{(1)}) + (0.975N^{(3)}R^{(5)}) - 1) (1.025N^{(3)}R^{(5)}) + 1))$  | ns |
| O6 | $t_d(\text{CLK-D})$   | 延迟时间, OSPI0_CLK 有效边沿到 OSPI0_D[7:0] 转换                 |     | $(- 5.04 + (0.975(T^{(4)} + 1)R^{(5)}) (1.025(T^{(4)} + 1)R^{(5)}) - (0.525P^{(1)}))$         | ns |
|    |                       |                                                       |     | $(3.64 + (1.025(T^{(4)} + 1)R^{(5)}) - (0.475P^{(1)}))$                                       |    |

(1) P = SCLK 周期时间 (以 ns 为单位) = OSPI0\_CLK 周期时间 (以 ns 为单位)

(2) M = OSPI\_DEV\_DELAY\_REG[D\_INIT\_FLD]

(3) N = OSPI\_DEV\_DELAY\_REG[D\_AFTER\_FLD]

(4) T = OSPI\_RD\_DATA\_CAPTURE\_REG[DDR\_READ\_DELAY\_FLD]

(5) R = 基准时钟周期时间 (以 ns 为单位)



图 6-101. OSPI0 开关特性 - Tap DDR, 无环回

### 6.12.5.20 计时器

有关器件计时器特性和其他说明信息的更多详情，请参阅信号说明和详细说明部分中的相应小节。

表 6-121. 计时器时序条件

| 参数              | 最小值    | 最大值 | 单位     |
|-----------------|--------|-----|--------|
| <b>输入条件</b>     |        |     |        |
| SR <sub>I</sub> | 输入压摆率  | 0.5 | 5 V/ns |
| <b>输出条件</b>     |        |     |        |
| C <sub>L</sub>  | 输出负载电容 | 2   | 10 pF  |

表 6-122. 计时器输入时序要求

请参阅图 6-102

| 编号 | 参数                    | 说明         | 模式 | 最小值                     | 最大值 | 单位 |
|----|-----------------------|------------|----|-------------------------|-----|----|
| T1 | t <sub>w(TINPH)</sub> | 脉冲持续时间，高电平 | 捕获 | 4P <sup>(1)</sup> + 2.5 |     | ns |
| T2 | t <sub>w(TINPL)</sub> | 脉冲持续时间，低电平 | 捕获 | 4P <sup>(1)</sup> + 2.5 |     | ns |

(1) P = 功能时钟周期 (以 ns 为单位)。

表 6-123. 计时器输出开关特性

请参阅图 6-102

| 编号 | 参数                    | 说明         | 模式  | 最小值                     | 最大值 | 单位 |
|----|-----------------------|------------|-----|-------------------------|-----|----|
| T3 | t <sub>w(TOUTH)</sub> | 脉冲持续时间，高电平 | PWM | 4P <sup>(1)</sup> - 2.5 |     | ns |
| T4 | t <sub>w(TOUTL)</sub> | 脉冲持续时间，低电平 | PWM | 4P <sup>(1)</sup> - 2.5 |     | ns |

(1) P = 功能时钟周期 (以 ns 为单位)。



图 6-102. 计时器时序要求和开关特性

有关更多信息，请参阅器件 TRM 的外设一章中的计时器一节。

### 6.12.5.21 UART

有关器件通用异步接收器/发送器特性和其他说明信息的更多详情，请参阅 [信号说明](#) 和 [详细说明](#) 部分中的相应小节。

**表 6-124. UART 时序条件**

| 参数              |        | 最小值 | 最大值               | 单位   |
|-----------------|--------|-----|-------------------|------|
| <b>输入条件</b>     |        |     |                   |      |
| SR <sub>I</sub> | 输入压摆率  | 0.5 | 5                 | V/ns |
| <b>输出条件</b>     |        |     |                   |      |
| C <sub>L</sub>  | 输出负载电容 | 1   | 30 <sup>(1)</sup> | pF   |

- (1) 该值表示绝对最大负载电容。随着 **UART** 波特率的增加，可能需要将负载电容减小到小于此最大限制的值，以便为连接的器件提供足够的时序裕度。输出上升/下降时间随着容性负载的增加而增加，这会减少数据对所连接器件的接收器有效的时间。因此，了解连接器件在工作波特率下所需的最短数据有效时间非常重要。然后使用器件 **IBIS** 模型来验证 **UART** 信号上的实际负载电容是否不会将上升/下降时间增加到超出所连接器件的最小数据有效时间的点。

**表 6-125. UART 时序要求**

请参阅图 6-103

| 编号 | 参数                   | 说明                | 最小值                         | 最大值                         | 单位 |
|----|----------------------|-------------------|-----------------------------|-----------------------------|----|
| 1  | t <sub>w(RXD)</sub>  | 脉冲宽度，接收数据位高电平或低电平 | 0.95U <sup>(1)</sup><br>(2) | 1.05U <sup>(1)</sup><br>(2) | ns |
| 2  | t <sub>w(RXDS)</sub> | 脉冲宽度，接收开始位低电平     | 0.95U <sup>(1)</sup><br>(2) | U <sup>(1)</sup> - 2        | ns |

- (1) U = **UART** 波特时间 ( 以 ns 为单位 ) = 1/编程波特率。  
(2) 该值定义了数据有效时间，其中要求输入电压高于 V<sub>IL</sub> 或低于 V<sub>IH</sub>。

**表 6-126. UART 开关特性**

请参阅图 6-103

| 编号                  | 参数                   | 说明                               | 最小值                  | 最大值                  | 单位   |
|---------------------|----------------------|----------------------------------|----------------------|----------------------|------|
| f <sub>(baud)</sub> |                      | 主域 <b>UART</b> 的可编程波特率           |                      | 12                   | Mbps |
|                     |                      | MCU 和 WKUP 域 <b>UART</b> 的可编程波特率 |                      |                      |      |
| 3                   | t <sub>w(TXD)</sub>  | 脉冲宽度，发送数据位高电平或低电平                | U <sup>(1)</sup> - 2 | U <sup>(1)</sup> + 2 | ns   |
| 4                   | t <sub>w(TXDS)</sub> | 脉冲宽度，发送开始位低电平                    | U <sup>(1)</sup> - 2 | U <sup>(1)</sup> + 2 | ns   |

- (1) U = **UART** 波特时间 ( 以 ns 为单位 ) = 1/实际波特率，器件 **TRM** 的 **UART** 波特率设置表中定义了实际波特率。



**图 6-103. UART 时序要求和开关特性**

有关更多信息，请参阅器件 **TRM** 的外设一章中的 **通用异步接收器/发送器 (UART)** 一节。

### 6.12.5.22 USB

USB 2.0 子系统符合通用串行总线 (USB) 规范修订版 2.0。有关时序详细信息，请参阅规范。

有关通用串行总线子系统 (USB) 特性和其他说明信息的更多详情，请参阅 [信号说明](#) 和 [详细说明](#) 部分中的相应小节。

## 7 详细说明

### 7.1 概述

AM62Px ( P 表示加强版 ) 是现有 Sitara™ AM62x 低成本系列应用处理器的扩展，专为高性能嵌入式 3D 显示应用而构建。可扩展的 Arm® Cortex®-A53 性能和嵌入式功能 ( 例如多屏幕高清显示支持、3D 图形加速、4K 视频加速和广泛的外设 ) 使 AM62Px 非常适合广泛的汽车和工业应用，包括汽车数字仪表、汽车显示器、工业 HMI 等。

#### 主要特性和优势：

- 借助 Linux® 和 Android™ SDK 以及实时功能安全和信息安全 SDK 专注于创新和快速开发。
- 利用新一代 3D GPU 和 4K 视频加速满足下一波 HMI 设计的需求。
- 通过广泛的汽车和高速 IO 增强您的设计连接性，其中包括：4x CAN-FD、3 端口千兆位以太网交换机 ( 两个外部端口 )，支持 TSN，和两个 USB2.0 端口。
- 通过内置硬件安全模块 (HSM) 支持最新的网络安全要求。
- 使用 Arm® Cortex®-A53 CPU 及开源 AI 软件和工具提供智能功能，例如面部识别和非接触式 HMI

AM62Px 处理器符合 AEC-Q100 汽车标准并支持工业级。可以使用集成的 Arm Cortex-R5F 内核和专用外设来满足 ASIL-B 和 SIL-2 功能安全要求，这些内核和外设均可与处理器的其余部分隔离。

## 7.2 处理器子系统

### 7.2.1 Arm Cortex-A53 子系统 (A53SS)

SoC 实现了一个四核 Arm® Cortex®-A53 MPCore™ 集群，其中每个内核具有 32KB L1 指令和 32KB L1 数据，同时还具有 512KB L2 共享高速缓存。

Cortex®-A53 内核是通用处理器，可用于运行客户应用程序。

A53SS 基于 Cortex®-A53 MPCore™ ( Arm®-A53 集群 ) 构建，后者由 Arm 提供并由 TI 配置。该处理器基于对称多处理器 (SMP) 架构，因此可提供高性能以及最佳电源管理、调试和仿真功能。

A53 处理器是一款多发射乱序超标量执行引擎，具有集成的 L1 指令和数据高速缓存，与 Arm®v8-A 架构兼容。与其前代产品相比，该处理器具有更高的功效，性能显著提升。

Arm®v8-A 架构提供了许多新功能。这些新功能包括 64 位数据处理、扩展虚拟寻址和 64 位通用寄存器。A53 处理器是 Arm 率先推出的 Arm®v8-A 处理器，旨在提供低功耗的 64 位处理。该处理器具有顺序、8 级、双发射流水线和改进的整数、Arm® Neon™、浮点单元 (FPU) 和存储器性能。

A53 CPU 支持两种执行状态：AArch32 和 AArch64。AArch64 状态使 A53 CPU 能够执行 64 位应用程序，而 AArch32 状态则允许处理器执行现有的 Arm®v7-A 应用程序。

A53SS 集成了各种高级特性，包括 Arm®v8 加密扩展、GICv3 架构、针对高速缓存的 ECC 和奇偶校验保护、每个内核的专用看门狗计时器、高吞吐量 和 256 位 VBUSM 接口以及用于实现内置自测试与可靠性保障的带有 BISOR 的 PBIST 控制器。

有关更多信息，请参阅器件 TRM 的处理器和加速器一章中的 *Arm Cortex-A53 子系统* 一节。

### 7.2.2 器件/电源管理器

WKUP\_R5FSS 是 Arm® Cortex®-R5F 处理器的单核实现，充当负责引导、资源管理和电源管理功能的设备管理器。它还包括附带的存储器 (L1 高速缓存和紧密耦合存储器)、标准 Arm® CoreSight™ 调试和布线架构、集成式矢量中断管理器 (VIM)、ECC 聚合器以及支持协议转换和地址转换的各种其他模块，以便于集成到 SoC。

有关更多信息，请参阅器件 TRM 的处理器和加速器一章中的 *设备管理器 Cortex R5F 子系统* 一节。

### 7.2.3 MCU Arm Cortex-R5F 子系统

MCU\_R5FSS 是基于 Arm® Cortex®-R5F 的子系统，可以运行安全处理或用作通用 MCU。该处理器包括 32KB 指令高速缓存、32KB 数据高速缓存和 64KB 紧耦合存储器。

有关更多信息，请参阅器件 TRM 的处理器和加速器一章中的 *Cortex R5F 子系统* 一节。

## 7.3 加速器和协处理器

### 7.3.1 图形处理单元 (GPU)

GPU 是区域优化型图形内核，支持 OpenGL ES 3.2 和 Vulkan 1.2。

有关更多信息，请参阅器件 TRM “处理器和加速器”一章中的“图形处理单元”一节。

### 7.3.2 视频加速器

视频加速器是 4K 编解码器，同时支持 HEVC 和 H.264 视频格式。它提供高性能编码和解码功能，分辨率高达 4K UHD，运算速度高达 300 百万像素/秒。

有关更多信息，请参阅器件 TRM “处理器和加速器”一章中的“视频加速器”一节。

## 7.4 其他子系统

### 7.4.1 双时钟比较器 (DCC)

双时钟比较器 (DCC) 用于确定应用程序执行期间时钟信号的精度。具体而言，DCC 旨在检测相对于预期时钟频率的漂移。可以根据每个应用程序的计算结果对所需精度进行编程。DCC 使用另一个输入时钟作为基准来测量可选时钟源的频率。

有关更多信息，请参阅器件 TRM 的外设一章中的双时钟比较器一节。

### 7.4.2 数据移动子系统 (DMSS)

DMSS 模块提供数据移动 (DMA) 功能，并在交叉开关模块 CBASS 交换互连与器件上的分组流架构 ( 片上网络 ) 之间起到桥接作用。

数据移动子系统 (DMSS) 由 DMA/队列管理组件和外设组成：

- 数据包 DMA (PKTDMA)
- 块复制 DMA (BCDMA)
- 环形加速器
- 数据包流接口 (PSILSS)
- 基础设施元件，如 CBASS、安全代理和中断聚合器

有关更多信息，请参阅器件 TRM 的外设章节中的数据移动架构概述一节。

### 7.4.3 存储器循环冗余校验 (MCRC)

VBUSM CRC 控制器是一个用于执行 CRC ( 循环冗余校验 ) 以验证存储系统完整性的模块。当存储器中的内容被读入 MCRC 控制器时，一个信号代表得到了内存内容。MCRC 控制器的职责是为一组数据计算信号，然后把计算过的信号与预先确定的良好的信号值相比较。MCRC 控制器提供四个通道对多个存储器并行执行 CRC 计算，并且可以在任何存储器系统上使用。

有关更多信息，请参阅器件 TRM 中外设一章的存储器循环冗余校验部分。

### 7.4.4 外设 DMA 控制器 (PDMA)

外设 DMA 是一种简单的 DMA，其架构专为满足外设的数据传输需求而设计，外设使用通过标准非相干总线结构访问的存储器映射寄存器 (MMR) 来执行数据传输。PDMA 模块靠近一个或多个需要外部 DMA 进行数据移动的外设，。

PDMA 仅负责执行与外设本身交互的数据移动事务。从给定外设读取的数据由 PDMA 源通道打包到 PSI-L 数据流中，然后将其发送到远程对等 DMSS 目标通道，然后由该通道将数据移动到存储器中。同样，远程 DMSS 源通道从存储器中获取数据，并通过 PSI-L 将其传输到对等 PDMA 目标通道，然后由 PSI-L 执行对外设的写入操作。

PDMA 架构特意采用异构结构 (DMSS + PDMA)，以适当调整系统中每个点的数据传输复杂性，以满足传入或传出的任何内容的要求。外设通常基于 FIFO，不需要超出其 FIFO 尺寸要求的多维传输，因此 PDMA 传输引擎保持简单，仅具有几个维度 ( 通常用于样本大小和 FIFO 深度 ) 、硬编码地址映射和简单的触发功能。

PDMA 内提供多个源通道和目标通道，允许同时进行多个传输操作。DMA 控制器维护每个通道的状态信息，并在通道之间采用轮询调度以共享底层 DMA 硬件。

每个支持 PDMA 的外设均配有专用状态机，用于跟踪该外设的数据发送与接收过程。

有关更多信息，请参阅器件 TRM 的外设章节中的数据移动架构概述一节。

#### 7.4.5 实时时钟 (RTC)

RTC 的基本用途是记录一天中的时间。RTC 的另一个同样重要的用途是数字版权管理。需要某种程度的防篡改，以确保简单地停止、复位或损坏 RTC 不会被忽视，以便在发生这种情况时应用程序可以从可信来源重新获取一天中的时间。

有关更多信息，请参阅器件 TRM 的外设一章中的实时时钟一节。

## 7.5 外设

### 7.5.1 千兆位以太网交换机 (CPSW3G)

3 端口千兆位以太网交换机 (CPSW3G) 子系统为器件提供以太网数据包通信，并可配置为以太网交换机。它支持两个具有可选 RGMII 和 RMII 接口的外部 10/100/1000Mbps 以太网端口以及一个内部通信端口编程接口 (CPPI) 端口。

有关更多信息，请参阅器件 TRM 的外设一章中的 **千兆位以太网交换机** 一节。

### 7.5.2 摄像头串行接口接收器 (CSI\_RX\_IF)

通过集成 CSI\_RX\_IF 模块，器件可以将视频输入从多个摄像头流式传输到内部存储器。

有关更多信息，请参阅器件 TRM 的外设一章中的 **摄像头串行接口接收器** 一节。

### 7.5.3 显示子系统 (DSS)

显示子系统 (DSS) 是灵活的多流水线子系统，支持高分辨率显示输出。DSS 包括输入流水线，提供具有透明度的多层混合，以实现动态合成。支持各种像素处理功能，例如颜色空间转换和缩放等。DSS 包括一个 DMA 引擎，允许直接访问帧缓冲区（器件系统内存）。显示输出可以无缝连接到开放式 LVDS 显示接口发送器 (OLDI0)、显示屏串行接口发送器 (DSITX0)，或者可以作为显示并行接口 (DPI) 直接驱动器件焊盘。

有关更多信息，请参阅器件 TRM 的外设一章中的 **显示子系统** 一节。

### 7.5.4 增强型捕获 (ECAP)

增强型捕获 (ECAP) 模块是一款时序外设，旨在精准捕获并测量外部信号特性，如信号周期、频率、占空比或脉冲宽度。ECAP 模块借助 32 位时间戳计数器及最多四个 32 位捕获寄存器进行工作。捕获到的数值可用于计算时序间隔、生成中断信号或触发其他外设动作。

该模块可在任一捕获事件发生时生成中断，支持绝对时间捕获与增量时间戳捕获两种模式，允许为每个捕获事件配置可编程边沿极性；且在不用于捕获功能时，可在辅助脉宽调制 (APWM) 模式下运行，生成 PWM 输出信号。ECAP 还支持还支持单次捕获模式与连续捕获模式：单次捕获模式最多可捕获四个时间戳事件，连续捕获模式则将时间戳存储在深度为四的循环缓冲区中。

这些功能使 ECAP 模块适用于速度测量、位置检测及精确输入信号监控控制等应用场景。

有关更多信息，请参阅器件 TRM 的外设一章中的 **增强型捕获 (ECAP) 模块** 一节。

### 7.5.5 错误定位器模块 (ELM)

错误定位模块 (ELM) 与通用存储器控制器 (GPMC) 配合工作，可支持 NAND 闪存的错误检测和校正。它使用 Bose - Chaudhuri - Hocquenghem (BCH) 算法处理 NAND 页读取期间生成的伴随多项式，以识别数据块内的错误位置。ELM 支持每个 512 字节块的 4 位、8 位和 16 位纠错，完成时会生成中断，并基于寄存器访问错误计数和位置数据。

有关更多信息，请参阅器件 TRM 的外设一章中的 **错误定位模块 (ELM)** 一节。

### 7.5.6 增强型脉宽调制 (EPWM)

增强型脉宽调制 (EPWM) 模块是一种高度灵活的基于定时器的外设，用于为电机控制、数字电源和通用定时应用生成精确的脉宽调制波形。

EPWM 模块支持可编程周期、占空比与相位控制，同时具备多项特性：可生成带独立上升沿和下降沿延迟控制的死区信号、提供用于故障处理的跳变区输入、配备用于与其他 EPWM 模块同步的时基同步输入/输出信号，还能生成事件以触发 CPU 中断和 ADC 转换，进而实现控制环路与波形生成之间的精确同步。

该模块的其他功能包括：通过高频载波信号实现 PWM 斩波，以降低 EMI 并提升信号质量；具备可编程事件分频功能，可对 PWM 事件触发动作的频率进行精细化控制。

有关更多信息，请参阅器件 TRM 的外设章节中的 **增强型脉宽调制 (EPWM)** 一节。

### 7.5.7 错误信令模块 (ESM)

错误信令模块 (ESM) 将整个器件中的事件和/或错误聚合到一个位置。它可以向处理器发出低优先级和高优先级中断信号，以处理事件和/或操纵 I/O 错误引脚，向外部硬件发出已发生错误的信号。因此，外部控制器能够使器件复位或使系统保持在安全、已知的状态。

有关更多信息，请参阅器件 TRM 的外设一章中的错误信令模块一节。

### 7.5.8 增强型正交编码器脉冲 (EQEP)

增强型正交编码器脉冲 (EQEP) 外设用于与旋转编码器或线性编码器输出的正交编码信号连接，广泛应用于高性能运动与位置控制系统，可提供精确的位置、方向及速度信息。

EQEP 模块支持 A 相和 B 相信号的解码，且支持用于绝对位置基准的索引信号 (QEPI)。

32 位 EQEP 模块具有用于位置测量的位置计数器和控制单元（带可编程复位功能）、用于低速测量的正交边沿捕获单元、用于实时速度测量的单位时基，以及用于检测编码器活动丢失的看门狗定时器。EQEP 模块还会在比较事件、溢出/下溢事件及索引事件发生时生成中断，支持灵活的运动控制算法。

有关更多信息，请参阅器件 TRM 的外设一章中的增强型正交编码器脉冲 (EQEP) 一节。

### 7.5.9 通用接口 (GPIO)

通用输入/输出 (GPIO) 外设提供专用的通用引脚，可以配置为输入或输出。当配置为输出时，用户可以对内部寄存器进行写入来控制输出引脚上驱动的状态。当配置为输入时，用户可以通过读取内部寄存器的状态来获取输入的状态。

一个 GPIO 模块最多支持 144 个专用信号，这些信号分为 9 个组，每组最多包含 16 个 GPIO 信号。

每个包含 16 个 GPIO 信号的组，其中断生成功能都可以被独立使能。对于每个支持中断的 GPIO 信号，可指定由上升沿和/或下降沿触发中断。

此外，GPIO 外设可在不同的事件生成模式下产生 DMA 同步事件。同时，GPIO 信号还支持置位/清零功能。

有关更多信息，请参阅器件 TRM 的外设一章中的通用接口一节。

### 7.5.10 通用存储器控制器 (GPMC)

通用存储器控制器是一个统一的存储器控制器，专用于与外部存储器器件连接，例如：

- 类似 SRAM 的异步存储器和应用特定集成电路 (ASIC) 器件
- 异步、同步和页面模式（仅在非多路复用模式下可用）突发 NOR 闪存器件
- NAND 闪存
- 伪 SRAM 器件

有关更多信息，请参阅器件 TRM 的外设一章中的通用存储器控制器一节。

### 7.5.11 全局时基计数器 (GTC)

GTC 模块是一款 64 位自由运行的递增计数器，符合 Arm®v8 系统计数器规范；当使用完整的 64 位计数器时，在器件使用寿命内不会发生溢出，且支持将可选择的计数器位输出作为推送事件。

GTC 在所有内核和外设之间提供统一的时间基准，确保时间戳记录和同步的一致性。

有关更多信息，请参阅器件 TRM 的外设一章中的全局时基计数器一节。

### 7.5.12 内部集成电路 (I2C)

集成电路 (I2C) 控制器提供本地主机 (LH)（例如 Arm）与任何通过 I<sup>2</sup>C 串行总线连接的 I<sup>2</sup>C 总线兼容设备之间的接口。连接到 I<sup>2</sup>C 总线的外部设备可以通过 2 线 I<sup>2</sup>C 接口以串行方式向 LH 设备发送和从其接收高达 8 位的数据。

每个多控制器 I<sup>2</sup>C 模块均可配置为充当目标或控制器 I<sup>2</sup>C 兼容器件。

I<sup>2</sup>C 实例可以使用 I<sup>2</sup>C 兼容漏极开路 I/O 缓冲器来实现，或使用标准推挽 I/O 缓冲器来实现。与 I<sup>2</sup>C 漏极开路 I/O 缓冲器关联的 I<sup>2</sup>C 实例可以支持 HS 模式（在 1.8V 电压下运行时数据速率高达 3.4Mbps，在 3.3V 电压下运行时数据速率限制为 400kbps）。

与标准推挽 I/O 缓冲器关联的 I<sup>2</sup>C 实例可以支持快速模式（数据速率高达 400kbps）。这些端口上使用的推挽 I/O 缓冲器的连接方式可以对漏极开路输出进行仿真。该仿真通过强制实现恒定低电平输出并禁用输出缓冲器进入高阻态来实现的。

有关更多信息，请参阅器件 TRM 的外设一章中的集成电路总线一节。

### 7.5.13 模块化控制器局域网 (MCAN)

控制器局域网 (CAN) 是一种串行通信协议，用于有效地为具有高安全性的分布式实时控制提供支持。CAN 具有较高的抗电气干扰能力以及自诊断和修复数据错误的能力。在 CAN 网络中，许多较短的信息会广播到整个网络，从而在系统的每个节点中提供数据一致性。

MCAN 模块支持传统 CAN 和 CAN FD（具有灵活数据速率的 CAN）规范。CAN FD 特性可实现高吞吐量和增加每个数据帧的有效负载。传统 CAN 和 CAN FD 器件可以在同一网络中共存，不会发生任何冲突。

CAN 和 CAN FD 器件需通过（相对于本器件而言的）外部收发器，连接至 CAN 网络的物理层。每个 MCAN 模块均支持超过 1Mbps 的灵活比特率，且符合 ISO 11898-1 : 2015 标准。

有关更多信息，请参阅器件 TRM 的外设一章中的模块化控制器局域网 (MCAN) 一节。

### 7.5.14 多通道音频串行端口 (MCASP)

MCASP 作为通用音频串行端口的功能针对各种音频应用的要求进行了优化。MCASP 模块可以在发送和接收模式下运行。MCASP 对于时分多路复用 (TDM) 流、IC 间音频 (I2S) 协议接收和发送以及元件间数字音频接口传输 (DIT) 非常有用。MCASP 可以灵活地无缝连接到 Sony/Philips 数字接口 (S/PDIF) 传输物理层元件。

尽管 MCASP 模块本身不支持元件间数字音频接口接收 (DIR) 模式（即 S/PDIF 流接收），但 MCASP 接收器的特定 TDM 模式实现允许轻松连接到外部 DIR 元件（例如，S/PDIF 到 I2S 格式转换器）。

有关更多信息，请参阅器件 TRM 的外设一章中的多通道音频串行端口一节。

### 7.5.15 多通道串行外设接口 (MCSPI)

MCSPI 是一款增强型 SPI 模块，支持多通道收发通信，且可在控制器模式与外设模式下运行。在控制器模式下，该模块最多可与四个通道连接；而在外设模式下，仅支持单个通道。

每个通道均支持两个独立的 DMA 请求（一个用于读取，一个用于写入）和一个中断，以实现高效数据传输；配备可编程起始位（末次输出停止起始插入，LOSSI 模式），以确保多通道通信中的正确成帧与同步；内置 FIFO 缓冲区，提升数据吞吐量与字访问效率；串行时钟的频率、极性与相位均支持可编程配置。

MCSPI 模块支持 SPI 字长配置，配置范围为 4 位至 32 位。此外，该模块还支持可编程移位操作，以及片选信号与外部时钟生成之间的时序控制。

有关更多信息，请参阅器件 TRM 的外设一章中的多通道串行外设接口一节。

### 7.5.16 多媒体卡安全数字 (MMCSD)

MMCSD 主机控制器提供用于连接嵌入式多媒体卡 (MMC)、安全数字 (SD) 和安全数字 IO (SDIO) 器件的接口。MMC/SD 控制器在传输层处理 MMC/SD/SDIO 协议，具体包括数据打包、添加 CRC、添加起始/结束位，以及语法正确性检查。

MMCSD 主机控制器已实现为 4 位子系统与 8 位子系统。4 位子系统支持符合 SD 物理层规范 v3.01 的可插拔 SD 卡，以及符合 SDIO 规范 v3.00 的嵌入式 SDIO 设备。8 位子系统支持符合 JEDEC eMMC 电气标准 v5.1 (JESD84-B51) 的 eMMC 设备，以及符合 SDIO 规范 v3.00 的嵌入式 SDIO 设备。

有关更多信息，请参阅器件 TRM 的外设章节中的多媒体卡安全数字 (MMCSD) 接口一节。

### 7.5.17 八进制串行外设接口 (OSPI)

八通道串行外设接口 (OSPI) 模块是一款 SPI 模块，支持以单通道、双通道、四通道或八通道方式读写外部闪存设备，且支持双倍数据速率 (DDR) 或单倍数据速率 (SDR)。该模块具有存储器映射寄存器接口，可提供直接存储器接口用于从外部闪存器件访问数据，从而简化软件要求。

该模块支持 DDR 和 DTR 协议（包括带 DQS 的八通道 DDR）、XIP（连续模式）、可编程器件大小和延迟以及写保护区域。其他特性包括双向 CRC、ECC 错误处理、可编程中断生成，以及用于连续寻址与设备边界检测的可编程数据解码器。

有关更多信息，请参阅器件 TRM 的外设一章中的八路串行外设接口 (OSPI) 一节。

### 7.5.18 计时器

通用计时器（计时器）是一个 32 位模块，支持用于周期性事件生成的计时器模式、用于外部事件精确时间戳处理的捕获模式和用于基于匹配的中断的比较模式。计时器模块支持级联两个 32 位计时器以形成一个 64 位计数器。

计时器包含一个自由运行的向上计数器，具有溢出时自动重新加载功能，可以在计数时动态读取和写入。计时器支持在发生溢出、比较和捕获事件时生成中断。所有内部计时器中断源都合并到一条模块中断线路和一条唤醒线路中，并且可以独立启用或禁用每个内部中断源。

计时器模块可使用 32768Hz 功能时钟生成 1ms 节拍。

有关更多信息，请参阅器件 TRM 的外设一章中的计时器一节。

### 7.5.19 通用异步收发器 (UART)

UART 是一种利用 DMA 通过主机 CPU 进行数据传输或中断轮询的外设。当使用 48MHz 功能时钟时，所有 UART 模块都支持 IrDA 和 CIR 模式。每个 UART 均可用于配置和与多个外部外围器件的数据交换或器件之间的处理器间通信。

UART 模块支持高达 3.6Mbps 的高速通信，收发均配备 64 字节 FIFO 缓冲区，还包含自动流控制、可配置数据格式、睡眠模式和扩展调制解调器控制信号等高级特性。该模块还支持可编程中断级别、自动波特率检测以及用于测试的内部回环功能。

有关更多信息，请参阅器件 TRM 的外设一章中的通用同步/异步接收器/发送器一节。

### 7.5.20 通用串行总线子系统 (USBSS)

通用串行总线子系统 (USBSS) 通过实现 USB 设备之间的数据传输机制，为众多消费类便携式设备提供连接解决方案。

USBSS 具有双角色器件 (DRD) 功能，能够在高速 (480Mbps)、全速 (12Mbps) 或低速 (1.5Mbps) 的主机模式下运行，以及高速 (480Mbps) 或全速 (12Mbps) 的外设模式下运行，可提供灵活的操作和集成的 VBUS 检测。该子系统符合 xHCI 1.1 规范，以实现主机控制器接口的兼容性。

有关更多信息，请参阅器件 TRM 的外设一章中的通用串行总线子系统 (USBSS) 一节。

## 8 应用、实现和布局

### 备注

以下应用部分中的信息不属于 TI 器件规格的范围，TI 不担保其准确性和完整性。TI 的客户应负责确定器件是否适用于其应用。客户应验证并测试其设计，以确保系统功能。

### 8.1 器件连接和布局基本准则

#### 8.1.1 电源

##### 8.1.1.1 电源设计

为 **AM62Px 器件供电的 PMIC** 产品概述中提供了建议用于 AM62Px 系列处理器和外设的电源管理 IC (PMIC) 及其运行详细信息。

使用建议的 PMIC 的优势列表：

- 经成本和空间优化的 PMIC 解决方案专门为 AM62Px 系列处理器供电而设计
- 为符合 AEC - Q100 标准的 AM62P-Q1 器件供电时，支持高达汽车 ASIL-B 功能安全应用
- 为 AM62P 器件供电时，支持高达 SIL-2 的功能安全工业应用
- TI 评估板上经验证的完整器件性能授权
- 出厂编程配置支持电源轨负载阶跃、电源电压精度和最大负载电流 (带裕度)
- 出厂编程配置支持 LPDDR4 存储器
- PMIC 中的集成 ADC 提供了额外的优势，可以轻松测量模拟电压 (来自温度传感器、环境光传感器等)
- 符合所有 AM62P 和 AM62P-Q1 电压和时序要求，请参阅 [节 6.5 建议运行条件](#) 和 [节 6.12.2.2 电源时序](#)

##### 8.1.1.2 配电网实施指南

[Sitara 处理器配电网：实施与分析](#) 为配电网的成功实施提供指导。这包括 PCB 叠层指导以及优化去耦电容器的选择和放置的指导。TI 仅支持遵循此应用报告中所包含的电路板设计指南的设计。

#### 8.1.2 外部振荡器

有关外部振荡器的更多信息，请参阅 [时钟规格](#) 一节。

#### 8.1.3 JTAG、仿真和跟踪

德州仪器 (TI) 支持各种扩展开发系统 (XDS™) JTAG 控制器，除了 JTAG 支持之外，还提供各种调试功能。[XDS 目标连接指南](#) 中提供了有关此信息的摘要。

有关 JTAG、仿真和跟踪布线的建议，请参阅 [仿真和跟踪接头技术参考手册](#)

#### 8.1.4 未使用的引脚

有关未使用的引脚的更多信息，请参阅 [节 5.4、引脚连接要求](#)

## 8.2 外设和接口的相关设计信息

### 8.2.1 DDR 电路板设计和布局布线指南

[AM62Ax/AM62Dx/AM62Px LPDDR4 电路板设计和布局布线指南](#)旨在为所有设计人员简化 DDR 系统的实现，并将要求提炼为一组布局和布线规则，使设计人员能够针对 TI 支持的拓扑成功实施稳健的设计。TI 仅支持遵循本文档中的指南并使用 LPDDR4 存储器的电路板设计。

### 8.2.2 eMMC HS400 电路板设计和仿真指南

要使 eMMC 以 HS400 数据传输定义的最高速率运行，对 PCB 设计而言是一项重大挑战，这需要严格遵循所提供的电路板设计和仿真指南。

应用手册 [AM62Px eMMC HS400 电路板设计和仿真指南](#)涵盖了实现 eMMC HS400 接口的指导，重点介绍信号端接、信号布线规格和电源设计，同时还提供了仿真实践，包括电路板模型提取和验证、电容器环路电感、交流阻抗和 IBIS 模型仿真。

遵循这些指南是实现可靠信号完整性与高速运行的必要条件。

### 8.2.3 OSPI/QSPI/SPI 电路板设计和布局指南

以下部分详细介绍了在连接 OSPI、QSPI 或 SPI 器件时必须遵守的 PCB 布线指南。

#### 8.2.3.1 无环回、内部 PHY 环回和内部焊盘环回

- OSPI[x]\_CLK 输出引脚必须连接到所连接的 OSPI/QSPI/SPI 器件的 CLK 输入引脚
- 从 OSPI[x]\_CLK 引脚到所连接的 OSPI/QSPI/SPI 器件 CLK 引脚 ( A 到 B ) 的信号传播延迟必须  $\leq 450\text{ps}$  ( 带状线约为 7cm , 微带线约为 8cm )
- 每个 OSPI[x]\_D[y] 和 OSPI[x]\_CSn[z] 引脚到所连接的相应 OSPI/QSPI/SPI 器件数据和控制引脚 ( E 到 F , 或 F 到 E ) 的信号传播延迟必须约等于从 OSPI[x]\_CLK 引脚到所连接 OSPI/QSPI/SPI 器件 CLK 引脚 ( A 到 B ) 的信号传播延迟
- 建议将  $50\Omega$  PCB 布线与串联端接一起使用 , 如图 8-1 所示
- 传播延迟和匹配 :
  - ( A 到 B )  $\leq 450\text{ps}$
  - ( E 到 F , 或 F 到 E ) = ( ( A 到 B )  $\pm 60\text{ps}$  )



\* 尽可能靠近 OSPI[x]\_CLK 引脚的  $0\Omega$  电阻器 (R1) 是用于微调 (如果需要) 的占位元件。

图 8-1. 无环回、内部 PHY 环回和内部焊盘环回的 OSPI 连接原理图

### 8.2.3.2 外部电路板环回

- OSPI[x]\_CLK 输出引脚必须连接到所连接的 OSPI/QSPI/SPI 器件的 CLK 输入引脚
- OSPI[x]\_LBCLKO 输出引脚必须环回 OSPI[x]\_DQS 输入引脚
- OSPI[x]\_LBCLKO 引脚到 OSPI[x]\_DQS 引脚 ( C 到 D ) 的信号传播延迟必须大约是 OSPI[x]\_CLK 引脚到所连接的 OSPI/QSPI/SPI 器件 CLK 引脚 ( A 到 B ) 的传播延迟的两倍
- 每个 OSPI[x]\_D[y] 和 OSPI[x]\_CSn[z] 引脚到所连接的相应 OSPI/QSPI/SPI 器件数据和控制引脚 ( E 到 F , 或 F 到 E ) 的信号传播延迟必须约等于从 OSPI[x]\_CLK 引脚到所连接 OSPI/QSPI/SPI 器件 CLK 引脚 ( A 到 B ) 的信号传播延迟
- 建议将  $50\Omega$  PCB 布线与串联端接一起使用 , 如图 8-2 所示
- 传播延迟和匹配 :
  - ( C 到 D ) =  $2 \times ( ( A \text{ 到 } B ) \pm 30\text{ps} )$  , 请参阅下面的例外说明。
  - ( E 到 F , 或 F 到 E ) = ( ( A \text{ 到 } B ) \pm 60\text{ps} )

#### 备注

外部板环回保持时间要求 ( 由 **OSPI0 时序要求 - PHY DDR** 模式一节中的编号为 O16 的参数定义 ) 可能大于典型 OSPI/QSPI/SPI 器件提供的保持时间。在这种情况下 , 可以减少 OSPI[x]\_LBCLKO 引脚到 OSPI[x]\_DQS 引脚 ( C 到 D ) 的传播延迟 , 以提供额外的保持时间。



OSPI\_Board\_02

\*  $0\Omega$  电阻器 (R1) 尽可能靠近 OSPI[x]\_CLK 和 OSPI[x]\_LBCLKO 引脚 , 是用于微调 ( 如果需要 ) 的占位元件。

图 8-2. 外部板环回的 OSPI 连接原理图

### 8.2.3.3 DQS (仅适用于八路 SPI 器件)

- OSPI[x]\_CLK 输出引脚必须连接到所连接的 OSPI/QSPI/SPI 器件的 CLK 输入引脚
- 所连接 OSPI/QSPI/SPI 器件的 DQS 引脚必须连接到 OSPI[x]\_DQS 引脚
- 从所连接 OSPI/QSPI/SPI 器件 DQS 引脚到 OSPI[x]\_DQS 引脚 ( D 到 C ) 的信号传播延迟必须约等于从 OSPI[x]\_CLK 引脚到所连接 OSPI/QSPI/SPI 器件 CLK 引脚 ( A 到 B ) 的信号传播延迟
- 每个 OSPI[x]\_D[y] 和 OSPI[x]\_CSn[z] 引脚到所连接的相应 OSPI/QSPI/SPI 器件数据和控制引脚 ( E 到 F , 或 F 到 E ) 的信号传播延迟必须约等于从 OSPI[x]\_CLK 引脚到所连接 OSPI/QSPI/SPI 器件 CLK 引脚 ( A 到 B ) 的信号传播延迟
- 建议将  $50\Omega$  PCB 布线与串联端接一起使用 , 如图 8-3 所示
- 传播延迟和匹配 :
  - ( D 到 C ) = ( ( A 到 B )  $\pm 30\text{ps}$  )
  - ( E 到 F , 或 F 到 E ) = ( ( A 到 B )  $\pm 60\text{ps}$  )



\* 尽可能靠近 OSPI[x]\_CLK 引脚的  $0\Omega$  电阻器 (R1) 是用于微调 (如果需要) 的占位符。

图 8-3. DQS 的 OSPI 连接原理图

### 8.2.4 USB VBUS 设计指南

USB 3.1 规范允许 VBUS 电压在正常运行时高达 5.5V，在支持“电力输送”附录时高达 20V。一些汽车应用要求最大电压为 30V。

该器件要求使用外部电阻分压器按比例缩小 VBUS 信号电压（如图 8-4 所示），这限制了施加到实际器件引脚（USB0\_VBUS）的电压。这些外部电阻器的容差应等于或小于 1%，齐纳二极管在 5V 时的漏电流应小于 100nA。



J7ES\_USB\_VBUS\_01

图 8-4. USB VBUS 检测分压器/钳位电路

USB0\_VBUS 引脚可被视为失效防护引脚，因为在器件断电时施加 VBUS 的情况下，图 8-4 中的外部电路会限制实际器件引脚的输入电流。

### 8.2.5 系统电源监测设计指南

VMON\_VSYS 引脚提供了一种监测系统电源的方法。该系统电源通常用于整个系统的单个预稳压电源，可通过外部电阻分压器电路连接到 VMON\_VSYS 引脚。通过将外部分压器输出电压与内部电压基准进行比较来监控该系统电源，当施加到 VMON\_VSYS 的电压降至内部基准电压以下时，将触发电源故障事件。在选择用于实现外部电阻分压器电路的元件值时，系统设计人员可确定实际系统电源电压跳闸点。

在设计电阻分压器电路时，设计人员必须了解导致系统电源监测跳闸点可变性的各种因素。首先要考虑的是 VMON\_VSYS 输入阈值的初始精度，其标称值为 0.45V，变化为 ±3%。建议使用具有相似热系数的精度为 1% 的电阻器来实现电阻分压器。这可更大程度地减小电阻值容差导致的可变性。还必须考虑与 VMON\_VSYS 相关的输入漏电流，因为任何流入引脚的电流都会在分压器输出上产生负载误差。当施加 0.45V 电压时，VMON\_VSYS 输入漏电流范围为 10nA 至 2.5μA。

#### 备注

电阻分压器的设计应确保在正常运行条件下，输出电压绝不超过建议运行条件部分中定义的最大值。

图 8-5 给出了一个示例，其中系统电源的标称电压为 5V，最大触发阈值为 5V - 10% 或 4.5V。

对于此示例，设计人员必须在选择电阻器值时了解哪些变量会影响最大触发阈值。在尝试设计一个在系统电源下降 10% 之前不会跳闸的分压器时，需要考虑 VMON\_VSYS 输入阈值为 0.45V + 3% 的器件。还需要考虑电阻器容差和输入泄漏的影响，但对最大触发点的影响并不明显。在选择会产生最大触发电压的元件值时，系统设计人员必须考虑以下情况：R1 的值为 1% 低、R2 的值为 1% 高，再加上 VMON\_VSYS 引脚的输入漏电流为 2.5μA。当采用 R1 = 4.81kΩ 且 R2 = 40.2kΩ 的电阻分压器时，产生的最大触发阈值为 4.517V。

一旦选择了满足上述最大触发电压的元件值，系统设计人员就可以通过计算施加的电压来确定最小触发电压，该电压可在 R1 的值为 1% 高、R2 的值为 1% 低且输入漏电流为 10nA 或零时产生 0.45V - 3% 的输出电压。使用零输入漏电流和上面给出的电阻器值，结果为最小触发阈值 4.013V。

该示例演示了一个范围为 4.013V 至 4.517V 的系统电源电压跳闸点。当 VMON\_VSYS 输入漏电流为  $2.5\mu\text{A}$  时，该范围内约 250mV 是通过  $\pm 3\%$  的 VMON\_VSYS 输入阈值精度引入的，约 150mV 是通过  $\pm 1\%$  的电阻容差引入的，约 100mV 是通过负载误差引入的。

当系统电源为 4.5V 时，该示例中选择的电阻值会通过电阻分压器产生大约  $100\mu\text{A}$  的偏置电流。通过将流经电阻分压器的偏置电流增大至大约  $1\text{mA}$ ，可将上述  $100\text{mV}$  的负载误差降低至大约  $10\text{mV}$ 。因此，系统设计人员在选择元件值时需要考虑电阻分压器偏置电流与负载误差之间的关系。

由于 VMON\_VSYS 具有极小的迟滞和对瞬态的高带宽响应，系统设计人员还必须考虑在分压器输出端实现噪声滤波器。这可通过在 R1 上安装一个电容器来实现，如图 8-5 所示。然而，系统设计人员必须根据系统电源噪声和对瞬态事件的预期响应来确定此滤波器的响应时间。



图 8-5. 系统电源监测分压器电路

VMON\_1P8\_SOC 引脚提供了一种监控外部 1.8V 电源的方法。该引脚必须直接连接到各自的电源。SoC 内部为这些引脚的每一个都实现了一个具有软件控制的内部电阻分压器。软件可以对每个内部电阻分压器进行编程，以创建适当的欠压和过压中断。

VMON\_3P3\_SOC 引脚提供了一种监控外部 3.3V 电源的方法。该引脚必须直接连接到各自的电源。SoC 内部为这些引脚的每一个都实现了一个具有软件控制的内部电阻分压器。软件可以对每个内部电阻分压器进行编程，以创建适当的欠压和过压中断。

### 8.2.6 高速差分信号布线指南

[高速接口布局布线指南](#)提供了如何为高速差分信号成功布线的指导。其中包括 PCB 堆叠和材料指导以及布线偏移、长度和间距限制。TI 仅支持遵循此应用手册中所包含的电路板设计指南的设计。

### 8.2.7 散热解决方案指导

[DSP 和 ARM 应用处理器热设计指南](#)为包含此器件的系统设计提供了如何成功实施散热解决方案的指导。本文档提供了与散热解决方案相关的常见术语和方法的背景信息。TI 仅支持遵循此应用手册中所包含的系统设计指南的设计。

## 8.3 时钟布线指南

### 8.3.1 振荡器路由

在设计印刷电路板时：

- 将所有晶体电路元件尽可能靠近相应的器件引脚放置。
- 在 PCB 的外层布置晶体电路布线，并尽量缩短布线长度，以减少寄生电容并尽可能减少其他信号的串扰。
- 在 PCB 的相邻层上放置一个连续的接地平面，使其位于所有晶体电路元件和晶体电路布线的下方。
- 在晶体电路元件周围布设接地防护，以屏蔽在与晶体电路布线布置在同一层上的所有相邻信号。插入多个过孔以拼接地防护，使其没有任何末端接残桩。
- 在 MCU\_OSC0\_XI 和 MCU\_OSC0\_XO 信号之间布置接地防护，以使 MCU\_OSC0\_X0 信号和 MCU\_OSC0\_XI 信号相互屏蔽。插入多个过孔以拼接地防护，使其没有任何末端接残桩。
- 如果在 PCB 的不同层上单独实现，则将所有晶体电路接地连接和接地防护连接直接连接到相邻层的接地平面和器件的 VSS 接地平面。

#### 备注

在 MCU\_OSC0\_XI 和 MCU\_OSC0\_XO 信号之间实现接地防护对于尽可能减小两个信号之间的分流电容至关重要。在这两个信号间不存在接地防护的情况下，将这两个信号彼此相邻布置会有效地降低振荡器放大器的增益，进而降低其启动振荡的能力。



图 8-6. MCU\_OSC0 PCB 要求

## 9 器件和文档支持

### 9.1 器件命名规则

为了指出产品开发周期所处的阶段，TI 为所有微处理器 (MPU) 和支持工具的产品型号分配了前缀。每个器件都具有以下三个前缀中的其中一个：X、P 或 null ( 无前缀 ) ( 例如，AM62P54CVMSIAMHRQ1 )。德州仪器 (TI) 为其支持工具推荐使用三种可能的前缀指示符中的两个：TMDX 和 TMDS。这些前缀代表了产品开发的发展阶段，即从工程原型 (TMDX) 直到完全合格的生产器件和工具 (TMDS)。

器件开发进化流程：

**X** 试验器件不一定代表最终器件的电气规范标准，并且可能不使用生产组装流程。

**P** 原型器件不一定是最终器件模型，并且不一定符合最终电气标准规范。

**无** 完全合格的芯片模型的生产版本。

支持工具开发演变流程：

**TMDX** 还未经德州仪器 (TI) 完整内部质量测试的开发支持产品。

**TMDS** 完全合格的开发支持产品。

X 和 P 器件和 TMDX 开发支持工具在供货时附带如下免责条款：

“开发的产品用于内部评估用途。”

生产器件和 TMDS 开发支持工具已进行完全特性描述，并且器件的质量和可靠性已经完全论证。TI 的标准保修证书适用。

预测显示原型器件 (X 或者 P) 的故障率大于标准生产器件。由于这些器件的预期最终使用故障率仍未确定，故德州仪器 (TI) 建议请勿将这些器件用于任何生产系统。请仅使用合格的生产器件。

如需 AMH 封装类型的 AM62Px 器件的可订购器件型号，请参阅本文档的封装选项附录、访问 TI 网站 ([ti.com](http://ti.com)) 或联系您的 TI 销售代表。

### 9.1.1 标准封装编号法

#### 备注

某些器件的器件封装顶部的表面可能有一个圆形标识，该标识是生产测试过程中产生的。此外，一些器件的封装基板颜色也可能因基板制造商的原因而有所不同。这些差异只在表面显示，不会影响可靠性。



A. 左图仅适用于 TMX (SR1.0) 器件标识/符号。

图 9-1. 器件印刷参考 [SR1.0 (左)、SR1.1 和更高版本 (右)]

### 9.1.2 器件命名约定

表 9-1. 命名规则说明

| 字段参数                                                                                | 字段说明                              | 值                 | 说明                                                       |
|-------------------------------------------------------------------------------------|-----------------------------------|-------------------|----------------------------------------------------------|
| TI                                                                                  | 器件制造商                             | TI                | 德州仪器 (TI)                                                |
| a                                                                                   | 器件演变阶段                            | X                 | 原型                                                       |
|                                                                                     |                                   | P                 | 预量产 (生产测试流程, 无可靠性数据)                                     |
|                                                                                     |                                   | 空白 <sup>(1)</sup> | 量产                                                       |
| BBBBBBBB                                                                            | 基本生产器件型号                          | AM62P54           |                                                          |
|                                                                                     |                                   | AM62P52           | 请参阅 <a href="#">器件比较</a>                                 |
|                                                                                     |                                   | AM62P34           |                                                          |
|                                                                                     |                                   | AM62P32           |                                                          |
| r                                                                                   | 器件修订版本 <sup>(2)</sup>             | A                 | SR1.0/AMH1.0                                             |
|                                                                                     |                                   | B                 | SR1.1/AMH1.0                                             |
|                                                                                     |                                   | C                 | SR1.2/AMH1.1                                             |
| Z                                                                                   | 器件速度等级                            | O                 |                                                          |
|                                                                                     |                                   | S                 |                                                          |
|                                                                                     |                                   | T                 | 请参阅 <a href="#">器件速度等级表</a>                              |
|                                                                                     |                                   | U                 |                                                          |
|                                                                                     |                                   | V                 |                                                          |
| f                                                                                   | 功能<br>(请参阅 <a href="#">器件比较</a> ) | G                 | 进制                                                       |
|                                                                                     |                                   | M                 | G 支持的特性以及多媒体 JPEG 编码器和显示子系统                              |
| Y                                                                                   | 安全性/功能安全                          | 1 至 9             | 使用虚拟密钥进行保护/无功能安全                                         |
|                                                                                     |                                   | H 至 R             | 使用生产密钥进行保护/无功能安全                                         |
|                                                                                     |                                   | S 至 Z             | 使用生产密钥进行保护/功能安全                                          |
| t                                                                                   | 温度 <sup>(3)</sup>                 | I                 | -40°C 至 125°C - 工业和汽车 (请参阅 <a href="#">建议运行条件</a> )      |
| Q1                                                                                  | 汽车级指示符                            | Q1                | 通过汽车认证 (AEC - Q100), eMMC (8 位), 最高支持高达 HS400 (在 MMC0 上) |
|                                                                                     |                                   | 空白 <sup>(1)</sup> | 标准, eMMC (8 位), 最高支持 HS200 (在 MMC0 上)                    |
|  | 2D 条形码                            | 不确定               |                                                          |
|                                                                                     |                                   | 空白 <sup>(1)</sup> | 可选 2D 条形码, 提供其他器件信息                                      |
| XXXXXXX                                                                             |                                   |                   | 批次追踪代码 (LTC)                                             |
| YYY                                                                                 |                                   |                   | 生产代码; 仅供 TI 使用                                           |
| PPP                                                                                 | 封装符号                              | AMH               | FCBGA (466)                                              |
| ●                                                                                   |                                   |                   | 引脚 1 符号                                                  |

(1) 符号或器件型号中的空白将折叠显示, 以防字符间存在间隙。

(2) SR<Major.Minor> 表示器件修订版本, AMH <Major.Minor> 表示 AMH 封装修订版本

(3) 适用于器件最高结温。

## 9.2 工具与软件

以下开发工具支持针对 TI 嵌入式处理平台进行开发：

### 开发工具

**Code Composer Studio™ 集成开发环境** Code Composer Studio (CCS) 集成开发环境 (IDE) 是支持 TI 微控制器和嵌入式处理器产品系列的开发环境。Code Composer Studio 包含一整套用于开发和调试嵌入式应用的工具。该工具包含优化的 C/C++ 编译器、源代码编辑器、工程构建环境、调试程序、分析器以及多种其他功能。直观的 IDE 提供了一个单一用户界面，可帮助用户完成应用开发流程的每个步骤。熟悉的工具和界面让用户能够比以往更快地上手。Code Composer Studio 将 Eclipse® 软件框架的优势和 TI 高级嵌入式调试功能相结合，为嵌入式开发人员提供了一种极具吸引力且功能丰富的开发环境。

**SysConfig 工具** 系统配置工具提供可简化器件配置的图形用户界面 (GUI)。该工具旨在简化硬件和软件配置挑战，从而加速软件开发。SysConfig 可作为 Code Composer Studio™ 集成开发环境的一部分以及作为独立应用提供。此外，可以通过访问 [TI 开发人员专区](#)，在云中运行 SysConfig。

SysConfig 支持开发人员配置引脚、外设和其他元件，并自动检测、提示和解决冲突，从而加快软件开发进程。此外，时钟树工具还提供了器件时钟连接的可视化实现。

SysConfig 工具可生成输出 C 头文件/代码文件，这些文件可导入软件开发套件 (SDK)，使客户能够根据特定硬件要求配置其软件。

有关处理器平台开发支持工具的完整列表，请访问德州仪器 (TI) 网站 [www.ti.com.cn](http://www.ti.com.cn)。有关价格和供货情况的信息，请联系最近的 TI 现场销售办事处或授权分销商。

## 9.3 文档支持

要接收文档更新通知，请导航至 [ti.com](#) 上的器件产品文件夹。点击 [通知](#) 进行注册，即可每周接收产品信息更改摘要。有关更改的详细信息，请查看任何已修订文档中包含的修订历史记录。

以下文档对 AM62Px 器件进行了介绍。

### 技术参考手册

**AM62Px Sitara™ 处理器技术参考手册**：详述了 AM62Px 系列器件中每个外设和子系统的集成、环境、功能说明和编程模型。

### 勘误

**AM62Px Sitara™ 处理器器件勘误表**：说明了针对器件功能技术规格的已知例外情况。

## 9.4 支持资源

[TI E2E™ 中文支持论坛](#)是工程师的重要参考资料，可直接从专家处获得快速、经过验证的解答和设计帮助。搜索现有解答或提出自己的问题，获得所需的快速设计帮助。

链接的内容由各个贡献者“按原样”提供。这些内容并不构成 TI 技术规范，并且不一定反映 TI 的观点；请参阅 TI 的[使用条款](#)。

## 9.5 商标

Sitara™, XDS™, Code Composer Studio™, and TI E2E™ are trademarks of Texas Instruments.

Android™ is a trademark of Google LLC.

MPCore™, Neon™, and CoreSight™ are trademarks of Arm Limited (or its subsidiaries) in the US and/or elsewhere.

Arm®, Cortex®, and TrustZone® are registered trademarks of Arm Limited (or its subsidiaries) in the US and/or elsewhere.

MIPI® is a registered trademark of Mobil Industry Processor Interface Alliance.

安全数字® and SD® are registered trademarks of SD Card Association.

Linux® is a registered trademark of Linus Torvalds.

Eclipse® is a registered trademark of Eclipse Foundation AISBL.

所有商标均为其各自所有者的财产。

## 9.6 静电放电警告



静电放电 (ESD) 会损坏这个集成电路。德州仪器 (TI) 建议通过适当的预防措施处理所有集成电路。如果不遵守正确的处理和安装程序，可能会损坏集成电路。

ESD 的损坏小至导致微小的性能降级，大至整个器件故障。精密的集成电路可能更容易受到损坏，这是因为非常细微的参数更改都可能会导致器件与其发布的规格不相符。

## 9.7 术语表

### TI 术语表

本术语表列出并解释了术语、首字母缩略词和定义。

## 10 修订历史记录

### Changes from AUGUST 22, 2025 to OCTOBER 24, 2025 (from Revision B (AUGUST 2025) to Revision C (OCTOBER 2025))

|                                                                                                                                                                                    | <b>Page</b> |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|
| • 通篇：将文档产品状态从“预告信息”更改为“量产数据” .....                                                                                                                                                 | 1           |
| • ( 器件比较 )：添加了指示 GTC 支持的行 .....                                                                                                                                                    | 7           |
| • ( UART1 信号说明 )：更正了 UART1_DCDn 的说明 .....                                                                                                                                          | 71          |
| • ( 连接要求 )：更新了 CSIO 焊球的连接要求说明，明确了未使用全部四条通道时的连接要求 .....                                                                                                                             | 75          |
| • ( 连接要求 )：更新了 DSIO 焊球的连接要求说明，明确了未使用全部四条通道时的连接要求 .....                                                                                                                             | 75          |
| • ( 规格 )：删除了初步规格注释 .....                                                                                                                                                           | 79          |
| • ( 功耗摘要 )：添加了“功耗估算工具”用户指南的链接 .....                                                                                                                                                | 84          |
| • ( 热阻特性 )：添加的注释 .....                                                                                                                                                             | 92          |
| • (CPTS)：更新了时序表下方所引用的 TRM 部分名称 .....                                                                                                                                               | 128         |
| • ( ECAP - 时序要求和开关特性 )：更新了表注 1 中引用的时钟源 .....                                                                                                                                       | 133         |
| • ( EPWM - 时序要求和开关特性 )：更新了表注 1 中引用的时钟源 .....                                                                                                                                       | 136         |
| • ( EQEP - 时序要求 )：更新了表注 1 中引用的时钟源 .....                                                                                                                                            | 138         |
| • ( GPMC 和 NOR 闪存时序要求 - 同步模式 )：删除了 GPMC_FCLK=100MHz 的列时序值及 GPMC_FCLK=133MHz 对应的 not_div_by_1_mode 时序值。简化了几个参数说明。此外删除了两条表注：一条关于 GPMC_FCLK 选择的寄存器配置，另一条关于 div_by_1_mode 的寄存器配置 ..... | 140         |
| • ( GPMC 和 NOR 闪存开关特性 - 同步模式 )：删除了 GPMC_FCLK=100MHz 的列时序值及 GPMC_FCLK=133MHz 对应的 not_div_by_1_mode 时序值。简化了几个参数说明。将参数 F3 和 F11 中的时序变量更改为“D”。从 F15 和 F17 参数中删除了“J”时序变量。更新了表注 .....    | 140         |
| • ( GPMC 和 NOR 闪存时序要求 - 异步模式 )：删除了 MODE 列和描述 div_by_1_mode 的寄存器配置的表注。为参数 FA21 添加了正确的表注 .....                                                                                       | 148         |
| • ( GPMC 和 NOR 闪存开关特性 - 异步模式 )：删除了 MODE 列和冗余行。还删除了描述 div_by_1_mode 的寄存器配置的表注 .....                                                                                                 | 148         |
| • ( GPMC 和 NAND 闪存时序要求 - 异步模式 )：删除了 MODE 列和描述 div_by_1_mode 的寄存器配置的表注 .....                                                                                                        | 155         |
| • ( GPMC 和 NAND 闪存开关特性 - 异步模式 )：删除了 MODE 列和描述 div_by_1_mode 的寄存器配置的表注。为时序变量 B、C、D、E、F、G、H、I、K、L 和 M 添加了表注和相关参考链接 .....                                                             | 155         |
| • (I2C)：更改了支持的速度和异常说明，以便根据 IO 缓冲器类型而非 I2C 端口实例对其进行整理 .....                                                                                                                         | 158         |
| • (MCAN)：更新了时序表下 TRM 部分的参考名称 .....                                                                                                                                                 | 159         |
| • ( 详细说明 - A53SS )：增加了关于器件支持的 A53SS 特性的说明 .....                                                                                                                                    | 208         |
| • ( 详细说明 - DMSS )：为 TRM 添加了参考资料，以确保与数据手册中其他章节的结构和格式保持一致 .....                                                                                                                      | 210         |
| • ( 详细说明 - PDMA )：增加了有关器件支持的 PDMA 特性的说明 .....                                                                                                                                      | 210         |
| • ( 详细说明 - CPSW3G )：增加了关于器件支持的 CPSW3G 特性的说明 .....                                                                                                                                  | 212         |
| • ( 详细说明 - ECAP )：增加了关于器件支持的 ECAP 特性的说明 .....                                                                                                                                      | 212         |
| • ( 详细说明 - ELM )：添加了有关器件支持的 ELM 功能的说明 .....                                                                                                                                        | 212         |
| • ( 详细描述 - EPWM )：增加了关于器件支持的 EPWM 特性的说明 .....                                                                                                                                      | 212         |
| • ( 详细说明 - EQEP )：增加了关于器件支持的 EQEP 特性的说明 .....                                                                                                                                      | 213         |
| • ( 详细说明 - GPIO )：增加了有关器件支持的 GPIO 特性的说明 .....                                                                                                                                      | 213         |
| • ( 详细说明 - GTC )：增加了有关器件支持的 GTC 特性的说明 .....                                                                                                                                        | 213         |
| • ( 详细说明 - I2C )：更新了第一句，以确保与数据手册中其他章节的结构和格式保持一致，并更新了 I/O 缓冲器的引用 .....                                                                                                              | 213         |
| • ( 详细说明 - MCAN )：增加了有关器件支持的 MCAN 特性的说明 .....                                                                                                                                      | 214         |
| • ( 详细说明 - McASP )：删除了第一句，以确保与文档中其他部分的结构和格式相一致 .....                                                                                                                               | 214         |
| • ( 详细说明 - MCSPI )：增加了关于器件支持的 MCSPI 特性的说明 .....                                                                                                                                    | 214         |
| • ( 详细说明 - MMCSD )：增加了关于器件支持的 MMCSD 特性的说明 .....                                                                                                                                    | 214         |

---

|                                                                      |     |
|----------------------------------------------------------------------|-----|
| • ( 详细说明—OSPI ) : 增加了关于器件支持的 OSPI 特性的说明。 .....                       | 215 |
| • ( 详细说明 - 计时器 ) : 添加了有关器件支持的计时器特性的阐述.....                           | 215 |
| • ( 详细说明—UART ) : 增加了有关器件支持的 UART 特性的说明.....                         | 215 |
| • ( 详细说明 - USBSS ) : 添加了有关该器件支持的 USBSS 功能的阐述.....                    | 215 |
| • ( eMMC HS400 电路板设计和仿真指南 ) : 新增了新的部分.....                           | 217 |
| • ( 器件命名约定 ) : 将器件版本 C 从 “SR1.1 / AMH1.1” 更改为 “SR1.2 / AMH1.1” ..... | 226 |
| • ( 工具与软件 ) : 添加了有关 SysConfig 功能的说明.....                             | 227 |

---

## 11 机械、封装和可订购信息

### 11.1 封装信息

以下页面包含机械、封装和可订购信息。这些信息是指定器件可用的最新数据。数据如有变更，恕不另行通知，且不会对此文档进行修订。有关此数据表的浏览器版本，请查阅左侧的导航栏。

**PACKAGING INFORMATION**

| Orderable part number | Status<br>(1) | Material type<br>(2) | Package   Pins    | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|-----------------------|---------------|----------------------|-------------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| AM62P34CSMSIAMHRQ1    | Active        | Production           | FCBGA (AMH)   466 | 250   LARGE T&R       | -           | Call TI                              | Level-3-250C-168 HR               | -40 to 125   | 34CSMSI Q1          |
| AM62P52CSMSIAMHRQ1    | Active        | Production           | FCBGA (AMH)   466 | 250   LARGE T&R       | -           | Call TI                              | Level-3-250C-168 HR               | -40 to 125   | 52CSMSI Q1          |
| AM62P52CVMHIAMHR      | Active        | Production           | FCBGA (AMH)   466 | 250   LARGE T&R       | -           | Call TI                              | Level-3-250C-168 HR               | -40 to 125   | 52CVMHI             |
| AM62P54CVMHIAMHR      | Active        | Production           | FCBGA (AMH)   466 | 250   LARGE T&R       | -           | Call TI                              | Level-3-250C-168 HR               | -40 to 125   | 54CVMHI             |
| AM62P54CVMSIAMHRQ1    | Active        | Production           | FCBGA (AMH)   466 | 250   LARGE T&R       | -           | Call TI                              | Level-3-250C-168 HR               | -40 to 125   | 54CVMSI Q1          |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

**OTHER QUALIFIED VERSIONS OF AM62P, AM62P-Q1 :**

- Catalog : [AM62P](#)
- Automotive : [AM62P-Q1](#)

NOTE: Qualified Version Definitions:

- Catalog - TI's standard catalog product
- Automotive - Q100 devices qualified for high-reliability automotive applications targeting zero defects

## PACKAGE OUTLINE

**AMH0466A**



## **FCBGA - 2.397 mm max height**

## BALL GRID ARRAY



4229396/C 12/2024

## NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
  2. This drawing is subject to change without notice.

# EXAMPLE BOARD LAYOUT

AMH0466A

FCBGA - 2.397 mm max height

BALL GRID ARRAY



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE:6X



SOLDER MASK DETAILS  
NOT TO SCALE

4229396/C 12/2024

NOTES: (continued)

- Final dimensions may vary due to manufacturing tolerance considerations and also routing constraints.  
For more information, see Texas Instruments literature number SPRU811 ([www.ti.com/lit/spru811](http://www.ti.com/lit/spru811)).

# EXAMPLE STENCIL DESIGN

AMH0466A

FCBGA - 2.397 mm max height

BALL GRID ARRAY



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL  
SCALE: 6X

4229396/C 12/2024

NOTES: (continued)

4. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release.

## 重要通知和免责声明

TI“按原样”提供技术和可靠性数据（包括数据表）、设计资源（包括参考设计）、应用或其他设计建议、网络工具、安全信息和其他资源，不保证没有瑕疵且不做出任何明示或暗示的担保，包括但不限于对适销性、与某特定用途的适用性或不侵犯任何第三方知识产权的暗示担保。

这些资源可供使用 TI 产品进行设计的熟练开发人员使用。您将自行承担以下全部责任：(1) 针对您的应用选择合适的 TI 产品，(2) 设计、验证并测试您的应用，(3) 确保您的应用满足相应标准以及任何其他安全、安保法规或其他要求。

这些资源如有变更，恕不另行通知。TI 授权您仅可将这些资源用于研发本资源所述的 TI 产品的相关应用。严禁以其他方式对这些资源进行复制或展示。您无权使用任何其他 TI 知识产权或任何第三方知识产权。对于因您对这些资源的使用而对 TI 及其代表造成的任何索赔、损害、成本、损失和债务，您将全额赔偿，TI 对此概不负责。

TI 提供的产品受 [TI 销售条款](#)、[TI 通用质量指南](#) 或 [ti.com](#) 上其他适用条款或 TI 产品随附的其他适用条款的约束。TI 提供这些资源并不会扩展或以其他方式更改 TI 针对 TI 产品发布的适用的担保或担保免责声明。除非德州仪器 (TI) 明确将某产品指定为定制产品或客户特定产品，否则其产品均为按确定价格收入目录的标准通用器件。

TI 反对并拒绝您可能提出的任何其他或不同的条款。

版权所有 © 2025，德州仪器 (TI) 公司

最后更新日期：2025 年 10 月