

# ADC32RF72 双通道 1.5GSPS 16 位射频采样 ADC

## 1 特性

- 16 位双通道 1.5GSPS ADC
- 噪声频谱密度 :  $-163.7\text{dBFS/Hz}$
- 热噪声 :  $75.6\text{dBFS}$
- 噪声系数 :  $14.4\text{dB}$
- 单核 (非交错) ADC 架构
- 孔径抖动 :  $40\text{fs}$
- 经缓冲的模拟输入
- 满量程输入 :  $1.44\text{Vpp}$  ( $4.1\text{dBm}$ )
- 全功率输入带宽 (-3dB) :  $1.8\text{GHz}$
- 超低近端残留相位噪声 :
  - $-140\text{dBc/Hz}$  (  $1\text{GHz}$ 、 $10\text{kHz}$  偏移 )
- 频谱性能 ( $f_{IN} = 1\text{GHz}$ ,  $-1\text{dBFS}$ ) :
  - SNR<sub>flat</sub> :  $72.1\text{dBFS}$
  - HD2、3 :  $68\text{dBc}$
  - 非 HD2、3 :  $93\text{dBFS}$
- 192 抽头/通道可编程 FIR 均衡器滤波器
- 12 位小数延迟滤波器
- 数字下变频器 (DDC)
  - 多达 8 个 DDC
  - 复杂输出 : /2、/3、/4、/5 至 /32768 抽取
  - 48 位 NCO 相位同调跳频
  - 快速跳频 :  $< 1\mu\text{s}$
- JESD204B/C 串行数据接口
  - 最大通道速率 :  $24.75\text{Gbps}$
- 误码率 (CER) :  $1\text{E}-15$  错误/样本
- 功耗 :  $1.5\text{W}/\text{通道}$  ( $1.5\text{GSPS}$ )

## 2 应用

- 相控阵雷达
- 晶圆检查
- 频谱分析仪
- 软件定义无线电 (SDR)
- 电子战
- 高速数字转换器
- 电缆基础设施
- 通信基础设施

## 3 说明

ADC32RF72 是一款 16 位、1.5GSPS (非交错)、双通道模数转换器 (ADC)。该器件旨在实现超高信噪比 (SNR)，并提供  $-163.7\text{dBFS/Hz}$  的噪声频谱密度。使用内部均值计算模式时，NSD 可以改善至低至  $-166.2\text{dBFS/Hz}$ 。缓冲模拟输入支持  $50\Omega$ 、 $100\Omega$  和  $200\Omega$  的可编程内部端接阻抗，全功率输入带宽为  $1.8\text{GHz}$  (-3dB)。除了 IN0，该器件还允许用户从 IN1/2/3 中选择一个输入。

该器件包含多种数字处理功能，例如用于均衡的 192 抽头/通道可编程 FIR 滤波器、12 位小数延迟滤波器和多个数字下变频器 (DDC)。有八个 DDC 支持 /2、/3 和 /5 的抽取因子，最高可达 /32768。48 位 NCO 支持相位同调跳频。

ADC32RF72 支持 JESD204B/C 串行数据接口，具有高达  $24.75\text{Gbps}$  的接口速率。高能效 ADC 架构在  $1.5\text{GspS}$  时的功耗为  $1.5\text{W}/\text{通道}$ ，并以较低的采样率提供功率调节。

### 封装信息

| 器件型号      | 封装 <sup>(1)</sup> | 封装尺寸 <sup>(2)</sup> |
|-----------|-------------------|---------------------|
| ADC32RF72 | FCCSP             | 13.8mm x 13.8mm     |

(1) 有关更多信息，请参阅节 11。

(2) 封装尺寸 (长 × 宽) 为标称值，并包括引脚 (如适用)。

### 器件比较

| 器件型号      | 通道数 |
|-----------|-----|
| ADC32RF72 | 2   |
| ADC34RF72 | 4   |



方框图



本资源的原文使用英文撰写。为方便起见，TI 提供了译文；由于翻译过程中可能使用了自动化工具，TI 不保证译文的准确性。为确认准确性，请务必访问 [ti.com](http://ti.com) 参考最新的英文版本 (控制文档)。

## 内容

|                  |           |                       |    |
|------------------|-----------|-----------------------|----|
| <b>1 特性</b>      | <b>1</b>  | 7.4 器件功能模式            | 55 |
| <b>2 应用</b>      | <b>1</b>  | 7.5 编程                | 57 |
| <b>3 说明</b>      | <b>1</b>  | <b>8 应用和实施</b>        | 59 |
| <b>4 引脚配置和功能</b> | <b>3</b>  | 8.1 应用信息              | 59 |
| <b>5 规格</b>      | <b>7</b>  | 8.2 典型应用：频谱分析仪        | 59 |
| 5.1 绝对最大额定值      | 7         | 8.3 典型应用：时间域数字转换器     | 62 |
| 5.2 ESD 等级       | 7         | 8.4 初始化设置             | 64 |
| 5.3 建议运行条件       | 7         | 8.5 电源相关建议            | 65 |
| 5.4 热性能信息        | 8         | 8.6 布局                | 66 |
| 5.5 电气特性 - 功耗    | 8         | <b>9 器件和文档支持</b>      | 68 |
| 5.6 电气特性 - 直流规格  | 9         | 9.1 文档支持              | 68 |
| 5.7 电气特性 - 交流规格  | 10        | 9.2 接收文档更新通知          | 68 |
| 5.8 时序要求         | 11        | 9.3 支持资源              | 68 |
| 5.9 典型特性         | 12        | 9.4 商标                | 68 |
| <b>6 参数测量信息</b>  | <b>18</b> | 9.5 静电放电警告            | 68 |
| <b>7 详细说明</b>    | <b>19</b> | 9.6 术语表               | 68 |
| 7.1 概述           | 19        | <b>10 修订历史记录</b>      | 68 |
| 7.2 功能方框图        | 19        | <b>11 机械、封装和可订购信息</b> | 68 |
| 7.3 特性说明         | 20        |                       |    |

## 4 引脚配置和功能

|   | 1              | 2       | 3            | 4           | 5              | 6       | 7              | 8         | 9         | 10        | 11        | 12        | 13     | 14      | 15          | 16         | 17             |   |
|---|----------------|---------|--------------|-------------|----------------|---------|----------------|-----------|-----------|-----------|-----------|-----------|--------|---------|-------------|------------|----------------|---|
| A | GND            | STX5N   | STX5P        | STX6N       | STX6P          | GND     | STX7N          | STX7P     | GND       | STX3P     | STX3N     | GND       | STX2P  | STX2N   | STX1P       | STX1N      | GND            | A |
| B | STX4P          | GND     | AVDD12       | AVDD12      | AVDD12         | AVDD12  | AVDD12         | AVDD12    | AVDD12    | AVDD12    | AVDD12    | AVDD12    | AVDD12 | AVDD12  | AVDD12      | GND        | STX0P          | B |
| C | STX4N          | GPIO15  | LVDS29N      | LVDS26N     | LVDS23N        | LVDS21N | LVDS18N        | DVDD09    | JESDCLKN  | GND       | LVDS2N    | LVDS5N    | LVDS7N | LVDS10N | LVDS13N     | GPIO22     | STX0N          | C |
| D | GND            | GPIO16  | LVDS29P      | LVDS26P     | LVDS23P        | LVDS21P | LVDS18P        | DVDD09    | JESDCLKP  | GND       | LVDS2P    | LVDS5P    | LVDS7P | LVDS10P | LVDS13P     | GPIO23     | GND            | D |
| E | LVDS<br>DCLK1P | LVDS31N | LVDS28N      | LVDS25N     | LVDS22N        | LVDS20N | LVDS17N        | DVDD09    | AVDD18    | GND       | LVDS1N    | LVDS4N    | LVDS6N | LVDS9N  | LVDS12N     | LVDS15N    | LVDS<br>DCLK0P | E |
| F | LVDS<br>DCLK1N | LVDS31P | LVDS28P      | LVDS25P     | LVDS22P        | LVDS20P | LVDS17P        | DVDD09    | AVDD12    | GND       | LVDS1P    | LVDS4P    | LVDS6P | LVDS9P  | LVDS12P     | LVDS15P    | LVDS<br>DCLK0N | F |
| G | LVDS<br>FCLK1P | LVDS30N | LVDS27N      | LVDS24N     | GND            | LVDS19N | LVDS16N        | DVDD09    | GND       | GND       | LVDS0N    | LVDS3N    | GND    | LVDS8N  | LVDS11N     | LVDS14N    | LVDS<br>FCLK0P | G |
| H | LVDS<br>FCLK1N | LVDS30P | LVDS27P      | LVDS24P     | AVDD18         | LVDS19P | LVDS16P        | DVDD09    | GND       | GND       | LVDS0P    | LVDS3P    | AVDD18 | LVDS8P  | LVDS11P     | LVDS14P    | LVDS<br>FCLK0N | H |
| J | <u>RESET</u>   | GPIO12  | GPIO9        | <u>SYNC</u> | NC             | GND     | GND            | DVDD09    | GND       | GND       | GND       | GND       | AVDD18 | NC      | GPIO3       | <u>SEN</u> | GPIO19         | J |
| K | NC             | GPIO13  | GPIO10       | GPIO1       | NC             | GND     | GND            | DVDD09    | GND       | GND       | GND       | GND       | DVDD09 | NC      | SCLK        | GPIO17     | GPIO20         | K |
| L | NC             | GPIO14  | <u>SDOUT</u> | GPIO8       | AVDD<br>GPIO18 | DVDD09  | DVDD09         | DVDD09    | DVDD09    | DVDD09    | DVDD09    | DVDD09    | DVDD09 | GPIO2   | <u>SDIO</u> | GPIO18     | GPIO21         | L |
| M | GND            | GND     | AVDD12       | AVDD12      | GND            | AVDD18  | GND            | AVDD12    | GND       | GND       | AVDD12    | GND       | AVDD18 | AVDD12  | AVDD12      | GND        | GND            | M |
| N | AVDD18         | GND     | AVDD12       | AVDD12      | GND            | AVDD18  | TIME<br>STAMPP | AVDD12    | GND       | GND       | AVDD12    | GND       | AVDD18 | AVDD12  | AVDD12      | GND        | AVDD18         | N |
| P | IN2N           | GND     | AVDD12       | AVDD12      | GND            | AVDD18  | TIME<br>STAMPN | AVDD12    | GND       | GND       | AVDD12    | GND       | AVDD18 | AVDD12  | AVDD12      | GND        | IN0P           | P |
| R | IN2P           | GND     | AVDD12       | AVDD12      | GND            | AVDD18  | GND            | GND       | GND       | GND       | GND       | GND       | AVDD18 | AVDD12  | AVDD12      | GND        | IN0N           | R |
| T | AVDD18         | GND     | AVDD18       | AVDD18      | GND            | GND     | VCM            | AVDDCLK18 | AVDDCLK12 | AVDDCLK12 | AVDDCLK18 | VCM       | GND    | AVDD18  | AVDD18      | GND        | AVDD18         | T |
| U | GND            | GND     | IN3N         | IN3P        | GND            | SYSREFN | SYSREFP        | GND       | CLKN      | CLKP      | GND       | AVDDCLK12 | GND    | IN1N    | IN1P        | GND        | GND            | U |
|   | 1              | 2       | 3            | 4           | 5              | 6       | 7              | 8         | 9         | 10        | 11        | 12        | 13     | 14      | 15          | 16         | 17             |   |

图 4-1. 289 焊球倒装芯片 BGA  
( 顶视图 )

表 4-1. 引脚功能

| 引脚                         |                                                                                                                                                                                                                                                                                                                    | 类型 <sup>(1)</sup> | 说明                                                                                                     |
|----------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------|--------------------------------------------------------------------------------------------------------|
| 名称                         | 编号                                                                                                                                                                                                                                                                                                                 |                   |                                                                                                        |
| AVDD12                     | B3、B4、B5、B6、B7、B8、B9、<br>B10、B11、B12、B13、B14、<br>B15、F9、M3、M4、M8、M11、<br>M14、<br>M15、N3、N4、N8、N11、N14、<br>N15、P3、P4、P8、P11、P14、<br>P15、R3、R4、R14、R15                                                                                                                                                               | P                 | 模拟 1.2V 电源。建议使用低噪声 LDO。                                                                                |
| AVDDCLK12                  | T9、T10、U12                                                                                                                                                                                                                                                                                                         | P                 | 时钟电源，1.2V。建议使用低噪声 LDO                                                                                  |
| AVDD18                     | E9、H5、H13、J13、M6、M13、<br>N1、N6、N13、N17、P6、P13、<br>R6、R13、T1、T3、T4、T14、<br>T15、<br>T17                                                                                                                                                                                                                              | P                 | 模拟 1.8V 电源。建议使用低噪声 LDO                                                                                 |
| AVDDCLK18                  | T8、T11                                                                                                                                                                                                                                                                                                             | P                 | 时钟电源，1.8V。建议使用低噪声 LDO                                                                                  |
| AVDDGPIO18                 | L5                                                                                                                                                                                                                                                                                                                 | P                 | 用于 GPIO 引脚的 1.8V 电源。                                                                                   |
| CLKN、<br>CLKP              | U9、<br>U10                                                                                                                                                                                                                                                                                                         | I                 | 差分时钟输入。内部差分 $100\Omega$ 端接和自偏置至 0.7V 的共模电压。必须在外部进行交流耦合。                                                |
| DVDD09                     | C8、D8、E8、F8、G8、H8、J8、<br>K8、K13、L6、L7、L8、<br>L9、L10、L11、L12、L13                                                                                                                                                                                                                                                    | P                 | 数字电源，0.9V。建议使用直流/直流开关稳压器。                                                                              |
| GND                        | A1、A6、A9、A12、A17、B2、<br>B16、<br>C10、D1、D10、D17、E10、F10、<br>G5、G9、G10、G13、H9、H10、<br>J6、J7、J9、J10、J11、J12、K6、<br>K7、K9、K10、K11、K12、M1、<br>M2、M5、M7、M9、M10、M12、<br>M16、M17、N2、N5、N9、N10、<br>N12、N16、P2、P5、P9、P10、<br>P12、P16、R2、R5、R7、R8、<br>R9、R10、R11、R12、R16、T2、<br>T5、T6、T13、T16、U1、U2、<br>U5、U8、U11、U13、U16、U17 | G                 | 接地，0V                                                                                                  |
| GPIO1、<br>GPIO2、<br>GPIO3  | K4、<br>L14、<br>J15                                                                                                                                                                                                                                                                                                 | I/O               | 可以采用 SPI 写入为 GPIO 引脚分配不同的功能。请参阅节 7.5.1。                                                                |
| GPIO8、<br>GPIO9、<br>GPIO10 | L4、<br>J3、<br>K3、                                                                                                                                                                                                                                                                                                  | I/O               |                                                                                                        |
| GPIO12 至 GPIO23            | J2、K2、L2、C2、<br>D2、K16、L16、J17、K17、<br>L17、C16、D16                                                                                                                                                                                                                                                                 | I/O               |                                                                                                        |
| IN0N、<br>IN0P              | R17、<br>P17                                                                                                                                                                                                                                                                                                        | I                 | 差分模拟输入，通道 0。内部可编程 $50\Omega$ 、 $100\Omega$ 和 $200\Omega$ 端接。                                           |
| IN1N、<br>IN1P              | U14、<br>U15                                                                                                                                                                                                                                                                                                        | I                 | 差分模拟输入，通道 1。内部可编程 $50\Omega$ 、 $100\Omega$ 和 $200\Omega$ 端接。                                           |
| IN2N、<br>IN2P              | P1、<br>R1                                                                                                                                                                                                                                                                                                          | I                 | 差分模拟输入，通道 2。内部可编程 $50\Omega$ 、 $100\Omega$ 和 $200\Omega$ 端接。                                           |
| IN3N、<br>IN3P              | U3、<br>U4                                                                                                                                                                                                                                                                                                          | I                 | 差分模拟输入，通道 3。内部可编程 $50\Omega$ 、 $100\Omega$ 和 $200\Omega$ 端接。                                           |
| JESDCLKN、<br>JESDCLKP      | C9、<br>D9                                                                                                                                                                                                                                                                                                          | O                 | 差分 JESD 输出时钟。LVDS 逻辑电平。可配置为串行器/解串器通道速率除以 (8x k)。默认情况下，该功能会断电，引脚可以保持悬空。该输出时钟直接源自内部串行器/解串器 PLL，不提供确定性延迟。 |
| LVDSCLK0N、<br>LVDSCLK0P    | F17、<br>E17                                                                                                                                                                                                                                                                                                        | O                 | 差分 LVDS 位时钟输出。<br>在软件中尚不受支持。保持为“无连接”                                                                   |
| LVDSCLK1N、<br>LVDSCLK1P    | F1、<br>E1                                                                                                                                                                                                                                                                                                          | O                 | 差分 LVDS 帧时钟输出。<br>在软件中尚不受支持。保持为“无连接”                                                                   |
| LVDSFCLK0N、<br>LVDSFCLK0P  | H17、<br>G17                                                                                                                                                                                                                                                                                                        | O                 | 差分 LVDS 帧时钟输出。<br>在软件中尚不受支持。保持为“无连接”                                                                   |
| LVDSFCLK1N、<br>LVDSFCLK1P  | H1、<br>G1                                                                                                                                                                                                                                                                                                          | O                 | 差分 LVDS 帧时钟输出。<br>在软件中尚不受支持。保持为“无连接”                                                                   |

**表 4-1. 引脚功能 (续)**

| 引脚                  |             | 类型 <sup>(1)</sup> | 说明                              |
|---------------------|-------------|-------------------|---------------------------------|
| 名称                  | 编号          |                   |                                 |
| LVDS0N、<br>LVDS0P   | G11、<br>H11 | O                 |                                 |
| LVDS1N、<br>LVDS1P   | E11、<br>F11 | O                 |                                 |
| LVDS2N、<br>LVDS2P   | C11、<br>D11 | O                 |                                 |
| LVDS3N、<br>LVDS3P   | G12、<br>H12 | O                 |                                 |
| LVDS4N、<br>LVDS4P   | E12、<br>F12 | O                 |                                 |
| LVDS5N、<br>LVDS5P   | C12、<br>D12 | O                 |                                 |
| LVDS6N、<br>LVDS6P   | E13、<br>F13 | O                 |                                 |
| LVDS7N、<br>LVDS7P   | C13、<br>D13 | O                 |                                 |
| LVDS8N、<br>LVDS8P   | G14、<br>H14 | O                 |                                 |
| LVDS9N、<br>LVDS9P   | E14、<br>F14 | O                 |                                 |
| LVDS10N、<br>LVDS10P | C14、<br>D14 | O                 |                                 |
| LVDS11N、<br>LVDS11P | G15、<br>H15 | O                 |                                 |
| LVDS12N、<br>LVDS12P | E15、<br>F15 | O                 |                                 |
| LVDS13N、<br>LVDS13P | C15、<br>D15 | O                 |                                 |
| LVDS14N、<br>LVDS14P | G16、<br>H16 | O                 | LVDS 输出接口<br>在软件中尚不受支持。保持为“无连接” |
| LVDS15N、<br>LVDS15P | E16、<br>F16 | O                 |                                 |
| LVDS16N、<br>LVDS16P | G7、<br>H7   | O                 |                                 |
| LVDS17N、<br>LVDS17P | E7、<br>F7   | O                 |                                 |
| LVDS18N、<br>LVDS18P | C7、<br>D7   | O                 |                                 |
| LVDS19N、<br>LVDS19P | G6、<br>H6   | O                 |                                 |
| LVDS20N、<br>LVDS20P | E6、<br>F6   | O                 |                                 |
| LVDS21N、<br>LVDS21P | C6、<br>D6   | O                 |                                 |
| LVDS22N、<br>LVDS22P | E5、<br>F5   | O                 |                                 |
| LVDS23N、<br>LVDS23P | C5、<br>D5   | O                 |                                 |
| LVDS24N、<br>LVDS24P | G4、<br>H4   | O                 |                                 |
| LVDS25N、<br>LVDS25P | E4、<br>F4   | O                 |                                 |
| LVDS26N、<br>LVDS26P | C4、<br>D4   | O                 |                                 |
| LVDS27N、<br>LVDS27P | G3、<br>H3   | O                 |                                 |
| LVDS28N、<br>LVDS28P | E3、<br>F3   | O                 |                                 |
| LVDS29N、<br>LVDS29P | C3、<br>D3   | O                 |                                 |
| LVDS30N、<br>LVDS30P | G2、<br>H2   | O                 | LVDS 输出接口<br>在软件中尚不受支持。保持为“无连接” |
| LVDS31N、<br>LVDS31P | E2、<br>F2   | O                 |                                 |

表 4-1. 引脚功能 (续)

| 引脚                        |                     | 类型 <sup>(1)</sup> | 说明                                                         |
|---------------------------|---------------------|-------------------|------------------------------------------------------------|
| 名称                        | 编号                  |                   |                                                            |
| NC                        | J5、J14、K1、K5、K14、L1 | -                 | 不连接                                                        |
| RESET                     | J1                  | I                 | 硬件复位。低电平有效。该引脚有一个连接到 AVDD18 的内部 $10k\Omega$ 上拉电阻。          |
| SCLK                      | K15                 | I                 | 串行接口时钟输入。此引脚具有一个内部 $10k\Omega$ 下拉电阻器。                      |
| SDIO                      | L15                 | I/O               | 串行接口数据输入/输出。此引脚具有一个内部 $10k\Omega$ 下拉电阻器。                   |
| SDOUT                     | L3                  | O                 | 串行接口数据输出。                                                  |
| SEN                       | J16                 | I                 | 串行接口使能。低电平有效。该引脚有一个连接到 AVDD18 的内部 $10k\Omega$ 上拉电阻。        |
| STX0N、<br>STX0P           | C17、<br>B17         | O                 | 差分高速串行 JESD204B/C 输出数据接口，通道 0                              |
| STX1N、<br>STX1P           | A16、<br>A15         | O                 | 差分高速串行 JESD204B/C 输出数据接口，通道 1                              |
| STX2N、<br>STX2P           | A14、<br>A13         | O                 | 差分高速串行 JESD204B/C 输出数据接口，通道 2                              |
| STX3N、<br>STX3P           | A11、<br>A10         | O                 | 差分高速串行 JESD204B/C 输出数据接口，通道 3                              |
| STX4N、<br>STX4P           | C1、<br>B1           | O                 | 差分高速串行 JESD204B/C 输出数据接口，通道 4                              |
| STX5N、<br>STX5P           | A2、<br>A3           | O                 | 差分高速串行 JESD204B/C 输出数据接口，通道 5                              |
| STX6N、<br>STX6P           | A4、<br>A5           | O                 | 差分高速串行 JESD204B/C 输出数据接口，通道 6                              |
| STX7N、<br>STX7P           | A7、<br>A8           | O                 | 差分高速串行 JESD204B/C 输出数据接口，通道 7                              |
| SYNC                      | J4                  | I                 | JESD 低电平有效 SYNC 输入。当 SYNC 为低电平且器件已配置时，器件在 JESD 通道上发送 K 字符。 |
| SYSREFN、<br>SYSREFP       | U6、<br>U7           | I                 | 差分 SYSREF 输入 ( $100\Omega$ 差分终端，自偏置到 $1.2V$ )。支持交流和直流耦合。   |
| TIMESTAMPN、<br>TIMESTAMPP | P7、<br>N7           | I                 | 在软件中尚不受支持。可连接至 GND。                                        |
| VCM                       | T7、T12              | O                 | 共模电压基准输出。两个引脚在内部短接在一起。                                     |

(1) I = 输入，O = 输出，I/O = 输入或输出，G = 接地，P = 电源。

## 5 规格

### 5.1 绝对最大额定值

在自然通风条件下的工作温度范围内测得 (除非另有说明) <sup>(1)</sup>

| 参数                      | 测试条件       | 最小值  | 最大值 | 单位                 |
|-------------------------|------------|------|-----|--------------------|
| 电源电压范围 , AVDD18         | 施加到输入引脚的电压 | -0.5 | 2.1 | V                  |
| 电源电压范围 , AVDD12         |            | -0.3 | 1.4 |                    |
| 电源电压范围 , AVDDCLK18      |            | -0.5 | 2.1 |                    |
| 电源电压范围 , AVDDCLK12      |            | -0.3 | 1.4 |                    |
| 电源电压范围 , DVDD09         |            | -0.3 | 1.2 |                    |
| 电源电压范围 , AVDDGPIO18     |            | -0.5 | 2.1 |                    |
| 结温 , $T_J$              |            | 125  |     | $^{\circ}\text{C}$ |
| 贮存温度 , $T_{\text{stg}}$ |            | -65  | 150 |                    |
|                         |            |      |     |                    |

(1) 超出“绝对最大额定值”运行可能会对器件造成永久损坏。“绝对最大额定值”并不表示器件在这些条件下或在“建议运行条件”以外的任何其他条件下能够正常运行。如果超出“建议运行条件”但在“绝对最大额定值”范围内使用，器件可能不会完全正常运行，这可能影响器件的可靠性、功能和性能并缩短器件寿命。

### 5.2 ESD 等级

|                    |      |                                                       | 值    | 单位 |
|--------------------|------|-------------------------------------------------------|------|----|
| $V_{(\text{ESD})}$ | 静电放电 | 人体放电模型 (HBM)，符合 ANSI/ESDA/JEDEC JS-001 <sup>(1)</sup> | 1000 | V  |
|                    |      | 充电器件模型 (CDM)，符合 ANSI/ESDA/JEDEC JS-002 <sup>(2)</sup> | 150  |    |

(1) JEDEC 文档 JEP155 指出：500V HBM 可通过标准 ESD 控制流程实现安全生产。

(2) JEDEC 文档 JEP157 指出：250V CDM 能够在标准 ESD 控制流程下安全生产。

### 5.3 建议运行条件

在自然通风条件下的工作温度范围内测得 (除非另有说明)

|            |              |   | 最小值                | 标称值 | 最大值   | 单位                 |  |
|------------|--------------|---|--------------------|-----|-------|--------------------|--|
| AVDD18     | 1.8V 模拟电源    | V | 1.75               | 1.8 | 1.85  | $^{\circ}\text{C}$ |  |
| AVDD12     | 1.2V 模拟电源    |   | 1.175              | 1.2 | 1.225 |                    |  |
| AVDDCLK18  | 1.8V 时钟电源    |   | 1.75               | 1.8 | 1.85  |                    |  |
| AVDDCLK12  | 1.2V 时钟电源    |   | 1.175              | 1.2 | 1.225 |                    |  |
| DVDD09     | 0.9V 数字电源    |   | 0.875              | 0.9 | 0.925 |                    |  |
| AVDDGPIO18 | 1.8V GPIO 电源 |   | 1.75               | 1.8 | 1.85  |                    |  |
| $T_A$      | 自然通风条件下的工作温度 |   | -40                | 105 |       |                    |  |
| $T_J$      | 工作结温         |   | 110 <sup>(1)</sup> |     |       |                    |  |
|            |              |   |                    |     |       |                    |  |

(1) 长时间高于此结温使用可能会增加器件的失效率 (FIT)。

## 5.4 热性能信息

| 热指标 <sup>(1)</sup>    |            | ADC32RF72 | 单位   |
|-----------------------|------------|-----------|------|
| ANH (BGA)             |            |           |      |
| 289 焊球                |            |           |      |
| R <sub>θJA</sub>      | 结至环境热阻     | 15.4      | °C/W |
| R <sub>θJC(top)</sub> | 结至外壳(顶部)热阻 | 0.5       | °C/W |
| R <sub>θJB</sub>      | 结至电路板热阻    | 4.2       | °C/W |
| Ψ <sub>JT</sub>       | 结至顶部特征参数   | 0.1       | °C/W |
| Ψ <sub>JB</sub>       | 结至电路板特征参数  | 4.1       | °C/W |

(1) 有关新旧热指标的更多信息，请参阅[半导体和 IC 封装热指标](#)应用手册。

## 5.5 电气特性 - 功耗

最大值和最小值是在自然通风工作温度范围和标称电源电压范围内指定的。除非另有说明，否则典型值是在 T<sub>A</sub> = 25°C、ADC 采样率 = 1.5GSPS、DDC 旁路模式、50% 时钟占空比、标称电源电压和 -1dBFS 差分输入条件下指定。

| 参数                      |                   | 测试条件                   | 最小值  | 典型值  | 最大值  | 单位 |
|-------------------------|-------------------|------------------------|------|------|------|----|
| I <sub>AVDD18</sub>     | 电源电流，1.8V 模拟电源    | 旁路模式<br>LMFS = 4-2-1-1 | 315  | 350  | 350  | mA |
| I <sub>AVDD12</sub>     | 电源电流，1.2V 模拟电源    |                        | 915  | 1100 | 1100 |    |
| I <sub>AVDDCLK18</sub>  | 电源电流，1.8V 时钟电源    |                        | 50   | 75   | 75   |    |
| I <sub>AVDDCLK12</sub>  | 电源电流，1.2V 时钟电源    |                        | 50   | 75   | 75   |    |
| I <sub>DVDD09</sub>     | 电源电流，0.9V 数字电源    |                        | 1450 | 1800 | 1800 |    |
| I <sub>AVDDGPIO18</sub> | 电源电流，1.8V GPIO 电源 |                        | 5    | 5    | 5    |    |
| P <sub>DIS</sub>        | 功率耗散              |                        | 3.1  | 3.1  | 3.1  | W  |
| <b>断电模式</b>             |                   |                        |      |      |      |    |
| P <sub>DIS</sub>        | 快速断电模式功耗          | 快速唤醒时间                 | 2.0  | 2.0  | 2.0  | W  |
| P <sub>DIS</sub>        | 全局断电模式功耗          |                        | 0.4  | 0.4  | 0.4  |    |

## 5.6 电气特性 - 直流规格

最大值和最小值是在自然通风工作温度范围和标称电源电压范围内指定的。除非另有说明，否则典型值是在  $T_A = 25^\circ\text{C}$ 、ADC 采样率 = 1.5GSPS、DDC 旁路模式、50% 时钟占空比、标称电源电压和 -1dBFS 差分输入条件下指定。

| 参数                                                 | 测试条件             | 最小值                             | 典型值                     | 最大值            | 单位            |      |
|----------------------------------------------------|------------------|---------------------------------|-------------------------|----------------|---------------|------|
| <b>直流精度</b>                                        |                  |                                 |                         |                |               |      |
|                                                    | 无丢码              | 16                              |                         |                | 位             |      |
| DNL                                                | 微分非线性            | $F_{IN} = 10\text{MHz}$         | 0.3                     |                | LSB           |      |
| INL                                                | 积分非线性            | $F_{IN} = 10\text{MHz}$         | 2.5                     |                | LSB           |      |
| $V_{OS\_ERR}$                                      | 偏移误差             |                                 | 0.9                     |                | %FSR          |      |
| $GAIN_{ERR}$                                       | 增益误差             |                                 | 1.0                     |                | %FSR          |      |
| $GAIN_{Matching}$                                  | 通道间增益匹配          |                                 | 0.1                     |                | dB            |      |
| <b>ADC 模拟输入 ( IN0P/N、IN1P/N、IN2P/N、IN3P/N )</b>    |                  |                                 |                         |                |               |      |
| FS                                                 | 满量程输入            | 差分                              | 1.4375                  |                | Vpp           |      |
| $V_{ICM}$                                          | 输入共模电压           |                                 | 1.25                    | 1.35           | 1.45          | V    |
| $Z_{IN}$                                           | 差分输入阻抗           | 100MHz 处的差分阻抗                   | 100                     |                | $\Omega$      |      |
| $V_{OCM}$                                          | 输出共模电压           |                                 | 1.35                    |                | V             |      |
| BW                                                 | 模拟输入带宽 (-3dB)    |                                 | 1.8                     |                | GHz           |      |
| CMRR                                               | 共模抑制比            | $F_{IN} = 100\text{MHz}$        | 30                      |                | dB            |      |
| <b>时钟输入 ( CLKP/N )</b>                             |                  |                                 |                         |                |               |      |
| 输入时钟频率                                             |                  |                                 | 500                     | 1500           | MHz           |      |
| $V_{ID}$                                           | 差分输入电压           |                                 | 0.6                     | 2.0            | 2.8           | Vpp  |
| $V_{ICM}$                                          | 输入共模电压           |                                 | 0.7                     |                | V             |      |
| $Z_{IN}$                                           | 差分输入阻抗           | 1.5GHz 处的差分阻抗                   | 100                     |                | $\Omega$      |      |
| 时钟占空比                                              |                  |                                 | 30                      | 50             | 70            | %    |
| <b>SYSREF 输入 ( SYSREFP/N )</b>                     |                  |                                 |                         |                |               |      |
| $V_{ID}$                                           | 差分输入电压           |                                 | 350                     | 450            | 800           | mVpp |
| $V_{ICM}$                                          | 输入共模电压           |                                 | 1.05                    | 1.2            | 1.325         | V    |
| <b>数字输入 ( GPIO1..23、RESET、SCLK、SEN、SDIO、SYNC )</b> |                  |                                 |                         |                |               |      |
| $V_{IH}$                                           | 高电平输入电压          |                                 | 1.15                    |                | V             |      |
| $V_{IL}$                                           | 低电平输入电压          |                                 | 0.65                    |                | V             |      |
| $I_{IH}$                                           | 高电平输入电流          |                                 | -250                    | 250            | $\mu\text{A}$ |      |
| $I_{IL}$                                           | 低电平输入电流          |                                 | -250                    | 250            | $\mu\text{A}$ |      |
| $C_I$                                              | 输入电容             |                                 | 2                       |                | pF            |      |
| <b>数字输出 ( SDIO、SDOUT )</b>                         |                  |                                 |                         |                |               |      |
| $V_{OH}$                                           | 高电平输出电压          | $I_{LOAD} = -400 \mu\text{A}$   | AVDDG<br>PIO18 -<br>0.1 | AVDDG<br>PIO18 | V             |      |
| $V_{OL}$                                           | 低电平输出电压          | $I_{LOAD} = 400 \mu\text{A}$    |                         | 0.1            | V             |      |
| <b>CML 串行器/解串器输出：STX[0..7]P/N</b>                  |                  |                                 |                         |                |               |      |
| $V_{OD}$                                           | 串行器/解串器发送器输出振幅   | 差分峰峰值                           | 950                     |                | mVpp          |      |
| $V_{OCM}$                                          | 串行器/解串器发送器输出共模   |                                 | 450                     |                | mV            |      |
| $Z_{TX}$                                           | 串行器/解串器发送器单端终端阻抗 |                                 | 50                      |                | $\Omega$      |      |
|                                                    | 发送器短路电流          | 发送器引脚短接至 -0.25V 和 1.45V 之间的任何电压 | -100                    | 100            | mA            |      |

## 5.7 电气特性 - 交流规格

最大值和最小值是在自然通风工作温度范围和标称电源电压范围内指定的。除非另有说明，否则典型值是在  $T_A = 25^\circ\text{C}$ 、ADC 采样率 = 1.5GSPS、 $100\Omega$  端接、DDC 旁路模式、50% 时钟占空比、标称电源电压和 -1dBFS 差分输入条件下指定。

| 参数                                   | 测试条件                                                                                                | 最小值 <sup>(2)</sup> | 典型值  | 最大值 | 单位      |
|--------------------------------------|-----------------------------------------------------------------------------------------------------|--------------------|------|-----|---------|
| <b>交流精度</b>                          |                                                                                                     |                    |      |     |         |
| NSD <sub>flat</sub>                  | 噪声频谱密度<br>$f_{\text{IN}} = 600\text{MHz}$ , $A_{\text{IN}} = -20\text{dBFS}$                        | -163.7             |      |     | dBFS/Hz |
| NF                                   | 噪声系数 ( $100\Omega$ 端接 )<br>$f_{\text{IN}} = 600\text{MHz}$ , $A_{\text{IN}} = -20\text{dBFS}$       | 14.4               |      |     | dB      |
| SNR                                  | 信噪比<br>$f_{\text{IN}} = 100\text{MHz}$                                                              | 73.0               |      |     | dBFS    |
| SNR <sub>flat</sub> <sup>(1)</sup>   | 在奈奎斯特区域内从 100MHz 到 FS/2 测量的信噪比<br>$f_{\text{IN}} = 100\text{MHz}$                                   | 72.0               | 75.3 |     | dBFS    |
|                                      |                                                                                                     | 73.4               |      |     |         |
|                                      |                                                                                                     | 75.5               |      |     |         |
|                                      |                                                                                                     | 72.1               |      |     |         |
|                                      |                                                                                                     | 69.0               |      |     |         |
| SINAD <sub>flat</sub> <sup>(1)</sup> | 信噪比和失真比<br>$f_{\text{IN}} = 100\text{MHz}$                                                          | 74.3               |      |     | dBFS    |
| ENOB                                 | 有效位数<br>$f_{\text{IN}} = 100\text{MHz}$                                                             | 11.8               |      |     | 位       |
| THD                                  | 总谐波失真 ( 前五个谐波 )<br>$f_{\text{IN}} = 100\text{MHz}$                                                  | 82                 |      |     | dBc     |
|                                      |                                                                                                     | 74                 |      |     |         |
|                                      |                                                                                                     | 68                 |      |     |         |
|                                      |                                                                                                     | 57                 |      |     |         |
| HD2                                  | 第二谐波失真<br>$f_{\text{IN}} = 100\text{MHz}$                                                           | 74                 | 88   |     | dBc     |
|                                      |                                                                                                     | 77                 |      |     |         |
|                                      |                                                                                                     | 74                 |      |     |         |
|                                      |                                                                                                     | 64                 |      |     |         |
| HD3                                  | 第三谐波失真<br>$f_{\text{IN}} = 100\text{MHz}$                                                           | 74                 | 83   |     | dBc     |
|                                      |                                                                                                     | 77                 |      |     |         |
|                                      |                                                                                                     | 68                 |      |     |         |
|                                      |                                                                                                     | 58                 |      |     |         |
| 非 HD2,3                              | 无杂散动态范围 ( 不包括 HD2 和 HD3 )<br>$f_{\text{IN}} = 100\text{MHz}$                                        | 80                 | 95   |     | dBFS    |
|                                      |                                                                                                     | 90                 |      |     |         |
|                                      |                                                                                                     | 93                 |      |     |         |
|                                      |                                                                                                     | 79                 |      |     |         |
| IMD3                                 | 双音互调失真<br>$f_1 = 100\text{MHz}$ , $f_2 = 200\text{MHz}$ , $A_{\text{IN}} = -7\text{dBFS}/\text{单音}$ | 89                 |      |     | dBFS    |
|                                      |                                                                                                     | 76                 |      |     |         |

(1) 有关 SNR<sub>flat</sub> 和 NSD<sub>flat</sub> 的详细说明，请参阅节 6。

(2) SNR<sub>flat</sub>、HD3 和非 HD23 的最小值由最终测试确定；HD2 由工作台表征确定。

## 5.8 时序要求

最大值和最小值是在自然通风工作温度范围和标称电源电压范围内指定的。除非另有说明，否则典型值是在  $T_A = 25^\circ\text{C}$ 、ADC 采样率 = 1.5GSPS、DDC 旁路模式、50% 时钟占空比、标称电源电压和 -1dBFS 差分输入条件下指定。

| 参数                                        | 测试条件                            | 最小值                                                  | 标称值   | 最大值   | 单位            |
|-------------------------------------------|---------------------------------|------------------------------------------------------|-------|-------|---------------|
| <b>ADC 时序规格</b>                           |                                 |                                                      |       |       |               |
| $t_{AD}$                                  | 孔径延迟                            |                                                      | 0.15  |       | ns            |
|                                           | 孔径延迟变化                          |                                                      | 0.05  |       | ns            |
| $T_A$                                     | 孔径抖动                            |                                                      | 40    |       | fs            |
| CER                                       | 误码率                             |                                                      | 1e-15 |       | 错误/样本         |
|                                           | 唤醒时间                            | 快速断电 ( JESD 保持活动状态 ) 后数据有效的时间 ( 数据表值的 SNR 在 2dB 以内 ) |       | 5     | $\mu\text{s}$ |
| <b>延时 : <math>t_{PD} + t_{ADC}</math></b> |                                 |                                                      |       |       |               |
| $t_{PD}$                                  | 传播延迟                            |                                                      | 1     |       | ns            |
| $t_{ADC}$                                 | 从采样瞬间到 JESD 输出的 ADC 延时          | DDC 旁路、LMFS = 8411                                   | 524   |       | ADC 时钟周期      |
| <b>串行编程接口 ( SCLK、SEN、SDIO ) - 输入</b>      |                                 |                                                      |       |       |               |
| $f_{CLK(SCLK)}$                           | 串行时钟频率                          |                                                      | 1     | 50    | MHz           |
| $t_{S(SEN)}$                              | SEN 到 SCLK 的上升沿                 |                                                      | 10    |       | ns            |
| $t_{H(SEN)}$                              | 通过 SCLK 上升沿进行 SEN               |                                                      | 10    |       | ns            |
| $t_{SU(SDIO)}$                            | SDIO 到 SCLK 的上升沿                |                                                      | 10    |       | ns            |
| $t_{H(SDIO)}$                             | 通过 SCLK 上升沿进行 SDIO              |                                                      | 10    |       | ns            |
| <b>串行编程接口 ( SDIO、SDOUT ) - 输出</b>         |                                 |                                                      |       |       |               |
| $t_{(OZD)}$                               | SDIO 三态到被驱动                     |                                                      | 10    |       | ns            |
| $t_{(ODZ)}$                               | SDIO 数据到三态                      |                                                      | 14    |       | ns            |
| $t_{(OD)}$                                | 从 SCLK 的下降沿到 SDIO 有效            |                                                      | 10    |       | ns            |
| <b>时序 : SYSREFP/N</b>                     |                                 |                                                      |       |       |               |
| $t_s(SYSREF)$                             | 建立时间 , SYSREFP/N 有效至 CLKP/N 上升沿 |                                                      | 50    |       | ps            |
| $t_h(SYSREF)$                             | 保持时间 , SYSREFP/N 有效至 CLKP/N 上升沿 |                                                      | 50    |       | ps            |
| <b>CML 串行器/解串器输出 : STX[0..7]P/N</b>       |                                 |                                                      |       |       |               |
| $f_{Serdess}$                             | 串行器/解串器比特率                      |                                                      | 4.0   | 24.75 | Gbps          |
| $R_J$                                     | 随机抖动                            |                                                      | 0.45  |       | ps            |
| $D_J$                                     | 确定性抖动                           |                                                      | 12.5  |       | ps            |
| $T_J$                                     | 总抖动、峰峰值                         |                                                      | 19.7  |       | ps            |

## 5.9 典型特性

除非另有说明，否则典型值是在  $T_A = 25^\circ\text{C}$ 、ADC 采样率 = 1.5GSPS、50% 时钟占空比、标称电源电压和 -1dBFS 差分输入、 $100\Omega$  端接条件下测得



图 5-1.  $F_{\text{IN}} = 100\text{MHz}$  时的单音 FFT



图 5-2.  $F_{\text{IN}} = 300\text{MHz}$  时的单音 FFT



图 5-3.  $F_{\text{IN}} = 900\text{MHz}$  时的单音 FFT



图 5-4.  $F_{\text{IN}} = 900\text{MHz}$  时的单音 FFT



图 5-5.  $F_{\text{IN}} = 1400\text{MHz}$  时的单音 FFT



图 5-6.  $F_{\text{IN}} = 100\text{MHz}/200\text{MHz}$  时的双音 FFT

## 5.9 典型特性 (续)

除非另有说明，否则典型值是在  $T_A = 25^\circ\text{C}$ 、ADC 采样率 = 1.5GSPS、50% 时钟占空比、标称电源电压和 -1dBFS 差分输入、 $100\Omega$  端接条件下测得



图 5-7.  $F_{IN} = 100\text{MHz}/200\text{MHz}$  时的双音 FFT



图 5-8.  $F_{IN} = 900\text{MHz}/1000\text{MHz}$  时的双音 FFT



图 5-9.  $F_{IN} = 900\text{MHz}/1000\text{MHz}$  时的双音 FFT



图 5-11. NSD 性能与  $F_{IN}$  间的关系



图 5-12. 交流性能与  $A_{IN}$  间的关系

## 5.9 典型特性 (续)

除非另有说明，否则典型值是在  $T_A = 25^\circ\text{C}$ 、ADC 采样率 = 1.5GSPS、50% 时钟占空比、标称电源电压和 -1dBFS 差分输入、 $100\Omega$  端接条件下测得



## 5.9 典型特性 (续)

除非另有说明，否则典型值是在  $T_A = 25^\circ\text{C}$ 、ADC 采样率 = 1.5GSPS、50% 时钟占空比、标称电源电压和 -1dBFS 差分输入、 $100\Omega$  端接条件下测得



## 5.9 典型特性 (续)

除非另有说明，否则典型值是在  $T_A = 25^\circ\text{C}$ 、ADC 采样率 = 1.5GSPS、50% 时钟占空比、标称电源电压和 -1dBFS 差分输入、 $100\Omega$  端接条件下测得



图 5-25. 通道隔离



LMFS = 4-2-1-1

图 5-26. 电流与采样率间的关系



双频带，LMFS = 8-4-1-1

图 5-27. DVDD09 电流与抽取间的关系



双频带，LMFS = 4-4-2-1

图 5-28. DVDD09 电流与抽取间的关系



四频带，LMFS = 8-8-2-1

图 5-29. DVDD09 电流与抽取间的关系



四频带，LMFS = 4-8-4-1

图 5-30. DVDD09 电流与抽取间的关系

## 5.9 典型特性 (续)

除非另有说明，否则典型值是在  $T_A = 25^\circ\text{C}$ 、ADC 采样率 = 1.5GSPS、50% 时钟占空比、标称电源电压和 -1dBFS 差分输入、 $100\Omega$  端接条件下测得



四频带 , LMFS = 2-8-8-1



四频带 , LMFS = 1-8-16-1



八频带 , LMFS = 8-16-4-1



八频带 , LMFS = 4-16-8-1



八频带 , LMFS = 2-16-16-1

图 5-31. DVDD09 电流与抽取间的关系

图 5-32. DVDD09 电流与抽取间的关系

图 5-33. DVDD09 电流与抽取间的关系

图 5-34. DVDD09 电流与抽取间的关系

图 5-35. DVDD09 电流与抽取间的关系

## 6 参数测量信息

ADC32RF72 具有  $1/f$  噪声，转角频率约为 100MHz。为了更好地说明高性能和射频采样应用的真实本底噪声，可以通过以下两种方式指定 ADC 噪声性能。

**SNR**：在整个奈奎斯特区域内测量，包括  $1/f$  噪声

**SNR<sub>flat</sub>、NSD<sub>flat</sub>**：在从 100MHz 到 FS/2 的平坦噪声区域内测得 (750MHz)

假设在整个奈奎斯特区域内具有平坦且均匀的噪声，将测量带宽降低 100MHz (从 100MHz 开始，而不是 0Hz) 则可以将 SNR 改善约 0.6dB ( $10\log(750\text{MHz}/650\text{MHz}) = 10\log(0.06) = 0.62\text{dB}$ )。



图 6-1. SNR ( 直流到 FS/2 ) 与 SNR<sub>flat</sub> ( 100MHz 到 FS/2 ) 间的关系

假设 NSD<sub>flat</sub> = -163.7dBFS/Hz

SNR<sub>flat</sub> 计算公式为：

$$-(-163.7\text{dBFS/Hz} + 10\log(650\text{MHz})) = -(-163.7 + 88.1)\text{dBFS} = 75.6\text{dBFS} \quad (1)$$

$1/f$  噪声约为 76.4dBFS。图 6-2 展示了  $1/f$  噪声测量，分辨率带宽约为 6MHz。包括  $1/f$  噪声在内的全奈奎斯特区域的 SNR 计算公式为：

$$\text{SNR}_{1/f} + \text{SNR}_{flat} = \text{SNR}_{1/f} + \text{SNR}_{flat} = 10\log\sqrt{\left(10\frac{-\text{SNR}_{1/f}}{20}\right)^2 + \left(10\frac{-\text{SNR}_{flat}}{20}\right)^2} = 10\log\sqrt{\left(10\frac{-76.4}{20}\right)^2 + \left(10\frac{-75.6}{20}\right)^2} = 73\text{dBFS} \quad (2)$$



图 6-2. 1/f 噪声测量

## 7 详细说明

### 7.1 概述

ADC32RF72 是一款 16 位、1.5GSFSR ( 非交错 )、双通道模数转换器 (ADC)。该设计更大限度地提高了信噪比 (SNR) 并提供 -163.7dBFS/Hz 的噪声频谱密度。在向 2 个 ADC 输入提供输入信号时，可以使用内部数字均值计算将 NSD 改善至低至 -166.2dBFS/Hz。该器件支持用户选择 ADC0 与其余 3 个 ADC 通道中的任意一个进行组合—选择封装同侧的两个 ADC 通道 (ADC0/1) 可实现 2 倍平均功能，或选择封装对侧的通道 (ADC0/2) 可获得最优隔离性能。

模拟信号输入经过缓冲，并支持  $50\Omega$ 、 $100\Omega$  和  $200\Omega$  的可编程内部端接阻抗。全功率输入带宽为 1.8GHz (-3dB)，并且该器件支持直接射频采样，输入频率为直流到 L 频带。ADC32RF72 旨在实现低残余相位噪声，从而支持高性能雷达应用。

该器件包含多种数字处理功能，例如用于均衡的 192 抽头/通道可编程 FIR 滤波器、12 位小数延迟滤波器和多个数字下变频器 (DDC)。有八个数字下变频器支持 /2、/3 和 /5 的抽取因子。48 位 NCO 支持相位同调跳频。使用 GPIO 引脚进行 NCO 频率控制，可以在不到  $1\mu\text{s}$  的时间内实现跳频。数字下变频器为各种瞬时带宽 (IBW) 要求提供支持，从采用 /2 复数抽取的宽带模式到复数抽取为 /32768 的窄带宽信道。最终的 /2 抽取级具有可编程滤波器系数。

该器件支持具有子类 1 确定性延时的 JESD204B/C 串行数据接口，使用 64b/66b 和 8b/10b 编码，具有高达 24.75Gbps 的数据速率。使用这两个接口选项，ADC32RF7x 可以输出全频谱 (DDC 旁路) 和抽取数据。此外，串行器/解串器 PLL (通道速率/(8x k)) 可输出到 FPGA，以简化系统时钟。

该器件需要 3 个不同的电源轨：1.8V、1.2V 和 0.9V。

### 7.2 功能方框图



方框图

## 7.3 特性说明

### 7.3.1 模拟输入

ADC32RF72 的模拟输入端具有内部缓冲器，可将采样电容器与外部输入电路隔离。模拟输入端具有一个带内部偏置的可编程差分分裂端接，如图 7-1 所示。可以通过 SPI 寄存器写入，将差分端接选择为差分  $50\Omega$ 、 $100\Omega$  或  $200\Omega$ 。支持模拟输入的交流耦合和直流耦合。



图 7-1. 模拟输入(内部)电路

可以对以下参数进行编程：

表 7-1. 输入终端编程 ( $x = 0, 1, 2, 3$ )

| 系统参数名称                | 大小(位) | 默认值 | 复位  | 说明                                                                                |
|-----------------------|-------|-----|-----|-----------------------------------------------------------------------------------|
| ADC{x}_INPUT_TERM_SEL | 2     | 0   | R/W | 选择 ADC{x} 输入终端设置<br>0 : $50\Omega$ 差分<br>1 : $100\Omega$ 差分<br>2 : $200\Omega$ 差分 |

#### 7.3.1.1 输入带宽

图 7-2 显示了带有内部  $50\Omega$ 、 $100\Omega$  和  $200\Omega$  差分端接的输入带宽 (-3dB) 以及 S11 响应 (图 7-2)。使用  $100\Omega$  端接时，输入带宽约为 1.8GHz (-3dB)。图 7-4 显示了使用  $100\Omega$  端接时的频率响应，使用图 7-5 中所示的外部匹配网络。



图 7-2. 输入带宽图 (6dB 焊盘)



图 7-3. S11 与频率间的关系 (每个都归一化为输入终端)



图 7-4. 输入带宽图



图 7-5. 外部匹配网络

### 7.3.1.2 后台校准

ADC32RF72 使用内部后台校准在整个温度范围内保持高交流性能。校准会定期执行，不需要任何用户控制或输入信号等。在校准期间，会观察到信号偏移发生微小变化（大约 30LSB）。可以冻结此校准，以避免使用 SPI 写入或 GPIO 控制进行测量期间出现任何干扰。



$F_{IN} = 100\text{MHz}$ ,  $A_{IN} = -1\text{dBFS}$ ，在  $25^\circ\text{C}$  下校准

图 7-6.  $\text{SNR}_{\text{flat}}$  与温度和校准间的关系

### 7.3.2 ADC 通道选择和断电模式

器件提供 4 个不同的 ADC 通道 (Ch0...3) , 但通道 0 必须始终保持使能状态。用户可通过系统参数中以下所示通道使能控制 , 选择其余 3 个通道中的任意一个。此为静态配置 , 需在器件上电时完成设置。

该器件支持三种不同的断电模式 , 可通过 GPIO 引脚或 SPI 寄存器写入来控制 :

- 快速断电 : 单通道断电、唤醒时间更短 , 但功耗更高。JESD 接口保持活动状态。
- 断电 : 单个通道断电。可以调整 JESD 接口 , 并将未使用的通道断电。
- 全局断电 : 将整个芯片断电 , 以实现最低功耗 ( 通过函数调用启用 ) 。

表 7-2. 断电模式比较

| 断电模式 | 唤醒时间        | 功耗 ( 典型值 ) | 注释            |
|------|-------------|------------|---------------|
| 快速断电 | ~ 5us       | ~ 2.0W     | JESD 接口保持活动状态 |
| 全局断电 | 取决于 JESD 接口 | ~ 0.4W     | JESD 接口已断电    |

可以使用以下参数对断电模式进行编程 :

表 7-3. 断电模式编程

| 系统参数名称             | 尺寸 | 默认值 | 访问  | 说明                                                                                                                                                                 |
|--------------------|----|-----|-----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ADC_EN_BITMAP      | 4  | 3   | R/W | 从 4 个 ADC 中选择两个。<br>3 : 通道 0 和 1 处于活动状态。<br>5 : 通道 0 和 2 处于活动状态。<br>9 : 通道 0 和 3 处于活动状态。                                                                           |
| ADC_CH_PDN_VAL     | 4  | 0   | R/W | 单个 ADC 通道断电设置。每个 ADC 获取一位。如果设置了该位 , 则相应的通道会断电。ADC_CH_PDN_SRC_SEL 需要设置为 1 才能使该设置生效。<br>位 0 : ADC0 断电控制。<br>位 1 : ADC1 断电控制。<br>位 2 : ADC2 断电控制。<br>位 3 : ADC3 断电控制。 |
| ADC_CH_PDN_SRC_SEL | 1  | 0   | R/W | 选择通道断电信号是来自 GPIO 还是 SPI。<br>0 : 通道断电来自 GPIO。<br>1 : 通道断电来自 ADC_CH_PDN-VAL。                                                                                         |
| ADC_CH_PDN_MODE    | 1  | 0   | R/W | 选择通道断电模式。<br>0 : 正常 PDN ( 每个通道的功耗最低 ) 。<br>1 : 快速 PDN ( 上电时间更快 , 但功耗更高 ) 。                                                                                         |

### 7.3.3 采样时钟输入

时钟输入具有内部  $100\Omega$  差分端接，自偏置到  $V_{CM} = 0.7V$ ，从而启用外部交流耦合（请参阅图 7-7）。



图 7-7. 内部采样时钟电路

内部采样时钟路径设计用于大幅降低残余相位噪声的影响。采样时钟电路需要专用的低噪声电源，以实现最佳性能。内部孔径时钟相位噪声对时钟振幅也很敏感。为了获得最佳性能，时钟振幅必须大于  $1V_{pp}$ 。

表 7-4. 1GHz 时的内部孔径时钟噪声

| 频率偏移 (MHz) | 相位噪声 (dBc/Hz) | 振幅噪声 (dBc/Hz) |
|------------|---------------|---------------|
| 0.001      | -130          | -139          |
| 0.01       | -140          | -149          |
| 0.1        | -150          | -155          |
| 1          | -155          | -159          |

可以对以下参数进行编程：

表 7-5. 时钟寄存器编程

| 系统参数名称          | 尺寸 | 默认值 | 复位  | 说明                           |
|-----------------|----|-----|-----|------------------------------|
| ADC_CLK_FREQ_HZ | 33 | 0   | R/W | 33 位无符号数，表示采样时钟频率（以 Hz 为单位）。 |

### 7.3.4 SYSREF

SYSREF 输入信号用于多芯片同步并复位内部 LMFC 计数器。器件必须为 SYSREF 信号做好准备；器件对其准备后的第一个 SYSREF 边沿敏感。

内部 SYSREF 捕获包括一个可编程模拟延迟  $t_d$ 、一个 SYSREF 监视器以及一个可编程数字整数时钟周期延迟  $z^n$ ，如图 7-8 所示。



图 7-8. SYSREF 输入内部路径

SYSREF 输入信号可以是交流或直流耦合（通过 SPI 寄存器选项选择），如图 7-9 所示。SYSREF 输入具有内部  $100\Omega$  端接，用于在使用交流耦合时进行直流耦合和内部偏置。



图 7-9. SYSREF 输入电路和边沿对齐（左侧：直流耦合，右侧：交流耦合）

可以对以下参数进行编程：

表 7-6. SYSREF 配置编程

| 系统参数名称             | 尺寸 | 默认值 | 复位  | 说明                                                                                                            |
|--------------------|----|-----|-----|---------------------------------------------------------------------------------------------------------------|
| SYSREF_IN_TYPE_SEL | 2  | 0   | R/W | 选择输入 SYSREF 类型：<br>0 : 直流耦合 LVDS SYSREF 输入。<br>1 : 交流耦合 SYSREF 输入。<br>2 : 未使用。<br>3 : 使用 SPI 写入的内部生成的 SYSREF。 |
| SYSREF_DIG_DEL     | 8  | 0   | R/W | 以 CLK 的时钟周期表示的数字 SYSREF 内部延迟 ( $z^n$ )。<br>0...255 : 使用前应用于数字 SYSREF 的器件时钟周期数延迟。                              |

### 7.3.4.1 SYSREF 监测器

SYSREF 监控器通过将传入的 SYSREF 信号与具有模拟延迟的采样时钟副本锁存来将传入的 SYSREF 信号与 ADC 采样时钟进行比较。锁存输出通过 SYSREF 处理块在内部进行处理，最终输出提供给用户。锁存的触发器输出用于检查 CLK 和 SYSREF 上升沿之间是否有足够的裕度（设置和保持时间）。如果检测到设置和保持时间违反情况，则可以使用可编程延迟  $t_d$  来调整 SYSREF 延迟，以确保 CLK 和 SYSREF 之间有足够的裕度来正确锁存 SYSREF。



图 7-10. SYSREF 检测电路

可以对以下参数进行编程：

表 7-7. SYSREF 配置编程

| 系统参数名称                   | 尺寸 | 默认值 | 访问  | 说明                                                                                                                                                                                                                                                                                                                         |
|--------------------------|----|-----|-----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| SYSREF_MONITOR_NUM_POLLS | 8  | 1   | R/W | 设置更新 SYSREF_MONITOR_OUT 之前要检测的 SYSREF 上升沿数。由于每个触发器输出都会与之前所有触发器的输出进行“或”运算，直到看到 SYSREF_MONITOR_NUM_POLLS SYSREF 上升沿，因此较高的 SYSREF_MONITOR_NUM_POLLS 值可用于测量 SYSREF 边沿扩展。<br>1...255：更新 SYSREF_MONITOR_OUT 之前要看到的 SYSREF 上升沿数。                                                                                                  |
| SYSREF_MONITOR_TD_COARSE | 4  | 0   | R/W | 设置 $t_d$ 块中的粗略延迟次数 (45ps)。                                                                                                                                                                                                                                                                                                 |
| SYSREF_MONITOR_TD_FINE   | 4  | 0   | R/W | 设置 $t_d$ 块中的精细延迟。<br>$td\_fine = (\text{floor}(SYSREF_MONITOR_TD_FINE/2)*15ps) + ((SYSREF_MONITOR_TD_FINE\%2)*4ps)$                                                                                                                                                                                                        |
| SYSREF_MONITOR_OUT       | 8  | 0   | R   | SYSREF 监控输出。位 0 对应于第一个 CLK 边沿，位 7 对应于最后一个 CLK 边沿。<br>SYSREF_MONITOR_OUT 只能处于以下状态之一，并且可以按如下解释：<br>状态 0：一个或多个零后跟一个或多个一。SYSREF 转换上升出现在 SYSREF 监控窗口中，检测到设置和保持时间违反情况。<br>SYSREF_LAT 必须延迟，直到观察到所有零或所有一。<br>状态 1：全零。CLK 领先 SYSREF_LAT，并且 SYSREF_LAT 在下一个 CLK 上升沿正确锁存。<br>状态 2：全一。CLK 滞后 SYSREF_LAT，并且 SYSREF_LAT 由当前 CLK 上升沿正确锁存。 |

### 7.3.5 数字信号处理器 (DSP) 特性

该器件的数字信号处理块中包含几种不同的数字功能：

- 12 位小数延迟，范围为一个采样时钟周期，延时步长等于  $1/(2^{12} \cdot t_{CLK})$
- 可实现均衡的可编程 FIR 滤波器，每通道最多 96 个抽头
- 多个数字下变频器 (DDC)，支持 /2、/3 和 /5 到最高 /32768 的抽取因子
- 可实现抽取后均衡的额外可编程 FIR 滤波器



图 7-11. 数字信号处理链

### 7.3.5.1 DSP 输入多路复用器

DSP 模块的输入端有 4 个数字多路复用器，如图 7-12 所示。该总线被称为 `adc_out[3:0]`，其中每个索引对应特定 ADC 的唯一输出流，即 ADC0 的输出为 `adc_out[0]`，依此类推。每个 `DSP_IN` 多路复用器的输出均对应 DSP 块的一个 DSP 输入数据流。`DSP` 输入数据流的聚合集称为 `dsp_in[3:0]`。`dsp_in[0]` 对应第 0 个 DSP 输入数据流。每个 DSP 输入数据流可来自以下来源之一：

- 两路 `adc_out` 流中的一路 (`adc_out[0]` 和其他流中的任意一路)。此项用  $C(2,1)$  表示。
- 两路 `adc_out` 流的平均值。

#### 备注

符号  $C(n,k)$  表示从包含  $n$  个不同项目的集合中选择  $k$  个项目的可能组合。

例如，假设我们有一个集合  $adc\_out = \{adc0, adc1, adc2, adc3\}$ ，则从该集合中选择两个项目有 6 种不同的方法，如下所示： $C(adc\_out, 2) = \{\{ADC0, ADC1\}, \{ADC0, ADC2\}, \{ADC0, ADC3\}, \{ADC1, ADC2\}, \{ADC1, ADC3\}, \{ADC2, ADC3\}\}$



图 7-12. DSP 输入多路复用器概述

可以对以下参数进行编程：

表 7-8. DSP 输入多路复用器配置编程 ( $x = 0, 1, 2, 3$ )

| 系统参数名称                         | 尺寸 | 默认值     | 访问  | 说明                                                                                                                                                                                                                                                                                                                                              |
|--------------------------------|----|---------|-----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| <code>DSP_IN_SRC_SEL{x}</code> | 4  | 0,1,2,3 | R/W | <p>选择 DSP 块的 <code>dsp_in[0..3]</code> 输入流的输入数据源。</p> <p>0 : ADC0 数据。</p> <p>1 : ADC1 数据。</p> <p>2 : ADC2 数据。</p> <p>3 : ADC3 数据。</p> <p>4 : 对 ADC0 和 ADC1 取平均值。</p> <p>5 : 对 ADC0 和 ADC2 取平均值。</p> <p>6 : 对 ADC0 和 ADC3 取平均值。</p> <p>7 : 对 ADC1 和 ADC2 取平均值。</p> <p>8 : 对 ADC1 和 ADC3 取平均值。</p> <p>9 : 对 ADC2 和 ADC3 取平均值。</p> <p>其他 : 未使用</p> |

### 7.3.5.2 小数延迟

该器件在 DSP 输入多路复用器之后包含一个可选的可编程 12 位小数数字延迟（请参阅图 7-13）。有两个独立的数字小数延迟块：FDF0 和 FDF1。每个 FDF 块连接到两个输入流 ( $dsp\_in[1:0]$  或  $dsp\_in[3:2]$ )，其中每个输入流都有一个可编程小数延迟值，即  $dsp\_in[1:0]$  为  $t_{d00}$  和  $t_{d01}$ ， $dsp\_in[3:2]$  为  $t_{d10}$  和  $t_{d11}$ 。FDF 块总共输出四个数据流 ( $fdf\_out[3:0]$ )，其中每个输出流对应一个不同的小数延迟输入流。

小数延迟是一种真正的延时时间实现，并在频率范围内保持线性相位。小数延迟的计算公式为：

小数延迟 [采样时钟周期] = 延迟/4096x  $T_S$  (采样周期)。



图 7-13. 小数延迟功能

例如，设置为 2048 等于  $\frac{1}{2}$  时钟周期延迟，如图 7-14 所示。幅度误差小于  $-80\text{dB}$  (与所需延迟间的关系)。



图 7-14. 小数延迟 =  $\frac{1}{2}$  时钟周期  
( 延迟设置 = 2048 )



图 7-15. 误差幅度  
( 所需波形与实际波形间的关系 )

小数延迟通过 SPI 寄存器写入进行配置，编程的延迟在内部转换为滤波器系数。滤波器响应如图 7-16 和图 7-17 中所示。通带约为奈奎斯特区域的 85%。重新编程小数延迟可能需要长达 2 $\mu$ s 的时间来更新滤波器系数。



图 7-16. 小数延迟 FIR 的滤波器响应



图 7-17. 小数延迟 FIR 的滤波器响应 ( 放大图 )

可以使用以下参数对小数延迟进行编程：

表 7-9. 小数延迟配置编程

| 系统参数名称               | 尺寸 | 默认值 | 访问  | 说明                                   |
|----------------------|----|-----|-----|--------------------------------------|
| FDF0_DELAY_VAL_0_LSB | 8  | 0   | R/W | 小数延迟值的位 [7:0] 对应到 FDF0 的第 0 个输入数据流。  |
| FDF0_DELAY_VAL_0_MSB | 4  | 0   | R/W | 小数延迟值的位 [11:8] 对应到 FDF0 的第 0 个输入数据流。 |
| FDF0_DELAY_VAL_1_LSB | 8  | 0   | R/W | 小数延迟值的位 [7:0] 对应到 FDF0 的第 1 个输入数据流。  |
| FDF0_DELAY_VAL_1_MSB | 4  | 0   | R/W | 小数延迟值的位 [11:8] 对应到 FDF0 的第 1 个输入数据流。 |
| FDF1_DELAY_VAL_0_LSB | 8  | 0   | R/W | 小数延迟值的位 [7:0] 对应到 FDF1 的第 0 个输入数据流。  |
| FDF1_DELAY_VAL_0_MSB | 4  | 0   | R/W | 小数延迟值的位 [11:8] 对应到 FDF1 的第 0 个输入数据流。 |
| FDF1_DELAY_VAL_1_LSB | 8  | 0   | R/W | 小数延迟值的位 [7:0] 对应到 FDF1 的第 1 个输入数据流。  |
| FDF1_DELAY_VAL_1_MSB | 4  | 0   | R/W | 小数延迟值的位 [11:8] 对应到 FDF1 的第 1 个输入数据流。 |

### 7.3.5.3 可实现均衡的可编程 FIR 滤波器

ADC32RF7x 包含一个被称为均衡器 (EQ) 的集成可编程 FIR 滤波器块。如图 7-18 所示，有两个 EQ 块 (EQ0 和 EQ1)，位于小数延迟滤波器 (FDF0/1) 的输出端。每个 EQ 块都可以直接从 DSP\_IN 或前一个 FDF 块提供输入数据流。总共有四个输出数据流 (eq\_out[3:0])，其中每个输出流对应一个不同的滤波输入流。

两个均衡器 (EQ0/EQ1) 中的每一个都包括在两个输入流之间共享多达 192 个抽头 (16 位)。



图 7-18. FIR 均衡器配置

每个 EQ 支持多种不同的配置，每个 EQFIR 多达 192 个抽头，如图 7-19 所示。



图 7-19. EQ0 ( $x=0$ ) 和 EQ1 ( $x=1$ ) 的 FIR 均衡器配置

功耗随采样率和使用的抽头数呈线性变化。未使用的抽头可以设置为 0。

可以使用以下参数对数字均衡器进行编程：

**表 7-10. EQ{x} 配置编程 (x= 0,1)**

| 系统参数名称           | 尺寸   | 默认值 | 访问  | 说明                                                                                                                                                                                                                                                                                                                                                                                                 |
|------------------|------|-----|-----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| EQ{x}_IN_SRC_SEL | 1    | 0   | R/W | 选择 EQ{x} 输入数据源。<br>0 : 来自 DSP_IN[2x+1, 2x] 的 EQ{x} 输入。<br>1 : 来自 FDF_OUT[2x+1, 2x] 的 EQ{x} 输入。                                                                                                                                                                                                                                                                                                     |
| EQ{x}_MODE_SEL   | 3    | 0   | R/W | 选择 EQ{x} 模式。<br>0 : 单通道模式。<br>1 : 双通道模式。<br>2 : 半复数模式。<br>3 : 完全复数模式。<br>4 : 仅延迟模式。                                                                                                                                                                                                                                                                                                                |
| EQ{x}_DEL_VAL    | 8    | 0   | R/W | EQ{x} 延迟值。此设置的效果取决于 EQ{x} 模式。<br>0...255 : 当 EQ{x} 处于具有可编程延迟的模式时应用的器件时钟周期数。                                                                                                                                                                                                                                                                                                                        |
| EQ{x}_NUM_TAPS   | 8    | 0   | R/W | EQ{x} 在给定模式下使用的抽头数。在单通道模式下可以是任意值。在双通道模式和半复数模式下必须为偶数。在完全复数模式下必须可被四整除。<br>1...192 : EQ{x} 使用的抽头数。                                                                                                                                                                                                                                                                                                    |
| EQ{x}_TAPS       | 3072 | 0   | R/W | 设置 EQ{x} 块的 192 个抽头。<br>单通道模式：最多 192 个抽头施加到 eq_input[2x]。<br>双通道模式：每个 eq_input 多达 96 个抽头。第一批 96 个抽头施加到 eq_input[2x]。第二批 96 个抽头施加到 eq_input[2x+1]。<br>半复数模式：每个 eq_input 多达 96 个抽头。第一批 96 个抽头施加到 eq_input[2x]。第二批 96 个抽头施加到 eq_input[2x+1]。<br>完全复数模式：每个 eq_input 多达 96 个抽头。第一批 96 个抽头施加到 eq_input[2x]；这些抽头中的前 48 个抽头施加到 eq_output[2x]。第二批 96 个抽头施加到 eq_input[2x+1]；这些抽头中的前 48 个抽头施加到 eq_output[2x]。 |

### 7.3.5.4 DSP 输出多路复用器

在 DDC 之前，DSP 的输出端提供了多个不同的多路复用器。



图 7-20. DSP 输出多路复用器

可以对以下参数进行编程：

表 7-11. DDC 编程的输入选择 (  $x = 0$  或  $1$  )

| 系统参数名称             | 尺寸 | 默认值 | 访问  | 说明                                                                                                                                                                           |
|--------------------|----|-----|-----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| DSP_OUT_SRC_SEL{x} | 2  | 0   | R/W | 从 DSP 块中选择 DSP_OUT_MUX{x} 的输出数据源。<br>0 : dsp_in[2x+1,2x] 作为 DSP_OUT_MUX{x} 的输出。<br>1 : fdf_out[2x+1,2x] 作为 DSP_OUT_MUX{x} 的输出。<br>2 : eq_out[2x+1,2x] 作为 DSP_OUT_MUX{x} 的输出。 |

### 7.3.5.5 数字下变频器 (DDC)

ADC32RF7x 包含 8 个具有独立 NCO 的数字下变频器 (DDC)。每个 DDC 都支持 2、3 或 5 的基本抽取因子，抽取比率范围为 /2 到 /32768/(3 ..)/96 和 /5.../80 )。由于器件要求的最小串行器/解串器通道速率为 4Gbps，因此允许的最大抽取设置取决于采样率、DDC 数量、采样重复因子（仅限因子为 2 的情况）以及 JESD 输出分辨率“N”。此外，最终 /2 级支持可编程系数。

交叉开关多路复用器用于将任何 DDC 输入连接到任何 ADC 或 2x 平均块的输出。ADC32RF7x DDC 可以配置为具有独立抽取因子（仅限二进制因子）。



图 7-21. 多带抽取滤波器

支持实数和复数抽取，并且通带约为抽取带宽的 80%。

表 7-12. 复数抽取设置与输出带宽间的关系

| 抽取因子 | 每个 DDC 的复数输出带宽       | 每个 DDC 的实数输出带宽          |
|------|----------------------|-------------------------|
| N    | $0.8 \times F_S / N$ | $0.8 \times F_S / (2N)$ |

### 7.3.5.5.1 抽取滤波器输入

8个DDC的每个输入端都有多个不同的多路复用器，如图7-22所示。每个DDC都有`DDC_REAL_DATA_MUX`和`DDC_INPUT_DATA_TYPE_MUX`。DDC输入数据类型基于`ddc_mode`设置。



图 7-22. DDC 输入数据多路复用

可以对以下参数进行编程：

表 7-13. DDC 编程的输入选择

| 系统参数名称                            | 尺寸 | 默认值 | 访问  | 说明                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |
|-----------------------------------|----|-----|-----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| <code>DDC_AVG_SEL{0,2}</code>     | 3  | ..  | R/W | 选择要在2x AVG中取平均值的两个数据流作为多路复用器 <code>DDC_REAL_DATA_MUX[3:0]/[7:4]</code> 的共享输入。<br>0 : <code>dsp_out[0]</code> 和 <code>dsp_out[1]</code> 的平均值。<br>1 : <code>dsp_out[0]</code> 和 <code>dsp_out[2]</code> 的平均值。<br>2 : <code>dsp_out[0]</code> 和 <code>dsp_out[3]</code> 的平均值。<br>3 : <code>dsp_out[1]</code> 和 <code>dsp_out[2]</code> 的平均值。<br>4 : <code>dsp_out[1]</code> 和 <code>dsp_out[3]</code> 的平均值。<br>5 : <code>dsp_out[2]</code> 和 <code>dsp_out[3]</code> 的平均值。                                            |
| <code>DDC_IN_SRC_SEL{0..7}</code> | 5  | ..  | R/W | 选择 <code>DDC{0..7}</code> 的数据源。所有DDC数据必须仅来自其中一个多路复用器。<br>0: <code>dsp_out[0]</code> 作为 DDC 的实数输入。<br>1: <code>dsp_out[1]</code> 作为 DDC 的实数输入。<br>2: <code>dsp_out[2]</code> 作为 DDC 的实数输入。<br>3: <code>dsp_out[3]</code> 作为 DDC 的实数输入。<br>4 : 第一个 2x AVG 块 ( <code>DDC_AVG_SEL_0/2</code> ) 块的输出作为 DDC 的实数输入。<br>5 : 第二个 2x AVG 块 ( <code>DDC_AVG_SEL_1/3</code> ) 块的输出作为 DDC 的实数输入。<br>6 : <code>dsp_out[0]</code> 、 <code>dsp_out[1]</code> 、 <code>dsp_out[2]</code> 和 <code>dsp_out[3]</code> 的平均值作为 DDC 的实数输入。 |

**表 7-13. DDC 编程的输入选择 (续)**

| 系统参数名称       | 尺寸 | 默认值 | 访问  | 说明                                                                                                                                                                                                                                                                 |
|--------------|----|-----|-----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| DDC_EN_CTRL  | 8  | 0   | R/W | <p>独立 DDC 使能控制。每个位对应一个 DDC，其中 LSB 对应 DDC0。如果设置了使能位，则使能相应的 DDC。</p> <p>位 0 : DDC0 断电控制。</p> <p>位 1 : DDC1 断电控制。</p> <p>位 2 : DDC2 断电控制。</p> <p>位 3 : DDC3 断电控制。</p> <p>位 4 : DDC4 断电控制。</p> <p>位 5 : DDC5 断电控制。</p> <p>位 6 : DDC6 断电控制。</p> <p>位 7 : DDC7 断电控制。</p> |
| DDC_MODE_SEL | 3  | 0   | R/W | <p>选择所有 DDC 共享的 DDC 模式。</p> <p>0 : 直通模式；特定 DDC 未使用</p> <p>1 : 提供给 DDC 的实数输入 (来自 DDC_REAL_DATA_MUX) 经过低通滤波，并按抽取因子进行下采样。</p> <p>2 : 提供给 DDC 的实数输入 (来自 DDC_REAL_DATA_MUX) 与 NCO 混合，产生复数输出。复数输出经过低通滤波，并按抽取因子进行下采样。</p>                                                 |

### 7.3.5.5.2 抽取模式

支持两种不同的抽取模式，并且必须将所有 8 个 DDC 配置为相同的模式：

- **实数抽取**：实数输入经过低通滤波，然后滤波器输出按抽取因子 (M) 进行下采样。此模式下 DDC 块的输出是实数信号，详细的 DDC 链如图 7-23 所示。
- **具有实数输入的复数抽取**：DDC 接收一个实数输入，与 NCO 混合后产生复数输出。复数输出经过低通滤波，并按抽取因子 (M) 进行下采样。此模式下 DDC 块的输出是复数信号，详细的 DDC 链如图 7-25 所示。

每个 DDC 都有一个使能控制信号。如果禁用 DDC，则输出为零。以下块是 DDC 信号链的一部分：

- **抽取**：可能的抽取因子为  $B \times 2^N$ ，其中基本因子 B 可以为 1、3 或 5，N 最多为 15 (B = 1)、5 (B = 3) 和 4 (B = 5)。

当基础因子为 3 或 5 时，所有 DDC 必须共享相同的抽取因子设置。但是，当基础因子为 1 ( 抽取因子为 2 的幂 ) 时，每个 DDC 都可以具有独立的抽取因子，因为每个 DDC 都有一个采样重复因子块。当每个 DDC 配置为不同的抽取因子时，会调整每个 DDC 的采样重复因子，以便所有 DDC 输出都与最高数据速率 DDC 进行速率匹配。例如，如果两个 DDC 处于活动状态，一个 DDC 配置为 4 倍抽取率，另一个配置为 16 倍抽取率，则配置为 16 倍抽取率的 DDC 通过将采样重复 4 次自动获得与 4 倍抽取率匹配的速率。成功配置后，可以回读每个 DDC 的重复因子。

#### 备注

任何 DDC 配置抽取因子为 2 时，均不支持独立抽取因子。当使用 2 倍抽取率时，所有其他 DDC 也必须设置为 2 倍。

**重复因子**：在有效 JESD 线路速率低于 4Gbps 的阈值下限的情况下，会针对每个 DDC 自动调整重复因子。基本因子为 3 和 5 时，重复因子块不可用。

- **DDC\_PFIR**：ADC32RF72 在抽取链中具有一个集成的可编程 FIR 滤波器块，其中最后一级滤波器是完全可编程的。该功能仅在抽取因子为 2 的幂 (B = 1) 时可用。该块称为 DDC\_PFIR。每个 DDC\_PFIR 具有总共多达 96 个抽头 ( 在复数抽取模式下有两个输入端 ) 和 17 位分辨率。
- **DDC 粗略增益 (G)**：固定数字增益可应用于每条 DDC 路径，其中增益 G 是 {0dB, 3dB, 6dB} 的元素，可通过 ddc\_coarse\_gain[7:0] 信号对每个 DDC 进行控制。
- **DDC\_EQ**：DDC\_EQ 支持与数字 DSP EQ 相同的所有模式。

#### 备注

此 EQ 不适用于抽取因子 2 和 3。

- **DDC\_COMPLEX\_GAIN**：每个 DDC 都具有可编程复数增益。在实数抽取模式下，仅应用增益的实部。0dB 至 6dB 范围内的增益步长为 0.1dB；实部和虚部可以独立进行增益设置。



图 7-23. 实数抽取信号链 ( 抽取因子为 2 的幂 (B = 1) )



图 7-24. 实数抽取信号链 ( 抽取因子为 3 和 5 (B = 3, 5) )



图 7-25. 复数抽取信号链 ( 抽取因子为 2 ( $B = 1$ ) )



图 7-26. 复数抽取信号链 ( 抽取因子为 3 和 5 ( $B = 3, 5$ ) )

可以对以下参数进行编程：

表 7-14. DDC 编程的输入选择

| 函数名称                            | 尺寸   | 默认值 | 访问  | 说明                                                                                                                                                                             |
|---------------------------------|------|-----|-----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| DDC{0..7}_DECIMATION_FACTOR_LSB | 8    | 1   | R/W | 设置 DDC 的 16 位抽取因子的位 [15:0]。可能的抽取因子为：[2, 3, 4, 5, 6, 8, 10, 12, 16, 20, 24, 32, 40, 48, 64, 80, 96, 128, 256, 512, 1024, 2048, 4096, 8192, 16384, 32768]                        |
| DDC{0..7}_DECIMATION_FACTOR_MSB | 8    | 0   | R/W |                                                                                                                                                                                |
| DDC{0..7}_REPEAT_FACTOR_LSB     | 8    | 1   | R   | DDC 的 14 位重复因子的位 [13:0]。                                                                                                                                                       |
| DDC{0..7}_REPEAT_FACTOR_MSB     | 6    | 0   | R   |                                                                                                                                                                                |
| DDC{0..7}_PFIR_EN               | 1    | 0   | R/W | 控制 DDC_PFIR 使能。<br>0 : 禁用 DDC_PFIR，固定抽取滤波器用作最后一级滤波器。<br>1 : 使能 DDC_PFIR，可编程抽取滤波器用作最后一级滤波器。                                                                                     |
| DDC{0..7}_PFIR_MODE_SEL         | 1    | 0   | R/W | 选择 DDC_PFIR 模式。<br>0 : 单通道模式。<br>1 : 双通道模式。                                                                                                                                    |
| DDC{0..7}_PFIR_NUM_TAPS         | 7    | 0   | R/W | DDC_PFIR 在给定模式下使用的抽头数。在单通道模式下可以是任意值。在双通道模式下必须为偶数。<br>1...96 : DDC_PFIR 使用的抽头数。                                                                                                 |
| DDC{0..7}_PFIR_TAPS             | 3072 | 0   | R/W | 设置 DDC_PFIR 块的 96 个抽头。仅写入 17 位。<br>单通道模式 : 多达 96 个抽头施加到 ddc_pfir_input[0]。<br>双通道模式 : 每个 ddc_pfir_input 多达 48 个抽头。前 48 个抽头施加到 ddc_pfir_input[0]。后 48 个抽头施加到 ddc_pfir_input[1]。 |
| DDC{0..7}_EQ_EN                 | 1    | 0   | R/W | 控制 DDC_EQ 使能。<br>0 : DDC_EQ 已禁用且旁路。<br>1 : DDC_EQ 已使能，DDC_EQ 滤波器应用于 DDC 输出。                                                                                                    |

**表 7-14. DDC 编程的输入选择 (续)**

| 函数名称                  | 尺寸   | 默认值 | 访问  | 说明                                                                                                                                                                                                                                                                                                                                                                                                                                       |
|-----------------------|------|-----|-----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| DDC{0..7}_EQ_MODE_SEL | 3    | 0   | R/W | 选择 DDC_EQ 模式。<br>0 : 单通道模式。<br>1 : 双通道模式。<br>2 : 半复数模式。<br>3 : 完全复数模式。<br>4 : 仅延迟模式。                                                                                                                                                                                                                                                                                                                                                     |
| DDC{0..7}_EQ_DEL_VAL  | 7    | 0   | R/W | DDC_EQ 延迟值。此设置的影响取决于 DDC_EQ 模式。<br>0...127 : 当 DDC_EQ 处于具有可编程延迟的模式时，应用的是器件时钟周期数延迟。                                                                                                                                                                                                                                                                                                                                                       |
| DDC{0..7}_EQ_NUM_TAPS | 7    | 0   | R/W | DDC_EQ 在给定模式下使用的抽头数。在单通道模式下可以是任意值。在双通道模式和半复数模式下必须为偶数。在完全复数模式下必须可被四整除。<br>1...96 : DDC_EQ 使用的抽头数。                                                                                                                                                                                                                                                                                                                                         |
| DDC{0..7}_EQ_TAPS     | 1536 | 0   | R/W | 设置 DDC_EQ 块的 96 个抽头。<br>单通道模式 : 多达 96 个抽头施加到 ddc_eq_input[0]。<br>双通道模式 : 每个 ddc_eq_input 最多 48 个抽头。前 48 个抽头施加到 ddc_eq_input[0]。<br>后 48 个抽头施加到 ddc_eq_input[1]。<br>半复数模式 : 每个 ddc_eq_input 最多 48 个抽头。前 48 个抽头施加到 ddc_eq_input[0]。<br>后 48 个抽头施加到 ddc_eq_input[1]。<br>完全复数模式 : 每个 ddc_eq_input 最多 48 个抽头。前 48 个抽头施加到<br>ddc_eq_input[0] ; 其中前 24 个抽头施加到 ddc_eq_output[0]。后 48 个抽头施加到<br>ddc_eq_input[1] ; 其中前 24 个抽头施加到 ddc_eq_output[0]。 |
| DDC{0..7}_COARSE_GAIN | 3    | 0   | R/W | 在 DDC_EQ 之前的 DDC 数据路径中设置固定数字增益。<br>0 : 0dB 数字增益。<br>3 : 3dB 数字增益。<br>6 : 6dB 数字增益 ( 使用复数抽取时有用 )。                                                                                                                                                                                                                                                                                                                                         |
| DDC{0..7}_REAL_GAIN   | 6    | 0   | R/W | 复数增益的实部应用于 DDC 输出。增益以 0.1dB 为步长，从 0dB 开始到 6dB。<br>0..60 : 有效增益为 DDC_REAL_GAIN*0.1dB                                                                                                                                                                                                                                                                                                                                                      |
| DDC{0..7}_IMAG_GAIN   | 6    | 0   | R/W | 复数增益的虚部应用于 DDC 输出 ( 用于复数抽取模式 )。增益以 0.1dB 为步长，从 0dB<br>开始到 6dB。<br>0..60 : 有效虚数增益为 DDC_IMAG_GAIN*0.1dB                                                                                                                                                                                                                                                                                                                                    |

### 7.3.5.5.3 抽取滤波器响应

本节提供了标准化 ADC 采样率下不同抽取滤波器的响应。复数滤波器的通带约为抽取带宽的 80% (-0.1dB) , 最小阻带抑制为 85dB。

抽取滤波器响应归一化为 ADC 采样时钟频率  $F_S$ 。图 7-28 和图 7-29 中展示了一个示例 (4 倍抽取率)。产品文件夹中提供了所有其他抽取滤波器图的滤波器响应。

抽取滤波器图解读如下：每张图都包含滤波器通带、过渡带和混叠或阻带，如图 7-27 所示。x 轴显示了归一化为 ADC 采样率  $F_S$  的偏移频率 ( 经过 NCO 频率偏移后 )。

例如，在 4 分频复数设置中，输出数据速率为  $F_S/4$  复数，奈奎斯特区域为  $F_S/8$  或  $0.125 \times F_S$ 。过渡带 ( 蓝色 ) 以  $0.125 \times F_S$  为中心，混叠过渡带以  $0.375 \times F_S$  为中心。阻带 ( 红色 ) 在通带顶部混叠，以  $0.25 \times F_S$  和  $0.5 \times F_S$  为中心。阻带衰减大于 85dB。



图 7-27. 抽取滤波器图的解释



图 7-28. 4 倍抽取率滤波器响应



图 7-29. 1/4 抽取通带纹波响应

### 7.3.5.5.4 数控振荡器 (NCO)

FS = ADC 采样率 (MSPS)

每个数字下变频器 (DDC) 都使用一个 48 位数控振荡器(NCO) 在数字滤波之前微调频率，如图 7-30 所示。NCO 频率范围为  $-F_S/2$  至  $F_S/2$ ，由频率控制字 (FCW) 和相位偏移决定。

每个 DDC 都有两种不同的 NCO 频率。所需的 NCO 频率通过 SPI 编程，可使用 SPI 或 GPIO 引脚进行选择。使用 GPIO 引脚进行 NCO 频率控制时，可以在不到  $1\mu\text{s}$  的时间内实现跳频。



图 7-30. 包含所有控制信号的 NCO 方框图

无限相位相干 NCO：借助相位相干 NCO，所有频率都使用 SYSREF 与单个事件进行同步。由于跳频之间保持相位相干性，因此无需复位 NCO，即可实现无限次跳频。图 7-31 (右) 展示了这一点。当恢复到原始频率  $f_1$  时，NCO 相位看起来就像 NCO 从未改变过频率一样。



图 7-31. 无限相位相干 NCO 频率切换

振荡器会生成一个复指数序列： $e^{j\omega n}$  (默认值) 或  $e^{-j\omega n}$

其中：频率 ( $\omega$ ) 通过 48 位 FCW 指定为有符号数

复指数序列与 ADC 的实数输入相乘，以将所需的载波混合到等于  $f_{IN} + f_{NCO}$  的频率。NCO 频率可在  $-F_S/2$  至  $+F_S/2$  范围内进行调节，并以带符号的二进制补码形式处理。

FCW 设置由 48 位寄存器值设置，计算方式如下：

$$\text{NCO frequency (0 to } +F_S/2\text{): NCO} = f_{NCO} \times 2^{48} / F_S \quad (3)$$

$$\text{NCO frequency } (-F_S/2 \text{ to } 0): \text{NCO} = (f_{NCO} + F_S) \times 2^{48} / F_S \quad (4)$$

其中：

- NCO = FCW (十进制值)
- $f_{NCO}$  = 所需的 NCO 频率 (MHz)
- $F_S$  = ADC 采样率 (MSPS)

#### 7.3.5.5.4.1 NCO 更新

NCO FCW 和相位可以动态更新。此外，可以屏蔽每个 DDC 的 NCO 更新信号(`nco_update_mask[7:0]`)。NCO 更新信号可来自软件 (`sw_nco_sync`)，也可通过泄漏内部 SYSREF (SYSREF\_INT) 来更新 NCO。更新 NCO FCW 和相位是一个两步流程：

1. 必须写入新的 FCW 和相位
2. 必须发出 `nco_update` 信号才能应用新的 NCO 设置



图 7-32. 使用所有控制信号进行 NCO 更新

`nco_update_mask[7:0]` 用于屏蔽特定 DDC 的 `nco_update` 信号，因此允许仅针对部分 DDC 更新 NCO。当 NCO 更新信号来自软件 (`sw_nco_sync`) 时，由于 DDC [x] 和 DDC[x+1] 共享 `sw_nco_sync` 信号，因此 DDC [x] 和 DDC[x+1] 的 `nco_update_mask` (其中  $x \in \{0, 2, 4, 6\}$ ) 必须配置为完全相同。

### 7.3.5.5.4.2 NCO 复位

可以通过 `nco_reset` 信号为每个 NCO 复位 NCO 相位累加器。可以为每个 DDC 屏蔽 NCO 复位 (`nco_reset_mask[7:0]`)。NCO 复位信号可来自软件 (`sw_nco_sync`)，也可通过 GPIO 预置 NCO，在下一个 SYSREF 边沿进行复位。



图 7-33. 使用所有控制信号进行 NCO 复位

`gpio_nco_arm` NCO 复位路径用于从主机器件同步跨器件的多个 NCO。主机器件可以在 SYSREF 的下降沿启动 `gpio_nco_arm`，以便 `gpio_nco_arm` 信号在下一个 SYSREF 边沿之前有最多的时间到达所有器件。

以下寄存器可以进行编程：

**表 7-15. 混频器和 NCO 编程**

| 系统参数<br>名称                | 尺寸 | 默认值 | 访问  | 说明                                                                                                                                                                                                                                                                                                                                                |
|---------------------------|----|-----|-----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| DDC_NCO_UPDATE_SRC_SEL    | 1  | 0   | R/W | 选择 NCO 更新信号的来源。<br>0 : NCO 更新信号来自软件。<br>1 : 泄漏内部 SYSREF (SYSREF_DIG) 以更新 NCO。                                                                                                                                                                                                                                                                     |
| DDC_NCO_RESET_SRC_SEL     | 1  | 0   | R/W | 选择 NCO 复位信号的来源。<br>0 : NCO 复位信号来自软件。<br>1 : GPIO 预置信号 (gpio_nco_arm) 预置 NCO 模块，使 NCO 更新信号在下一个 SYSREF 上升沿发出。                                                                                                                                                                                                                                       |
| DDC_NCO_UPDATE_MASK       | 8  | 0   | R/W | 每个 DDC NCO 更新信号屏蔽控制。如果 NCO 更新源来自软件，则 DDC[x] 和 DDC[x+1] ( 其中 $x \in \{0,2,4,6\}$ ) 的配置必须完全相同。将屏蔽位设置为 1 可确保相应的 DDC NCO 屏蔽 NCO 更新信号。<br>位 0 : DDC0 NCO 更新屏蔽控制。<br>位 1 : DDC1 NCO 更新屏蔽控制。<br>位 2 : DDC2 NCO 更新屏蔽控制。<br>位 3 : DDC3 NCO 更新屏蔽控制。<br>位 4 : DDC4 NCO 更新屏蔽控制。<br>位 5 : DDC5 NCO 更新屏蔽控制。<br>位 6 : DDC6 NCO 更新屏蔽控制。<br>位 7 : DDC7 NCO 更新屏蔽控制。 |
| DDC_NCO_RESET_MASK        | 8  | 0   | R/W | 每个 DDC NCO 复位信号屏蔽控制。如果 NCO 复位源来自软件，则 DDC[x] 和 DDC[x+1] ( 其中 $x \in \{0,2,4,6\}$ ) 的配置必须完全相同。将屏蔽位设置为 1 可确保相应的 DDC NCO 屏蔽 NCO 复位信号。<br>位 0 : DDC0 NCO 复位控制。<br>位 1 : DDC1 NCO 复位控制。<br>位 2 : DDC2 NCO 复位控制。<br>位 3 : DDC3 NCO 复位控制。<br>位 4 : DDC4 NCO 复位控制。<br>位 5 : DDC5 NCO 复位控制。<br>位 6 : DDC6 NCO 复位控制。<br>位 7 : DDC7 NCO 复位控制。                 |
| DDC{0..7}_NCO_HOP_SRC_SEL | 1  | 0   | R/W | 选择 DDC 的 NCO 跳频信号来源。<br>0 : 通过 GPIO 选择 NCO ( 跳频 ) ( 每个 DDC 对应一个 GPIO 功能 )。<br>1 : 通过软件选择 NCO ( 跳频 )。                                                                                                                                                                                                                                              |
| DDC{0..7}_NCO_HOP_MODE    | 1  | 0   | R/W | 在跳频时选择 NCO 模式。<br>0 : 未使用<br>1 : 相位相干跳频模式，其中 NCO 的原始相位在跳频过程中始终保持不变。                                                                                                                                                                                                                                                                               |
| DDC{0..7}_NCO{0,1}_FCW    | 48 | 0   | R/W | NCO{0,1} 的 48 位 FCW 字                                                                                                                                                                                                                                                                                                                             |
| DDC{0..7}_NCO{0,1}_PHASE  | 19 | 0   | R/W | NCO{0,1} 的 19 位相位偏移                                                                                                                                                                                                                                                                                                                               |

### 7.3.6 数字输出接口

ADC32RF7x 支持两种不同的数字输出数据接口：

1. JESD204B/C：该接口使用多达 8 个串行输出通道，支持高达每通道 16Gbps (JESD204B) 的数据速率和高达每通道 24.75Gbps (JESD204C) 的数据速率。
2. LVDS：在软件中尚不受支持

#### 7.3.6.1 JESD204B/C 接口

ADC32RF7x 使用 JESD204B/C 高速串行接口，可将数据从 ADC 传输到接收逻辑器件。ADC32RF7x 串行通道使用 JESD204C 时的运行速率高达 24.75Gbps，使用 JESD204B 时的运行速率高达 15Gbps。该器件支持多达 2 条 JESD 链路（以相同的通道速率运行），并提供 1、2、4 或 8 条通道的通道选项。图 7-34 展示了 JESD204 接口的内部方框图以及两条链路各自的配置参数。



图 7-34. JESD204 方框图

配置 JESD204B/C 接口时，需要考虑以下参数和约束。

#### L、M、F、S、N 和 N' 的范围

- L : 通道数 :  $L \in \{1,2,4,8\}$
- M : 转换器数 :  $M \in \{1,2,4,8\}$ ；对于  $M=16$  (八频带抽取)，JESD 接口需要配置为 2 条链路，每条链路  $M=8$
- F : 每帧的八位位组数 :  $F \in \{1,2,\dots,F_{\max}\}$
- S : 每个转换器的采样数 :  $S \in \{1,2,4\}$
- N : 带填充的采样分辨率 :  $N' = 8 \cdot L \cdot F / (M \cdot S)$ ，且  $N' \in \{16,24,32\}$
- N : 无填充的采样分辨率 :  $N' \in \{16,24\}$  且  $N \leq N'$

#### F 和 N' 的约束

- $N' = 16 \Rightarrow F_{\max} = 64$
- $N' \in \{24,32\} \Rightarrow F_{\max} = 64$
- $N=32 \Rightarrow F$  必须是 4 的倍数。

#### 通道数 (L) 和通道速率 (LR) 的约束

- JESD TX 通道速率 LR : 4.0Gbps 至 24.75Gbps
- L = 8 仅允许用于 JESD TX 链路 0，不允许用于 JESD TX 链路 1

### 抽取因子 (D) 和重复因子 (R) 的约束

- 采样重复因子  $R = 2^p$ ,  $p \in \mathbb{N}^+$
- $D \leq 4 : R=1$
- $D \% 3 = 0 : R=1$
- $D \% 5 = 0 : R=1$
- $D > 4 : D/R \geq 4$

### JESD TX 转换器选择的约束

- 所选转换器  $C \in \{0,1,\dots,19\}$ , 请参阅表 7-16
- 转换器可以在上述集合中按任何顺序显示
- 此外, 表 7-17 中的约束也适用。

表 7-16. 转换器选择

| 转换器    | 选择编号 |
|--------|------|
| DDC0_I | 0    |
| DDC0_Q | 1    |
| ...    | ...  |
| DDC7_Q | 15   |
| ADC0   | 16   |
| ADC1   | 17   |

表 7-17. 有效 JESD 配置

| JESD 数据模式              | 抽取因子 D         | 每条链路的转换器数 M | 可供选择的转换器                        | 可供选择的转换器编号        |
|------------------------|----------------|-------------|---------------------------------|-------------------|
| JESD_DATA_MODE_DSP_OUT | 1 ( DDC 旁路 )   | 1.2         | ADC0、ADC1                       | 16,17             |
| JESD_DATA_MODE_DDC_OUT | 2,3            | 1、2、4       | DDC0_IQ、DDC1_IQ、DDC4_IQ、DDC5_IQ | 0,1,2,3,8,9,10,11 |
|                        | 4.5            | 1、2、4、8     | DDC0_IQ, ... DDC7_IQ            | 0,1,2,...14,15    |
|                        | 8,16,32...     |             |                                 |                   |
|                        | 6,10,12,20,... |             |                                 |                   |

可以对以下参数进行编程：

表 7-18. JESD TX 链路寄存器 ( $x: 0 = \text{LINK0}, 1 = \text{LINK1}$ )

| 系统参数名称                 | 尺寸 | 默认值 | 复位 | 说明                                                                                       |
|------------------------|----|-----|----|------------------------------------------------------------------------------------------|
| LINK{x}_SCR_EN         | 1  | 0   | RW | 控制 JESD 扰频器使能。<br>0 : JESD 扰频器禁用。<br>1 : JESD 扰频器使能。                                     |
| LINK{x}_JESD_TYPE      | 1  | 0   | RW | 选择 JESD 类型, 并且必须与 ENCODING 设置完全相同。<br>0 : 8b10b<br>1 : 64b66b                            |
| LINK{x}_ENCODING       | 1  | 0   | RW | 选择 JESD 编码。必须与 JESD_TYPE 设置完全相同。<br>0 : 8b10b 编码。<br>1 : 64b66b 编码。                      |
| LINK{x}_JESD_DATA_MODE | 2  | 0   | RW | 选择 JESD 数据源。<br>0 : 将 DDC_OUT 提供给 JESD。<br>1 : 将 DSP_OUT 提供给 JESD。<br>2 : 未使用<br>3 : 未使用 |

表 7-18. JESD TX 链路寄存器 (x: 0 = LINK0, 1 = LINK1) (续)

| 系统参数名称                             | 尺寸 | 默认值 | 复位 | 说明                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
|------------------------------------|----|-----|----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| LINK{x}_JESD_LANES                 | 4  | 4   | RW | 设置链路的 JESD 通道数 (L) 参数。<br>0 : LINK 禁用。<br>1 : JESD L 参数设置为 1。<br>2 : JESD L 参数设置为 2。<br>4 : JESD L 参数设置为 4。<br>8 : JESD L 参数设置为 8。                                                                                                                                                                                                                                                                                                                                                       |
| LINK{x}_JESD_CONVERTERS            | 4  | 2   | RW | 设置链路的 JESD 转换器数 (M) 参数。<br>0 : LINK 禁用。<br>1 : JESD M 参数设置为 1。<br>2 : JESD M 参数设置为 2。<br>4 : JESD M 参数设置为 4。<br>8 : JESD M 参数设置为 8。                                                                                                                                                                                                                                                                                                                                                      |
| LINK{x}_JESD_OCTETS_PER_FRAME      | 7  | 1   | RW | 设置链路的 JESD 每帧八位位组数 (F) 参数。F 的最大值为 64。如果 N' 为 32，则 F 必须是 4 的倍数。<br>1...64 : JESD F 参数值。                                                                                                                                                                                                                                                                                                                                                                                                   |
| LINK{x}_JESD_SAMPLES_PER_CONVERTER | 3  | 1   | RW | 设置链路的 JESD 每个转换器的采样数 (S) 参数。<br>1 : JESD S 参数设置为 1。<br>2 : JESD S 参数设置为 2。<br>4 : JESD S 参数设置为 4。                                                                                                                                                                                                                                                                                                                                                                                        |
| LINK{x}_JESD_K_OR_E                | 8  | 32  | RW | 设置每个多帧的 JESD 帧数 (K) 或每个扩展多块的多块数 (E)。使用 8b10b 编码时，此字段为 K 参数；使用 64b66b 编码时，此字段为 E 参数。                                                                                                                                                                                                                                                                                                                                                                                                      |
| LINK{x}_CONV_SEL_{y}               | 5  | 16  | RW | 选择链路中 {y} 转换器的数据源。{y}=0..7<br>0 : DDC0 同相分量数据。<br>1 : DDC0 正交分量数据。<br>2 : DDC1 同相分量数据。<br>3 : DDC1 正交分量数据。<br>4 : DDC2 同相分量数据。<br>5 : DDC2 正交分量数据。<br>6 : DDC3 同相分量数据。<br>7 : DDC3 正交分量数据。<br>8 : DDC4 同相分量数据。<br>9 : DDC4 正交分量数据。<br>10 : DDC5 同相分量数据。<br>11 : DDC5 正交分量数据。<br>12 : DDC6 同相分量数据。<br>13 : DDC6 正交分量数据。<br>14 : DDC7 同相分量数据。<br>15 : DDC7 正交分量数据。<br>16 : 来自 DSP_OUT 的 ADC0 数据。<br>17 : 来自 DSP_OUT 的 ADC1 数据。<br>18 : 来自 DSP_OUT 的 ADC2 数据。<br>19 : 来自 DSP_OUT 的 ADC3 数据。 |
| JESD_SYNC_N_SRC_SEL                | 2  | 0   | RW | 设置 8b10b 的 SYNC_N 信号源。<br>0 : GPIO0 用作 SYNC_N 输入。<br>2 : SYNC_N 通过软件在内部生成。                                                                                                                                                                                                                                                                                                                                                                                                               |

**表 7-18. JESD TX 链路寄存器 (x: 0 = LINK0, 1 = LINK1) (续)**

| 系统参数名称                      | 尺寸 | 默认值 | 复位 | 说明                                                                                                                                                                                                                                                        |
|-----------------------------|----|-----|----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| JESD_PHY_LANE{y}_DATA_SEL   | 3  | 0.1 | RW | 设置 lane{y} 的物理通道数据源。 (y = 0..7)。<br>0 : JESD 逻辑通道 0 用作通道数据。<br>1 : JESD 逻辑通道 1 用作通道数据。<br>2 : JESD 逻辑通道 2 用作通道数据。<br>3 : JESD 逻辑通道 3 用作通道数据。<br>4 : JESD 逻辑通道 4 用作通道数据。<br>5 : JESD 逻辑通道 5 用作通道数据。<br>6 : JESD 逻辑通道 6 用作通道数据。<br>7 : JESD 逻辑通道 7 用作通道数据。  |
| JESD_PHY_LANE_POLARITY_CTRL | 8  | 0   | RW | 设置各个物理通道极性。如果设置了该位，则相应的物理通道极性会反转。<br>位 0 : JESD 物理通道 0 极性控制。<br>位 1 : JESD 物理通道 1 极性控制。<br>位 2 : JESD 物理通道 2 极性控制。<br>位 3 : JESD 物理通道 3 极性控制。<br>位 4 : JESD 物理通道 4 极性控制。<br>位 5 : JESD 物理通道 5 极性控制。<br>位 6 : JESD 物理通道 6 极性控制。<br>位 7 : JESD 物理通道 7 极性控制。 |

#### 7.3.6.1.1 JESD204B 初始通道对齐 (ILA)

接收器件通过将 **SYNC** 信号置为无效来启动初始通道对齐过程。当在 **SYNC** 输入端检测到逻辑低电平状态时，ADC 开始传输逗号字符 (K28.5) 以建立代码组同步，如图 7-35 所示。同步完成后，接收器件将 **SYNC** 信号重新置为有效，ADC 使用下一个本地多帧时钟 (LMFC) 边界启动初始通道对齐序列。ADC 会传输四个多帧，每个包含 K 帧 (K 可通过 SPI 编程设置)。每个多帧都包含帧开始符号和帧结束符号。第二个多帧还包含 JESD204B 链路配置数据。


**图 7-35. JESD204B 内部时序图**

### 7.3.6.1.2 SYNC 信号

SYNC 信号是使用两种不同方法之一发出：

1. 使用  $\overline{\text{SYNC}}$  输入引脚发出 SYNC 请求
2. 同步命令是通过 SPI 发出

### 7.3.6.1.3 JESD204B/C 帧元件

JESD204B/C 标准定义了以下参数：

- L : 每条链路的通道数
- M : 每个器件的转换器数
- F : 每帧时钟周期的八位位组数
- S : 每帧的采样数

### 7.3.6.1.4 旁路模式下的 JESD204B/C 帧组件

表 7-19 列出了 ADC32RF7x 的可用 JESD204B/C 格式和相应的有效采样率范围。采样率受最小和最大串行器/解串器线路速率以及 ADC 采样时钟频率的限制。不同通道的 JESD204B/C 帧组件如表 7-20 所示。

表 7-19. JESD 模式选项：旁路模式

| 输出分辨率<br>(位) | L | M | F | S | JESD204B：<br>通道速率 (Gbps)                   | JESD204B<br>比率<br>[f <sub>SERDES</sub> /f <sub>S</sub> ] | JESD204C：<br>通道速率 (Gbps)                    | JESD204C<br>比率<br>[f <sub>SERDES</sub> /f <sub>S</sub> ] |
|--------------|---|---|---|---|--------------------------------------------|----------------------------------------------------------|---------------------------------------------|----------------------------------------------------------|
| 16           | 8 | 2 | 1 | 2 | $f_S \times 16 \times 10 / 8 \times M / L$ | 5                                                        | $f_S \times 16 \times 66 / 64 \times M / L$ | 4.125                                                    |
|              | 4 | 2 | 1 | 1 |                                            | 10                                                       |                                             | 8.25                                                     |
|              | 2 | 2 | 2 | 1 |                                            | 20                                                       |                                             | 16.5                                                     |
|              | 4 | 1 | 1 | 2 |                                            | 5                                                        |                                             | 4.125                                                    |
|              | 2 | 1 | 1 | 1 |                                            | 10                                                       |                                             | 8.25                                                     |
|              | 1 | 1 | 2 | 1 |                                            | 20                                                       |                                             | 16.5                                                     |

表 7-20. JESD 采样帧组件示例：旁路模式

| 输出通道 | LMFS = 8-2-1-2        | LMFS = 4-2-1-1        | LMFS = 2-2-2-1        | LMFS = 4-1-1-2        | LMFS = 2-1-1-1        | LMFS = 1-1-2-1        |
|------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|
| STX0 | A <sub>0</sub> [15:8] | A <sub>0</sub> [15:8] | A <sub>0</sub> [15:0] | A <sub>0</sub> [15:8] | A <sub>0</sub> [15:8] | A <sub>0</sub> [15:0] |
| STX1 | A <sub>0</sub> [7:0]  | A <sub>0</sub> [7:0]  | B <sub>0</sub> [15:0] | A <sub>0</sub> [7:0]  | A <sub>0</sub> [7:0]  |                       |
| STX2 | A <sub>1</sub> [15:8] | B <sub>0</sub> [15:8] |                       | A <sub>1</sub> [15:8] |                       |                       |
| STX3 | A <sub>1</sub> [7:0]  | B <sub>0</sub> [7:0]  |                       | A <sub>1</sub> [7:0]  |                       |                       |
| STX4 | B <sub>0</sub> [15:8] |                       |                       |                       |                       |                       |
| STX5 | B <sub>0</sub> [7:0]  |                       |                       |                       |                       |                       |
| STX6 | B <sub>1</sub> [15:8] |                       |                       |                       |                       |                       |
| STX7 | B <sub>1</sub> [7:0]  |                       |                       |                       |                       |                       |

### 7.3.6.1.5 具有实数抽取功能的 JESD204B/C 帧组件

表 7-21 列出了可用的 JESD204B/C 接口配置和相应的串行器/解串器通道速率。边界条件为：

- JESD204B：通道速率从 4 ( 最小值 ) 到 15Gbps ( 最大值 )
- JESD204C：通道速率从 4 ( 最小值 ) 到 24.75Gbps ( 最大值 )

JESD204B/C 帧组件示例如表 7-21 至表 7-23 所示。

表 7-21. JESD 模式选项：实数抽取

| 输出分辨率<br>(位) | L | M | F | S | JESD204B：<br>通道速率 (Gbps)        | JESD204B：<br>比率<br>[f <sub>SERDES</sub> /(F <sub>S</sub> /N)] | JESD204C：<br>通道速率 (Gbps)                  | JESD204C：<br>比率<br>[f <sub>SERDES</sub> /(F <sub>S</sub> /N)] |
|--------------|---|---|---|---|---------------------------------|---------------------------------------------------------------|-------------------------------------------|---------------------------------------------------------------|
| 16           | 4 | 2 | 1 | 1 | F <sub>S</sub> × 20 × M / D / L | 10                                                            | F <sub>S</sub> × 16 × 66 / 64 × M / D / L | 8.25                                                          |
|              | 2 | 2 | 2 | 1 |                                 | 20                                                            |                                           | 16.5                                                          |
|              | 1 | 2 | 4 | 1 |                                 | 40                                                            |                                           | 33                                                            |
|              | 2 | 1 | 1 | 1 |                                 | 10                                                            |                                           | 8.25                                                          |
|              | 1 | 1 | 2 | 1 |                                 | 20                                                            |                                           | 16.5                                                          |
| 24           | 2 | 2 | 3 | 1 | F <sub>S</sub> × 30 × M / D / L | 30                                                            | F <sub>S</sub> × 24 × 66 / 64 × M / D / L | 24.75                                                         |
|              | 1 | 2 | 6 | 1 |                                 | 60                                                            |                                           | 49.5                                                          |
|              | 1 | 1 | 3 | 1 |                                 | 30                                                            |                                           | 24.75                                                         |

D : 抽取设置

表 7-22. JESD 帧组件示例：实数抽取 16 位输出：双频带和单频带

| 输出通道    | LMFS = 4-2-1-1        | LMFS = 2-2-2-1        | LMFS = 1-2-4-1        |                       | LMFS = 2-1-1-1        | LMFS = 1-1-2-1        |
|---------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|
| STX0    | A <sub>0</sub> [15:8] | A <sub>0</sub> [15:0] | A <sub>0</sub> [15:0] | B <sub>0</sub> [15:0] | A <sub>0</sub> [15:8] | A <sub>0</sub> [15:0] |
| STX1    | A <sub>0</sub> [7:0]  | B <sub>0</sub> [15:0] |                       |                       | A <sub>0</sub> [7:0]  |                       |
| STX2    | B <sub>0</sub> [15:8] |                       |                       |                       |                       |                       |
| STX3    | B <sub>0</sub> [7:0]  |                       |                       |                       |                       |                       |
| STX4..7 |                       |                       |                       |                       |                       |                       |

表 7-23. JESD 采样帧组件示例：实数抽取 24 位输出：双频带和单频带

| 输出通道    | LMFS = 2-2-3-1        | LMFS = 1-2-6-1        |                       | LMFS = 1-1-3-1        |
|---------|-----------------------|-----------------------|-----------------------|-----------------------|
| STX0    | A <sub>0</sub> [23:0] | A <sub>0</sub> [23:0] | B <sub>0</sub> [23:0] | A <sub>0</sub> [23:0] |
| STX1    | B <sub>0</sub> [23:0] |                       |                       |                       |
| STX2..7 |                       |                       |                       |                       |

### 7.3.6.1.6 具有复数抽取功能的 JESD204B,C 帧组件

表 7-24 列出了可用的 JESD204B,C 接口配置和相应的串行器/解串器通道速率。边界条件为：

- JESD204B：通道速率从 4 ( 最小值 ) 到 15Gbps ( 最大值 )
- JESD204C：通道速率从 4 ( 最小值 ) 到 24.75Gbps ( 最大值 )

JESD204B/C 帧组件如表 7-25 ( 16 位 ) 和表 7-29 ( 24 位 ) 所示。

使用八频带 DDC 时，需要配置两条单独的 JESD 链路，因为 M ( 每条链路的转换器数 ) 不能超过 8，如表 7-25 所示。例如，对于使用 8 个 JESD 通道的八频带 DDC，两条链路中的每一条都可配置为 LMFS = 4-8-4-1。内部 JESD 输出多路复用器可用于为每个链路分配特定的 SerDes 通道。

表 7-24. JESD 模式选项：复数抽取

| 输出分辨率<br>( 位 ) | L | M | F  | S | JESD204B：<br>通道速率 (Gbps)                       | JESD204B：<br>比率<br>[f <sub>SERDES</sub> /(F <sub>S</sub> /N)] | JESD204C：<br>通道速率 (Gbps)                        | JESD204C：<br>比率<br>[f <sub>SERDES</sub> /(F <sub>S</sub> /N)] |
|----------------|---|---|----|---|------------------------------------------------|---------------------------------------------------------------|-------------------------------------------------|---------------------------------------------------------------|
| 16             | 8 | 8 | 2  | 1 | $F_S \times 16 \times 10 / 8 \times M / D / L$ | 20                                                            | $F_S \times 16 \times 66 / 64 \times M / D / L$ | 16.5                                                          |
|                | 4 | 8 | 4  | 1 |                                                | 40                                                            |                                                 | 33                                                            |
|                | 2 | 8 | 8  | 1 |                                                | 80                                                            |                                                 | 66                                                            |
|                | 1 | 8 | 16 | 1 |                                                | 160                                                           |                                                 | 132                                                           |
|                | 8 | 4 | 1  | 1 |                                                | 10                                                            |                                                 | 8.25                                                          |
|                | 4 | 4 | 2  | 1 |                                                | 20                                                            |                                                 | 16.5                                                          |
|                | 2 | 4 | 4  | 1 |                                                | 40                                                            |                                                 | 33                                                            |
|                | 1 | 4 | 8  | 1 |                                                | 80                                                            |                                                 | 66                                                            |
|                | 8 | 2 | 1  | 2 |                                                | 5                                                             |                                                 | 4.125                                                         |
|                | 4 | 2 | 1  | 1 |                                                | 10                                                            |                                                 | 8.25                                                          |
|                | 2 | 2 | 2  | 1 |                                                | 20                                                            |                                                 | 16.5                                                          |
|                | 1 | 2 | 4  | 1 |                                                | 40                                                            |                                                 | 33                                                            |
| 24             | 8 | 8 | 3  | 1 | $F_S \times 24 \times 10 / 8 \times M / D / L$ | 30                                                            | $F_S \times 24 \times 66 / 64 \times M / D / L$ | 24.75                                                         |
|                | 4 | 8 | 6  | 1 |                                                | 60                                                            |                                                 | 49.5                                                          |
|                | 2 | 8 | 12 | 1 |                                                | 120                                                           |                                                 | 99                                                            |
|                | 1 | 8 | 24 | 1 |                                                | 240                                                           |                                                 | 198                                                           |
|                | 8 | 4 | 3  | 2 |                                                | 15                                                            |                                                 | 12.375                                                        |
|                | 4 | 4 | 3  | 1 |                                                | 30                                                            |                                                 | 24.75                                                         |
|                | 2 | 4 | 6  | 1 |                                                | 60                                                            |                                                 | 49.5                                                          |
|                | 1 | 4 | 12 | 1 |                                                | 120                                                           |                                                 | 99                                                            |
|                | 8 | 2 | 3  | 4 |                                                | 7.5                                                           |                                                 | 6.1875                                                        |
|                | 4 | 2 | 3  | 2 |                                                | 15                                                            |                                                 | 12.375                                                        |
|                | 2 | 2 | 3  | 2 |                                                | 30                                                            |                                                 | 24.75                                                         |
|                | 1 | 2 | 6  | 1 |                                                | 60                                                            |                                                 | 49.5                                                          |

D : 复数抽取设置

表 7-25. JESD 帧组件示例：复数抽取、八频带、16 位输出

注：LMFS 配置按每条 JESD 链路单独设置

| JESD<br>链路 | 输出<br>通道 | LMFS =<br>4-8-4-1                                 | LMFS =<br>2-8-8-1                                 |                                                   | LMFS =<br>1-8-16-1                                |                                                   |                                                   |                                                   |
|------------|----------|---------------------------------------------------|---------------------------------------------------|---------------------------------------------------|---------------------------------------------------|---------------------------------------------------|---------------------------------------------------|---------------------------------------------------|
| LINK0      | STX0     | AI <sub>0</sub> [15:0]、<br>AQ <sub>0</sub> [15:0] | AI <sub>0</sub> [15:0]、<br>AQ <sub>0</sub> [15:0] | BI <sub>0</sub> [15:0]、<br>BQ <sub>0</sub> [15:0] | AI <sub>0</sub> [15:0]、<br>AQ <sub>0</sub> [15:0] | BI <sub>0</sub> [15:0]、<br>BQ <sub>0</sub> [15:0] | CI <sub>0</sub> [15:0]、<br>CQ <sub>0</sub> [15:0] | DI <sub>0</sub> [15:0]、<br>DQ <sub>0</sub> [15:0] |
|            | STX1     | BI <sub>0</sub> [15:0]、<br>BQ <sub>0</sub> [15:0] | CI <sub>0</sub> [15:0]、<br>CQ <sub>0</sub> [15:0] | DI <sub>0</sub> [15:0]、<br>DQ <sub>0</sub> [15:0] |                                                   |                                                   |                                                   |                                                   |
|            | STX2     | CI <sub>0</sub> [15:0]、<br>CQ <sub>0</sub> [15:0] |                                                   |                                                   |                                                   |                                                   |                                                   |                                                   |
|            | STX3     | DI <sub>0</sub> [15:0]、<br>DQ <sub>0</sub> [15:0] |                                                   |                                                   |                                                   |                                                   |                                                   |                                                   |
| LINK1      | STX4     | EI <sub>0</sub> [15:0]、<br>EQ <sub>0</sub> [15:0] | EI <sub>0</sub> [15:0]、<br>EQ <sub>0</sub> [15:0] | FI <sub>0</sub> [15:0]、<br>FQ <sub>0</sub> [15:0] | EI <sub>0</sub> [15:0]、<br>EQ <sub>0</sub> [15:0] | FI <sub>0</sub> [15:0]、<br>FQ <sub>0</sub> [15:0] | GI <sub>0</sub> [15:0]、<br>GQ <sub>0</sub> [15:0] | HI <sub>0</sub> [15:0]、<br>HQ <sub>0</sub> [15:0] |
|            | STX5     | FI <sub>0</sub> [15:0]、<br>FQ <sub>0</sub> [15:0] | GI <sub>0</sub> [15:0]、<br>GQ <sub>0</sub> [15:0] | HI <sub>0</sub> [15:0]、<br>HQ <sub>0</sub> [15:0] |                                                   |                                                   |                                                   |                                                   |
|            | STX6     | GI <sub>0</sub> [15:0]、<br>GQ <sub>0</sub> [15:0] |                                                   |                                                   |                                                   |                                                   |                                                   |                                                   |
|            | STX7     | HI <sub>0</sub> [15:0]、<br>HQ <sub>0</sub> [15:0] |                                                   |                                                   |                                                   |                                                   |                                                   |                                                   |

表 7-26. JESD 帧组件示例：复数抽取、四频带、16 位输出

| 输出<br>通道 | LMFS =<br>8-8-2-1      | LMFS =<br>4-8-4-1                                 | LMFS =<br>2-8-8-1                                 |                                                   | LMFS =<br>1-8-16-1                                |                                                   |                                                   |                                                   |
|----------|------------------------|---------------------------------------------------|---------------------------------------------------|---------------------------------------------------|---------------------------------------------------|---------------------------------------------------|---------------------------------------------------|---------------------------------------------------|
| STX0     | AI <sub>0</sub> [15:0] | AI <sub>0</sub> [15:0]、<br>AQ <sub>0</sub> [15:0] | AI <sub>0</sub> [15:0]、<br>AQ <sub>0</sub> [15:0] | BI <sub>0</sub> [15:0]、<br>BQ <sub>0</sub> [15:0] | AI <sub>0</sub> [15:0]、<br>AQ <sub>0</sub> [15:0] | BI <sub>0</sub> [15:0]、<br>BQ <sub>0</sub> [15:0] | CI <sub>0</sub> [15:0]、<br>CQ <sub>0</sub> [15:0] | DI <sub>0</sub> [15:0]、<br>DQ <sub>0</sub> [15:0] |
| STX1     | AQ <sub>0</sub> [15:0] | BI <sub>0</sub> [15:0]、<br>BQ <sub>0</sub> [15:0] | CI <sub>0</sub> [15:0]、<br>CQ <sub>0</sub> [15:0] | DI <sub>0</sub> [15:0]、<br>DQ <sub>0</sub> [15:0] |                                                   |                                                   |                                                   |                                                   |
| STX2     | BI <sub>0</sub> [15:0] | CI <sub>0</sub> [15:0]、<br>CQ <sub>0</sub> [15:0] |                                                   |                                                   |                                                   |                                                   |                                                   |                                                   |
| STX3     | BQ <sub>0</sub> [15:0] | DI <sub>0</sub> [15:0]、<br>DQ <sub>0</sub> [15:0] |                                                   |                                                   |                                                   |                                                   |                                                   |                                                   |
| STX4     | CI <sub>0</sub> [15:0] |                                                   |                                                   |                                                   |                                                   |                                                   |                                                   |                                                   |
| STX5     | CQ <sub>0</sub> [15:0] |                                                   |                                                   |                                                   |                                                   |                                                   |                                                   |                                                   |
| STX6     | DI <sub>0</sub> [15:0] |                                                   |                                                   |                                                   |                                                   |                                                   |                                                   |                                                   |
| STX7     | DQ <sub>0</sub> [15:0] |                                                   |                                                   |                                                   |                                                   |                                                   |                                                   |                                                   |

表 7-27. JESD 帧组件示例：复数抽取、双频带、16 位输出

| 输出<br>通道 | LMFS =<br>8-4-1-1      | LMFS =<br>4-4-2-1      | LMFS =<br>2-4-4-1      |                        | LMFS =<br>1-4-8-1      |                        |                        |                        |
|----------|------------------------|------------------------|------------------------|------------------------|------------------------|------------------------|------------------------|------------------------|
| STX0     | AI <sub>0</sub> [15:8] | AI <sub>0</sub> [15:0] | AI <sub>0</sub> [15:0] | AQ <sub>0</sub> [15:0] | AI <sub>0</sub> [15:0] | AQ <sub>0</sub> [15:0] | BI <sub>0</sub> [15:0] | BQ <sub>0</sub> [15:0] |
| STX1     | AI <sub>0</sub> [7:0]  | AQ <sub>0</sub> [15:0] | BI <sub>0</sub> [15:0] | BQ <sub>0</sub> [15:0] |                        |                        |                        |                        |
| STX2     | AQ <sub>0</sub> [15:8] | BI <sub>0</sub> [15:0] |                        |                        |                        |                        |                        |                        |
| STX3     | AQ <sub>0</sub> [7:0]  | BQ <sub>0</sub> [15:0] |                        |                        |                        |                        |                        |                        |
| STX4     | BI <sub>0</sub> [15:8] |                        |                        |                        |                        |                        |                        |                        |
| STX5     | BI <sub>0</sub> [7:0]  |                        |                        |                        |                        |                        |                        |                        |
| STX6     | BQ <sub>0</sub> [15:8] |                        |                        |                        |                        |                        |                        |                        |
| STX7     | BQ <sub>0</sub> [7:0]  |                        |                        |                        |                        |                        |                        |                        |

表 7-28. JESD 帧组件示例：复数抽取、单频带、16 位输出

| 输出通道 | LMFS = 8-2-1-2         | LMFS = 4-2-1-1         | LMFS = 2-2-2-1         |                       | LMFS = 1-2-4-1         |                       |                        |                       |
|------|------------------------|------------------------|------------------------|-----------------------|------------------------|-----------------------|------------------------|-----------------------|
| STX0 | AI <sub>0</sub> [15:8] | AI <sub>0</sub> [15:8] | AI <sub>0</sub> [15:8] | AI <sub>0</sub> [7:0] | AI <sub>0</sub> [15:8] | AI <sub>0</sub> [7:0] | AQ <sub>0</sub> [15:8] | AQ <sub>0</sub> [7:0] |
| STX1 | AI <sub>0</sub> [7:0]  | AI <sub>0</sub> [7:0]  | AQ <sub>0</sub> [15:8] | AQ <sub>0</sub> [7:0] |                        |                       |                        |                       |
| STX2 | AQ <sub>0</sub> [15:8] | AQ <sub>0</sub> [15:8] |                        |                       |                        |                       |                        |                       |
| STX3 | AQ <sub>0</sub> [7:0]  | AQ <sub>0</sub> [7:0]  |                        |                       |                        |                       |                        |                       |
| STX4 | AI <sub>1</sub> [15:8] |                        |                        |                       |                        |                       |                        |                       |
| STX5 | AI <sub>1</sub> [7:0]  |                        |                        |                       |                        |                       |                        |                       |
| STX6 | AQ <sub>1</sub> [15:8] |                        |                        |                       |                        |                       |                        |                       |
| STX7 | AQ <sub>1</sub> [7:0]  |                        |                        |                       |                        |                       |                        |                       |

表 7-29. JESD 帧组件示例：复数抽取、八频带、24 位输出

注：LMFS 配置按每条 JESD 链路单独设置

| JESD 链路 | 输出通道 | LMFS = 4-8-6-1                                | LMFS = 2-8-12-1                               |                                               | LMFS = 1-8-24-1                               |                                               |                                               |                                               |
|---------|------|-----------------------------------------------|-----------------------------------------------|-----------------------------------------------|-----------------------------------------------|-----------------------------------------------|-----------------------------------------------|-----------------------------------------------|
| LINK0   | STX0 | AI <sub>0</sub> [23:0]、AQ <sub>0</sub> [23:0] | AI <sub>0</sub> [23:0]、AQ <sub>0</sub> [23:0] | BI <sub>0</sub> [23:0]、BQ <sub>0</sub> [23:0] | AI <sub>0</sub> [23:0]、AQ <sub>0</sub> [23:0] | BI <sub>0</sub> [23:0]、BQ <sub>0</sub> [23:0] | CI <sub>0</sub> [23:0]、CQ <sub>0</sub> [23:0] | DI <sub>0</sub> [23:0]、DQ <sub>0</sub> [23:0] |
|         | STX1 | BI <sub>0</sub> [23:0]、BQ <sub>0</sub> [23:0] | CI <sub>0</sub> [23:0]、CQ <sub>0</sub> [23:0] | DI <sub>0</sub> [23:0]、DQ <sub>0</sub> [23:0] |                                               |                                               |                                               |                                               |
|         | STX2 | CI <sub>0</sub> [23:0]、CQ <sub>0</sub> [23:0] |                                               |                                               |                                               |                                               |                                               |                                               |
|         | STX3 | DI <sub>0</sub> [23:0]、DQ <sub>0</sub> [23:0] |                                               |                                               |                                               |                                               |                                               |                                               |
| LINK1   | STX4 | EI <sub>0</sub> [23:0]、EQ <sub>0</sub> [23:0] | EI <sub>0</sub> [23:0]、EQ <sub>0</sub> [23:0] | FI <sub>0</sub> [23:0]、FQ <sub>0</sub> [23:0] | EI <sub>0</sub> [23:0]、EQ <sub>0</sub> [23:0] | FI <sub>0</sub> [23:0]、FQ <sub>0</sub> [23:0] | GI <sub>0</sub> [23:0]、GQ <sub>0</sub> [23:0] | HI <sub>0</sub> [23:0]、HQ <sub>0</sub> [23:0] |
|         | STX5 | FI <sub>0</sub> [23:0]、FQ <sub>0</sub> [23:0] | GI <sub>0</sub> [23:0]、GQ <sub>0</sub> [23:0] | HI <sub>0</sub> [23:0]、HQ <sub>0</sub> [23:0] |                                               |                                               |                                               |                                               |
|         | STX6 | GI <sub>0</sub> [23:0]、GQ <sub>0</sub> [23:0] |                                               |                                               |                                               |                                               |                                               |                                               |
|         | STX7 | HI <sub>0</sub> [23:0]、HQ <sub>0</sub> [23:0] |                                               |                                               |                                               |                                               |                                               |                                               |

表 7-30. JESD 帧组件示例：复数抽取、四频带、24 位输出

| 输出通道 | LMFS = 8-8-3-1         | LMFS = 4-8-6-1                                | LMFS = 2-8-12-1                               |                                               | LMFS = 1-8-24-1                               |                                               |                                               |                                               |
|------|------------------------|-----------------------------------------------|-----------------------------------------------|-----------------------------------------------|-----------------------------------------------|-----------------------------------------------|-----------------------------------------------|-----------------------------------------------|
| STX0 | AI <sub>0</sub> [23:0] | AI <sub>0</sub> [23:0]、AQ <sub>0</sub> [23:0] | AI <sub>0</sub> [23:0]、AQ <sub>0</sub> [23:0] | BI <sub>0</sub> [23:0]、BQ <sub>0</sub> [23:0] | AI <sub>0</sub> [23:0]、AQ <sub>0</sub> [23:0] | BI <sub>0</sub> [23:0]、BQ <sub>0</sub> [23:0] | CI <sub>0</sub> [23:0]、CQ <sub>0</sub> [23:0] | DI <sub>0</sub> [23:0]、DQ <sub>0</sub> [23:0] |
| STX1 | AQ <sub>0</sub> [23:0] | BI <sub>0</sub> [23:0]、BQ <sub>0</sub> [23:0] | CI <sub>0</sub> [23:0]、CQ <sub>0</sub> [23:0] | DI <sub>0</sub> [23:0]、DQ <sub>0</sub> [23:0] |                                               |                                               |                                               |                                               |
| STX2 | BI <sub>0</sub> [23:0] | CI <sub>0</sub> [23:0]、CQ <sub>0</sub> [23:0] |                                               |                                               |                                               |                                               |                                               |                                               |
| STX3 | BQ <sub>0</sub> [23:0] | DI <sub>0</sub> [23:0]、DQ <sub>0</sub> [23:0] |                                               |                                               |                                               |                                               |                                               |                                               |
| STX4 | CI <sub>0</sub> [23:0] |                                               |                                               |                                               |                                               |                                               |                                               |                                               |
| STX5 | CQ <sub>0</sub> [23:0] |                                               |                                               |                                               |                                               |                                               |                                               |                                               |
| STX6 | DI <sub>0</sub> [23:0] |                                               |                                               |                                               |                                               |                                               |                                               |                                               |
| STX7 | DQ <sub>0</sub> [23:0] |                                               |                                               |                                               |                                               |                                               |                                               |                                               |

**表 7-31. JESD 帧组件示例：复数抽取、双频带、24 位输出**

| 输出通道 | LMFS = 8-4-3-2         | LMFS = 4-4-3-1         | LMFS = 2-4-6-1         |                        | LMFS = 1-4-12-1        |                        |                        |                        |
|------|------------------------|------------------------|------------------------|------------------------|------------------------|------------------------|------------------------|------------------------|
| STX0 | AI <sub>0</sub> [23:0] | AI <sub>0</sub> [23:0] | AI <sub>0</sub> [23:0] | AQ <sub>0</sub> [23:0] | AI <sub>0</sub> [23:0] | AQ <sub>0</sub> [23:0] | BI <sub>0</sub> [23:0] | BQ <sub>0</sub> [23:0] |
| STX1 | AQ <sub>0</sub> [23:0] | AQ <sub>0</sub> [23:0] | BI <sub>0</sub> [23:0] | BQ <sub>0</sub> [23:0] |                        |                        |                        |                        |
| STX2 | AI <sub>1</sub> [23:0] | BI <sub>0</sub> [23:0] |                        |                        |                        |                        |                        |                        |
| STX3 | AQ <sub>1</sub> [23:0] | BQ <sub>0</sub> [23:0] |                        |                        |                        |                        |                        |                        |
| STX4 | BI <sub>0</sub> [23:0] |                        |                        |                        |                        |                        |                        |                        |
| STX5 | BQ <sub>0</sub> [23:0] |                        |                        |                        |                        |                        |                        |                        |
| STX6 | BI <sub>1</sub> [23:0] |                        |                        |                        |                        |                        |                        |                        |
| STX7 | BQ <sub>1</sub> [23:0] |                        |                        |                        |                        |                        |                        |                        |

**表 7-32. JESD 帧组件示例：复数抽取、单频带、24 位输出**

| 输出通道 | LMFS = 8-2-3-4         | LMFS = 4-2-3-2         | LMFS = 2-2-3-1         | LMFS = 1-2-6-1         |                        |
|------|------------------------|------------------------|------------------------|------------------------|------------------------|
| STX0 | AI <sub>0</sub> [23:0] | AI <sub>0</sub> [23:0] | AI <sub>0</sub> [23:0] | AI <sub>0</sub> [23:0] | AQ <sub>0</sub> [23:0] |
| STX1 | AQ <sub>0</sub> [23:0] | AQ <sub>0</sub> [23:0] | AQ <sub>0</sub> [23:0] |                        |                        |
| STX2 | AI <sub>1</sub> [23:0] | AI <sub>1</sub> [23:0] |                        |                        |                        |
| STX3 | AQ <sub>1</sub> [23:0] | AQ <sub>1</sub> [23:0] |                        |                        |                        |
| STX4 | AI <sub>2</sub> [23:0] |                        |                        |                        |                        |
| STX5 | AQ <sub>2</sub> [23:0] |                        |                        |                        |                        |
| STX6 | AI <sub>3</sub> [23:0] |                        |                        |                        |                        |
| STX7 | AQ <sub>3</sub> [23:0] |                        |                        |                        |                        |

### 7.3.6.2 JESD 输出基准时钟

ADC 提供了将串行器/解串器基准时钟输出到 FPGA 的选项（请参阅图 7-36）。此 JESD 基准时钟配置为串行器/解串器通道速率/(8x k)，其中 k 可以是 4 到 255 之间的任意整数。这为支持的基准时钟频率提供了很高的灵活性。

输出时钟可配置为单端 LVCMS 或差分 LVDS。此电路默认处于关断状态。如果未使用，则 JESDCLKP/N 引脚保持悬空。

JESD 输出时钟直接源自内部串行器/解串器 PLL，不提供确定性延迟。



图 7-36. FPGA 串行器/解串器 PLL 的 JESD 基准时钟输出

可以使用以下参数对 JESD 时钟输出进行编程：

表 7-33. JESD 时钟输出配置编程

| 系统参数名称           | 尺寸 | 默认值 | 访问  | 说明                                                |
|------------------|----|-----|-----|---------------------------------------------------|
| JESD_OUT_EN_CTRL | 1  | 0   | R/W | 使能 JESD 输出控制。<br>0 : JESD 输出禁用。<br>1 : JESD 输出启用。 |
| JESD_OUT_DIV0    | 8  | 0   | R/W | JESD 时钟输出分频因子的位 [7:0]。                            |
| JESD_OUT_DIV1    | 8  | 0   | R/W | JESD 时钟输出分频因子的位 [12:8]。                           |

## 7.4 器件功能模式

该器件有 2 种不同的工作模式（另请参阅图 7-37）。四个输入通道中的任何两个都可以选择用于任一工作模式。

1. 正常运行：每个输入通道一个 ADC 内核。这是每通道模式的最低功耗。
2. 对 2 次结果取平均值：输入信号从外部连接到 2 个 ADC 通道。在内部对两个 ADC 的输出求平均值以改善 SNR（最佳改进 = 3dB）。



图 7-37. 工作模式：正常运行（左）和对 2 次结果取平均值（右）

表 7-34. 模式比较（典型值）

| 运行模式        | 输出通道数量 | $F_{IN} = 125\text{MHz}$ 、<br>$A_{IN} = -1\text{dBFS}$ 时的 $\text{SNR}_{flat}$ | $F_{IN} = 125\text{MHz}$ 、<br>$A_{IN} = -20\text{dBFS}$ 时的 $\text{SNR}_{flat}$ | $F_{IN} = 125\text{MHz}$ 、<br>$A_{IN} = -20\text{dBFS}$ 时的 $\text{NSD}_{flat}$ |
|-------------|--------|-------------------------------------------------------------------------------|--------------------------------------------------------------------------------|--------------------------------------------------------------------------------|
| 正常          | 2      | 74.8dBFS                                                                      | 75.5dBFS                                                                       | -163.6dBFS/Hz                                                                  |
| 对 2 次结果取平均值 | 1      | 77.5dBFS                                                                      | 78.3dBFS                                                                       | -166.4dBFS/Hz                                                                  |

### 7.4.1 器件运行模式比较

下图是对相同输入信号配置下不同工作模式的测量结果进行的比较。



图 7-38. 单音 FFT，正常模式



图 7-39. 单音 FFT，正常模式



图 7-40. 单音 FFT，对 2 次结果取平均值模式



图 7-41. 单音 FFT，对 2 次结果取平均值模式

## 7.5 编程

该器件主要使用串行编程接口 (**SPI**) 进行配置和控制。但是，还有一些可用的数字特性和功能，可通过 **SPI** 进行配置并通过 **GPIO** 引脚进行控制/使用。

### 7.5.1 GPIO 控制

该器件具有 24 个 **GPIO** 引脚。其中四个引脚是固定功能，其余 20 个引脚可使用 **SPI** 针对不同的功能进行独立配置。

**表 7-35. GPIO : 固定功能**

| 引脚名称  | 功能                  | 引脚编号 |
|-------|---------------------|------|
| RESET | 硬件 RESET            | J1   |
| SCLK  | SPI SCLK            | K15  |
| SDIO  | SPI DIN/DOUT        | L15  |
| SDOUT | SPI DOUT            | L3   |
| SEN   | SPI EN              | J16  |
| SYNC  | SYNC 用于 JESD 8b/10b | J4   |

**表 7-36. GPIO : 可配置的功能**

| 功能     | 引脚编号 | PINS 的数量 | 说明                                                                                                                                                                                        |
|--------|------|----------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| NCO 控制 | 不限   | 1..8     | 该引脚为每个 DDC 在 2 个 NCO 频率之间进行选择。<br>有 8 个 DDC，每个 NCO/DDC 都可以映射到特定的 <b>GPIO</b> 引脚。可以将一个 <b>GPIO</b> 引脚用于多个/所有 DDC。<br>仅在使用 NCO 时正常工作。<br>低电平：选择每个活动 DDC 的 NCO_0。<br>高电平：选择每个活动 DDC 的 NCO_1。 |
|        |      | 1        | 每个 ADC OVR 信号的“或”运算输出。<br>低电平：没有 ADC 处于饱和状态。<br>高电平：有一个 ADC 处于饱和状态。                                                                                                                       |
|        |      | 1        | GPIO 引脚用于在下一个 SYSREF 上升沿将 NCO 相位复位为 0。                                                                                                                                                    |
|        |      | 1        | 低电平：器件后台校准处于活动状态。<br>高电平：器件后台校准处于非活动状态。                                                                                                                                                   |
|        |      | 1        | 器件全局断电。<br>低电平：器件已上电。<br>高电平：器件已断电。                                                                                                                                                       |
|        |      | 1        | 器件全局断电。<br>低电平：器件已上电。<br>高电平：器件已断电。                                                                                                                                                       |

### 7.5.2 SPI 寄存器写入

可以按照以下步骤对内部寄存器进行编程：

1. 将  $\overline{\text{SEN}}$  引脚驱动为低电平（当  $\overline{\text{SEN}}$  驱动为低电平时，所有 SPI 上升时钟沿和下降时钟沿都需要发生）。
2. 将 R/W 位设置为 0 ( 16 位地址的 A15 位 )。
3. 通过指定要写入内容的寄存器地址 (A[14:0])，启动一个串行接口周期，以及
4. 写入在 SCLK 上升沿锁存的 8 位数据

图 7-42 显示了串行寄存器写入操作的时序要求。



图 7-42. 串行寄存器写入时序图

### 7.5.3 SPI 寄存器读取

该器件包含可使用 SDIO 引脚回读内部寄存器内容的模式。该回读模式可用作诊断检查，以验证外部控制器和 ADC 之间的串行接口通信。读取串行寄存器内容的过程如下：

1. 将  $\overline{\text{SEN}}$  引脚驱动为低电平（当  $\overline{\text{SEN}}$  驱动为低电平时，所有 SPI 上升时钟沿和下降时钟沿都需要发生）。
2. 将 R/W 位 (A15) 设置为 1。该设置会禁用对寄存器的任何进一步写入。
3. 启动串行接口周期，指定必须读取其内容的寄存器地址 (A[14:0])
4. 该器件在 SCLK 下降沿将所选寄存器的内容 (D[7:0]) 发送到 SDIO 引脚
5. 外部控制器可以在 SCLK 上升沿上捕获内容



图 7-43. 串行寄存器读取时序图

## 8 应用和实施

### 备注

以下应用部分中的信息不属于 TI 元件规格，TI 不担保其准确性和完整性。TI 的客户负责确定元件是否适合其用途，以及验证和测试其设计实现以确认系统功能。

### 8.1 应用信息

ADC32RF72 可用于各种应用，包括雷达、频率和/或时间域数字转换器、频谱分析仪、测试和通信设备以及软件定义无线电 (SDR)。典型应用部分描述了两种能够满足众多此类应用需求的配置。

### 8.2 典型应用：频谱分析仪

本节展示 ADC32RF72 作为宽带射频采样接收器的应用。该器件非常灵活，可使用内部数字均值计算功能作为 2 通道接收器或单通道接收器，使本底噪声更好。ADC 由单端射频放大器驱动，而差分信号的转换通过变压器（平衡-非平衡变压器）实现。该器件包含采用双通道和单通道模式的数字下变频器 (DDC)，可将所需的频带混合到基带中，并对数据进行下采样以降低接口速率。图 8-1 显示了宽带射频采样接收器的方框图，其中器件配置为单通道模式以实现最佳的噪声密度。



图 8-1. 宽带射频采样接收器

#### 8.2.1 设计要求

##### 8.2.1.1 输入信号路径：宽带接收器

使用适当的频带限制滤波器来抑制接收信号路径中不需要的频率。需要使用 1:2 (对于  $100\Omega$  有效端接阻抗) 或 1:1 (对于  $50\Omega$  有效端接阻抗) 平衡-非平衡变压器将单端射频输入转换为差分，以便输入到 ADC。平衡-非平衡变压器必须在目标频率范围内具有良好的振幅 ( $< 0.5\text{dB}$ ) 和相位平衡 (小于 2 度)。背对背平衡-非平衡变压器配置通常可以提供更好的 SFDR 性能。表 8-1 列出了针对不同阻抗比和频率范围的多个推荐平衡-非平衡变压器。ADC 输入的 S 参数可用于设计前端匹配网络。

表 8-1. 推荐的平衡-非平衡变压器

| 器件型号        | 制造商 <sup>(1)</sup> | 阻抗比 | 振幅平衡 (dB) | 相位平衡 (°) | 频率范围          |
|-------------|--------------------|-----|-----------|----------|---------------|
| BAL-0003SMG | Marki Microwave    | 1:2 | 0.1       | 3        | 0.5MHz 至 3GHz |
| TCM2-43X+   | Mini-Circuits      | 1:2 | 0.5       | 7        | 10MHz 至 4GHz  |
| TCM2-33WX+  | Mini-Circuits      | 1:2 | 0.7       | 4        | 10MHz 至 3GHz  |

表 8-1. 推荐的平衡-非平衡变压器 (续)

| 器件型号       | 制造商 <sup>(1)</sup> | 阻抗比 | 振幅平衡 (dB) | 相位平衡 (°) | 频率范围         |
|------------|--------------------|-----|-----------|----------|--------------|
| TC1-1-13M+ | Mini-Circuits      | 1:1 | 0.5       | 2-3      | 10MHz 至 3GHz |

(1) 请参阅[第三方产品免责声明](#)。

### 8.2.1.2 时钟

器件时钟输入必须与器件交流耦合，以提供额定性能。时钟源必须具有低抖动（积分相位噪声），以使 ADC 达到规定的 SNR 性能，尤其是在较高输入频率下运行时。时钟信号可以使用带通滤波器进行滤波，以消除部分宽带时钟噪声。JESD204B/C 数据转换器系统 (ADC + FPGA) 需要额外的 SYSREF 和器件时钟。LMK04828 或 LMK04832 器件是为生成这些时钟而设计。根据 ADC 时钟频率和抖动要求，此器件也可用作系统时钟合成器或器件时钟和 SYSREF 分配器件（在系统中使用多个 ADC32RF72 器件时）。

### 8.2.2 详细设计过程

#### 8.2.2.1 采样时钟要求

为了更大限度地提高 ADC 的 SNR 性能，需要超低抖动 (< 50fs) 采样时钟。图 8-2 显示了估算的 SNR 性能与输入频率和外部时钟抖动之间的关系。内部 ADC 孔径抖动也与时钟振幅有关（输入频率越高越敏感），如图 8-3 所示。使用均值计算或抽取时，必须先估算单个 ADC 内核的 SNR，然后再添加内部均值计算或抽取带来的 SNR 改善。

图 8-2. SNR 与  $T_{\text{jitter}}$  间的关系

图 8-3. 交流性能与时钟振幅间的关系

### 8.2.3 应用性能曲线图

以下应用曲线展示了对 2 次内部数字结果取平均值时的性能。DDC 旁路模式和 8 倍复数抽取下显示了输入频率为 900MHz、输入振幅为 -1dBFS 和 -20dBFS。



图 8-4.  $F_{IN} = 900\text{MHz}$ 、 $A_{IN} = -1\text{dBFS}$ 、对 2 次结果取平均值、DDC 旁路



图 8-5.  $F_{IN} = 900\text{MHz}$ 、 $A_{IN} = -20\text{dBFS}$ 、对 2 次结果取平均值、DDC 旁路



图 8-6.  $F_{IN} = 900\text{MHz}$ 、 $A_{IN} = -1\text{dBFS}$ 、对 2 次结果取平均值、8 倍复数抽取



图 8-7.  $F_{IN} = 900\text{MHz}$ 、 $A_{IN} = -20\text{dBFS}$ 、对 2 次结果取平均值、8 倍复数抽取

## 8.3 典型应用：时间域数字转换器

ADC32RF72 具备多种特性，例如低代码误差率 (CER)、极低本底噪声和高 SNR 以及可编程分母数字延迟，因此，该器件非常适合时域数字转换器和示波器应用。图 8-8 中典型时间域采样信号链的方框图，其中，ADC32RF72 配置为双通道模式，对 2 次内部数字结果取平均值，以实现出色的噪声密度。



图 8-8. 时间域数字转换器

### 8.3.1 设计要求

#### 8.3.1.1 输入信号路径：时间域数字转换器

大多数时间域数字转换器都需要进行直流耦合，以便监测直流或低频信号。这一要求强制该设计使用直流耦合全差分放大器，以将前面板的单端信号转换为 ADC 的差分信号。此设计使用一个差分放大器。该 LMH5401 放大器具有 8GHz 的增益带宽积，足以支持 1GHz 带宽数字转换器。LMH5401 具有 8dB 的增益和 11dB 的噪声系数。

ADC 的输入端设有一个抗混叠低通滤波器，用于限制进入 ADC 的输入信号带宽。该放大器还会对前端噪声进行带宽限制，以防止混叠噪声降低整个系统的信噪比。需按照示波器规定的最大输入信号带宽来设计此滤波器。之后，可以通过 FPGA 或 ASIC 中的数字滤波器重新配置输入带宽，从而将示波器的输入带宽限制在小于最大带宽的范围。

表 8-2 列出了多种推荐的放大器频率范围。

表 8-2. 推荐的单端转差分放大器

| 器件型号    | 带宽     | 功耗    |
|---------|--------|-------|
| THS4509 | 1.9GHz | 125mW |
| LMH5401 | 8GHz   | 185mW |
| TRF1305 | 7GHz   | 495mW |

### 8.3.2 应用性能曲线图

下图显示了捕获的脉冲响应。



图 8-9. 100MHz 脉冲响应

## 8.4 初始化设置

上电后，必须通过在 **RESET** 引脚上施加低脉冲进行硬件复位，将内部寄存器初始化为其默认值，如图 8-10 所示。任何给定的电源轨都需要达到该值的 90%，然后才能启动下一个电源轨。

- 1.施加 0.9V DVDD09 数字电源
- 2.施加 1.2V AVDD12 和 CLKVDD12 电源
- 3.以任意顺序施加 1.8V 电源 ( AVDD18、GPIOVDD18、DVDD18 )
- 4.施加采样时钟
- 5.进行硬件复位。硬件复位释放后，会从内部保险丝加载默认寄存器。
- 6.使用 SPI 寄存器写入开始对内部寄存器进行编程。内部校准会自动开始，并且可以读回寄存器以检查校准状态。

在断电时，可以按照相反顺序操作。



图 8-10. 上电后初始化串行寄存器

表 8-3. 上电时序

|                             | 最小值 | 典型值 | 最大值 | 单位 |
|-----------------------------|-----|-----|-----|----|
| $t_1$ 上电延迟：从上电到低电平有效复位脉冲的延迟 | 1   |     |     | us |
| $t_2$ 复位脉冲宽度：低电平有效复位脉冲宽度    | 100 |     |     | ns |

## 8.5 电源相关建议

该器件需要 3 个不同的电源电压：内部模拟电路由 1.8V 和 1.2V 电源轨供电，而数字逻辑使用 0.9V 电源轨。图 8-11 展示了一个典型的电源示例，该示例对数字 0.9V 电源使用开关稳压器，并对模拟电源使用低噪声 LDO。稳压器必须按节 8.4 中所示对加电和断电进行时序控制。



图 8-11. 电源轨和稳压器示例



图 8-12. PSRR

## 8.6 布局

### 8.6.1 布局指南

在电路板设计过程中，有几个关键信号需要特别注意：

1. 模拟输入和时钟信号
  - 布线必须尽可能短，并应尽可能避免过孔，以更大限度地减小阻抗不连续性。
  - 必须使用松散耦合的  $100\Omega$  差分线路进行布线。
  - 差分布线长度必须尽可能匹配，以更大限度地减少相位不平衡和 HD2 下降。
2. 数字 JESD204B/C 输出接口
  - 必须使用紧密耦合的  $100\Omega$  差分线路进行布线。
3. 电源和接地连接
  - 为所有电源和接地引脚提供低电阻连接路径。
  - 使用电源和接地平面而不是布线。
  - 避免使用狭窄的隔离路径，那会增加连接电阻。
  - 使用信号/接地/电源电路板层叠来更大限度地增加接地平面和电源平面之间的耦合。

### 8.6.2 布局示例

以下屏幕截图显示了 ADC32RF7x EVM 的顶层和底层。

- 输入信号布线在 EVM 顶层以差分、紧密耦合的方式布线。需要谨慎操作，以通过匹配的布线长度在正负输入之间保持对称性，从而更大限度地减少相位不平衡。与采样时钟输入类似。
- JESD204B/C 输出接口通道在顶层以差分方式布线，并且长度匹配。
- 旁路电容靠近底层的电源引脚。



图 8-13. 顶层



图 8-14. 底层

## 9 器件和文档支持

TI 提供广泛的开发工具。下面列出了用于评估器件性能、生成代码和开发解决方案的工具和软件。

### 9.1 文档支持

#### 9.1.1 相关文档

- 德州仪器 (TI) , [评估高速射频 ADC 转换器前端架构](#) 应用手册

#### 9.1.2 第三方产品免责声明

TI 发布的与第三方产品或服务有关的信息，不能构成与此类产品或服务或保修的适用性有关的认可，不能构成此类产品或服务单独或与任何 TI 产品或服务一起的表示或认可。

### 9.2 接收文档更新通知

要接收文档更新通知，请导航至 [ti.com](#) 上的器件产品文件夹。点击[通知](#)进行注册，即可每周接收产品信息更改摘要。有关更改的详细信息，请查看任何已修订文档中包含的修订历史记录。

### 9.3 支持资源

[TI E2E™ 中文支持论坛](#)是工程师的重要参考资料，可直接从专家处获得快速、经过验证的解答和设计帮助。搜索现有解答或提出自己的问题，获得所需的快速设计帮助。

链接的内容由各个贡献者“按原样”提供。这些内容并不构成 TI 技术规范，并且不一定反映 TI 的观点；请参阅 TI 的[使用条款](#)。

### 9.4 商标

TI E2E™ is a trademark of Texas Instruments.

所有商标均为其各自所有者的财产。

### 9.5 静电放电警告

 静电放电 (ESD) 会损坏这个集成电路。德州仪器 (TI) 建议通过适当的预防措施处理所有集成电路。如果不遵守正确的处理和安装程序，可能会损坏集成电路。

ESD 的损坏小至导致微小的性能降级，大至整个器件故障。精密的集成电路可能更容易受到损坏，这是因为非常细微的参数更改都可能会导致器件与其发布的规格不相符。

### 9.6 术语表

[TI 术语表](#) 本术语表列出并解释了术语、首字母缩略词和定义。

## 10 修订历史记录

注：以前版本的页码可能与当前版本的页码不同

| 日期            | 修订版本 | 注释    |
|---------------|------|-------|
| November 2025 | *    | 初始发行版 |

## 11 机械、封装和可订购信息

以下页面包含机械、封装和可订购信息。这些信息是指定器件可用的最新数据。数据如有变更，恕不另行通知，且不会对此文档进行修订。有关此数据表的浏览器版本，请查阅左侧的导航栏。

**PACKAGING INFORMATION**

| Orderable part number | Status<br>(1) | Material type<br>(2) | Package   Pins    | Package qty   Carrier  | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|-----------------------|---------------|----------------------|-------------------|------------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| ADC32RF72IANH         | Active        | Production           | FCCSP (ANH)   289 | 119   JEDEC TRAY (5+1) | Yes         | Call TI   Other                      | Level-3-260C-168 HR               | -            | ADC32RF72           |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

**TRAY**


Chamfer on Tray corner indicates Pin 1 orientation of packed units.

\*All dimensions are nominal

| Device        | Package Name | Package Type | Pins | SPQ | Unit array matrix | Max temperature (°C) | L (mm) | W (mm) | KO (µm) | P1 (mm) | CL (mm) | CW (mm) |
|---------------|--------------|--------------|------|-----|-------------------|----------------------|--------|--------|---------|---------|---------|---------|
| ADC32RF72IANH | ANH          | FCCSP        | 289  | 119 | 7 x 17            | 150                  | 315    | 135.9  | 7620    | 18.1    | 12.7    | 12.9    |
| ADC32RF72IANH | ANH          | FCCSP        | 289  | 119 | 7 x 17            | 150                  | 315    | 135.9  | 7620    | 18.1    | 12.7    | 12.9    |

# PACKAGE OUTLINE

**ANH0289A**



**FCCSP - 1.968 mm max height**

BALL GRID ARRAY



NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. Dimension is measured at the maximum solder ball diameter, post reflow, parallel to primary datum C.
4. Primary datum C and seating plane are defined by the spherical crowns of the solder balls.

# EXAMPLE BOARD LAYOUT

ANH0289A

FCCSP - 1.968 mm max height

BALL GRID ARRAY



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE: 6X



4230247/C 03/2024

NOTES: (continued)

5. Final dimensions may vary due to manufacturing tolerance considerations and also routing constraints.  
See Texas Instruments Literature No. SPRU811 ([www.ti.com/lit/spru811](http://www.ti.com/lit/spru811)).

# EXAMPLE STENCIL DESIGN

ANH0289A

FCCSP - 1.968 mm max height

BALL GRID ARRAY



SOLDER PASTE EXAMPLE  
BASED ON 0.15 mm THICK STENCIL  
SCALE: 6X

4230247/C 03/2024

NOTES: (continued)

6. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release.

## 重要通知和免责声明

TI“按原样”提供技术和可靠性数据（包括数据表）、设计资源（包括参考设计）、应用或其他设计建议、网络工具、安全信息和其他资源，不保证没有瑕疵且不做出任何明示或暗示的担保，包括但不限于对适销性、与某特定用途的适用性或不侵犯任何第三方知识产权的暗示担保。

这些资源可供使用 TI 产品进行设计的熟练开发人员使用。您将自行承担以下全部责任：(1) 针对您的应用选择合适的 TI 产品，(2) 设计、验证并测试您的应用，(3) 确保您的应用满足相应标准以及任何其他安全、安保法规或其他要求。

这些资源如有变更，恕不另行通知。TI 授权您仅可将这些资源用于研发本资源所述的 TI 产品的相关应用。严禁以其他方式对这些资源进行复制或展示。您无权使用任何其他 TI 知识产权或任何第三方知识产权。对于因您对这些资源的使用而对 TI 及其代表造成的任何索赔、损害、成本、损失和债务，您将全额赔偿，TI 对此概不负责。

TI 提供的产品受 [TI 销售条款](#))、[TI 通用质量指南](#) 或 [ti.com](#) 上其他适用条款或 TI 产品随附的其他适用条款的约束。TI 提供这些资源并不会扩展或以其他方式更改 TI 针对 TI 产品发布的适用的担保或担保免责声明。除非德州仪器 (TI) 明确将某产品指定为定制产品或客户特定产品，否则其产品均为按确定价格收入目录的标准通用器件。

TI 反对并拒绝您可能提出的任何其他或不同的条款。

版权所有 © 2026 , 德州仪器 (TI) 公司

最后更新日期 : 2025 年 10 月